期刊文献+
共找到52篇文章
< 1 2 3 >
每页显示 20 50 100
一种全差动折叠共源共栅的CMOS放大器
1
作者 王绍清 徐肯 冯勇建 《中国机械工程》 EI CAS CSCD 北大核心 2005年第z1期140-142,共3页
设计了一种可用于∑-△A/D转换器的全差动放大器.放大器采用0.5μm CMOS工艺实现,采用折叠式共源共栅结构,并采用开关电容反馈电路.对所设计的放大器进行了详细分析,给出了具体设计过程.SPICE仿真结果表明,其开环直流增益A0为74.2dB,相... 设计了一种可用于∑-△A/D转换器的全差动放大器.放大器采用0.5μm CMOS工艺实现,采用折叠式共源共栅结构,并采用开关电容反馈电路.对所设计的放大器进行了详细分析,给出了具体设计过程.SPICE仿真结果表明,其开环直流增益A0为74.2dB,相位裕度不小于60°,单位增益带宽为40MHz,输出摆幅可以达到-200mV(Vdd)-+200mV(Vss). 展开更多
关键词 放大器 差动 模反馈
在线阅读 下载PDF
基于超薄Al2O3栅绝缘层的低工作电压IGZO薄膜晶体管及其在共源极放大器中的应用 被引量:4
2
作者 张浩 李俊 +5 位作者 赵婷婷 郭爱英 李痛快 茅帅帅 原理 张建华 《发光学报》 EI CAS CSCD 北大核心 2020年第4期451-460,共10页
随着薄膜晶体管(Thin-film transistor,TFT)在各类新兴电子产品中得到广泛应用,作为各类电子设备的关键组件,其工作电压和稳定性面临着巨大挑战。为了满足未来高度集成化、功能复杂的应用场合,实现其低工作电压和高稳定性就变得异常重... 随着薄膜晶体管(Thin-film transistor,TFT)在各类新兴电子产品中得到广泛应用,作为各类电子设备的关键组件,其工作电压和稳定性面临着巨大挑战。为了满足未来高度集成化、功能复杂的应用场合,实现其低工作电压和高稳定性就变得异常重要。我们在150 mm×150 mm大面积玻璃基底上,采用磁控溅射非晶铟镓锌氧化物(amorphous indium-gallium-zinc-oxide,a-IGZO)作为有源层,以原子层沉积(ALD)Al2O3为栅绝缘层,制备了底栅顶接触型a-IGZO TFT,并研究了50,40,30,20 nm超薄Al2O3栅绝缘层对TFT器件的影响。其中,20 nm超薄Al2O3栅绝缘层TFT具有最优综合性能:1 V的低工作电压、接近0 V的阈值电压和仅为65.21 mV/dec的亚阈值摆幅,还具有15.52 cm^2/(V·s)的高载流子迁移率以及5.85×10^7的高开关比。同时,器件还表现出优异的稳定性:栅极±5 V偏压1 h阈值电压波动最小仅为0.09 V以及优良的150 mm×150 mm大面积分布均一性。实现了TFT器件的低工作电压和高稳定性。最后,以该TFT器件为基础设计了共源极放大器,得到14 dB的放大增益。 展开更多
关键词 a-IGZO薄膜晶体管 Al2O3绝缘层 原子层沉积 放大器
在线阅读 下载PDF
一种低压低功耗CMOS折叠-共源共栅运算放大器的设计 被引量:8
3
作者 程春来 柴常春 唐重林 《现代电子技术》 2007年第24期191-193,196,共4页
设计了一种低压低功耗CMOS折叠-共源共栅运算放大器。该运放的输入级采用折叠-共源共栅结构,可以优化输入共模范围,提高增益;由于采用AB类推挽输出级,实现了全摆幅输出,并且大大降低了功耗。采用TSMC 0.18μmCMOS工艺,基于BSIM3V3 Spic... 设计了一种低压低功耗CMOS折叠-共源共栅运算放大器。该运放的输入级采用折叠-共源共栅结构,可以优化输入共模范围,提高增益;由于采用AB类推挽输出级,实现了全摆幅输出,并且大大降低了功耗。采用TSMC 0.18μmCMOS工艺,基于BSIM3V3 Spice模型,用HSpice对整个电路进行仿真,结果表明:与传统结构相比,此结构在保证增益、带宽等放大器重要指标的基础上,功耗有了显著的降低,非常适合于低压低功耗应用。目前,该放大器已应用于14位∑-Δ模/数转换电路的设计中。 展开更多
关键词 运算放大器 折叠- AB类输出 低压低功耗
在线阅读 下载PDF
0.6μm CMOS工艺折叠共源共栅运算放大器设计 被引量:2
4
作者 罗广孝 马海杰 《华北电力大学学报(自然科学版)》 CAS 北大核心 2008年第3期103-106,共4页
折叠共源共栅结构改进了传统的两级运算放大器的输入范围和电源电压抑制特性,优化了二阶性能指标。利用mosis 0.6μm CMOS工艺模型参数,设计了折叠共源共栅结构的运算放大器,对各性能参数的仿真结果表明:该电路的开环增益为80 dB,单位... 折叠共源共栅结构改进了传统的两级运算放大器的输入范围和电源电压抑制特性,优化了二阶性能指标。利用mosis 0.6μm CMOS工艺模型参数,设计了折叠共源共栅结构的运算放大器,对各性能参数的仿真结果表明:该电路的开环增益为80 dB,单位增益带宽为20 MHz,相位裕度73°,功耗仅为3 mW。 展开更多
关键词 运算放大器 折叠 CMOS工艺
在线阅读 下载PDF
具有反馈偏置的折叠共源共栅运算放大器 被引量:1
5
作者 尹勇生 刘宏 《合肥工业大学学报(自然科学版)》 CAS CSCD 北大核心 2008年第9期1362-1364,共3页
文章分析了基于传统偏置的折叠共源共栅运算放大器,提出了一种具有反馈偏置的折叠共源共栅运算放大器;在不降低运放其他性能指标的前提下,抑制了折叠共源共栅运放由于共模输入电平变化以及工艺失配而造成的尾电流源的电流变化,稳定了运... 文章分析了基于传统偏置的折叠共源共栅运算放大器,提出了一种具有反馈偏置的折叠共源共栅运算放大器;在不降低运放其他性能指标的前提下,抑制了折叠共源共栅运放由于共模输入电平变化以及工艺失配而造成的尾电流源的电流变化,稳定了运放的直流工作点,提高了运放的共模抑制比。 展开更多
关键词 运算放大器 折叠 反馈 偏置电路
在线阅读 下载PDF
低压低耗共源-共栅BiCMOS电荷放大器
6
作者 朱漪云 成立 +2 位作者 祝俊 李岚 王振宇 《半导体技术》 CAS CSCD 北大核心 2006年第4期315-318,286,共5页
提出了一种低压、低耗、高响应速度和低噪声的BiCMOS电荷放大器。该放大器采用BiCMOS共源-共栅输入放大级,在实现高增益的同时大大减小了噪声,并在电路中运用电流镜解决了集成高阻值电阻的问题,从而降低了集成难度和电源电压等级。测试... 提出了一种低压、低耗、高响应速度和低噪声的BiCMOS电荷放大器。该放大器采用BiCMOS共源-共栅输入放大级,在实现高增益的同时大大减小了噪声,并在电路中运用电流镜解决了集成高阻值电阻的问题,从而降低了集成难度和电源电压等级。测试结果表明,放大器功耗降为230μW/ch,电源电压降低0.7V左右,等效噪声电荷(ENC)小于600电子电荷。 展开更多
关键词 双极互补金属氧化物半导体 放大器 电荷放大器 电流镜
在线阅读 下载PDF
一种折叠共源共栅运算放大器的设计 被引量:5
7
作者 杨俊 卞兴中 王高峰 《现代电子技术》 2006年第18期28-30,共3页
折叠共源共栅运放结构的运算放大器可以使设计者优化二阶性能指标,这一点在传统的两级运算放大器中是不可能的。特别是共源共栅技术对提高增益、增加PSRR值和在输出端允许自补偿是有很用的。这种灵活性允许在CMOS工艺中发展高性能无缓... 折叠共源共栅运放结构的运算放大器可以使设计者优化二阶性能指标,这一点在传统的两级运算放大器中是不可能的。特别是共源共栅技术对提高增益、增加PSRR值和在输出端允许自补偿是有很用的。这种灵活性允许在CMOS工艺中发展高性能无缓冲运算放大器。目前,这样的放大器已被广泛用于无线电通信的集成电路中。介绍了一种折叠共源共栅的运算放大器,采用TSMC 0.18混合信号双阱CMOS工艺库,用HSpice W 2005.03进行设计仿真,最后与设计指标进行比较。 展开更多
关键词 CMOS 运算放大器 折叠 HSPICE W-2005.03
在线阅读 下载PDF
一个自偏压互补折叠式共源共栅放大器的设计 被引量:2
8
作者 朱文龙 黄世震 林伟 《现代电子技术》 2006年第16期4-6,共3页
对传统CMOS折叠式共源共栅运算放大器进行分析和总结,利用自偏压互补折叠技术实现了一种高性能CMOS自偏压互补折叠式共源共栅运算放大器。这个设计消除了6个外部偏置电压,减小了供电电压,并且提高了输出摆幅和开环增益,同时,使用这个方... 对传统CMOS折叠式共源共栅运算放大器进行分析和总结,利用自偏压互补折叠技术实现了一种高性能CMOS自偏压互补折叠式共源共栅运算放大器。这个设计消除了6个外部偏置电压,减小了供电电压,并且提高了输出摆幅和开环增益,同时,使用这个方案还可以使芯片面积、功耗、偏置部分对噪声和串扰的灵敏度降低,最后描述了设计过程并给出了设计的仿真结果,证实该结构的可行性。 展开更多
关键词 自偏压互补 折叠式 运算放大器 噪声
在线阅读 下载PDF
基于InP DHBT工艺的33~170 GHz共源共栅放大器 被引量:1
9
作者 王伯武 于伟华 +4 位作者 侯彦飞 余芹 孙岩 程伟 周明 《红外与毫米波学报》 SCIE EI CAS CSCD 北大核心 2023年第2期197-200,共4页
基于500 nm磷化铟双异质结双极晶体管(InP DHBT)工艺,设计了一种工作在33~170 GHz频段的超宽带共源共栅功率放大器。输入端和输出端的平行短截线起到变换阻抗和拓展带宽的作用,输出端紧密相邻的耦合传输线补偿了一部分高频传输损耗。测... 基于500 nm磷化铟双异质结双极晶体管(InP DHBT)工艺,设计了一种工作在33~170 GHz频段的超宽带共源共栅功率放大器。输入端和输出端的平行短截线起到变换阻抗和拓展带宽的作用,输出端紧密相邻的耦合传输线补偿了一部分高频传输损耗。测试结果表明,该放大器的最大增益在115 GHz达到11.98 dB,相对带宽为134.98%,增益平坦度为±2 dB,工作频段内增益均好于10 dB,输出功率均好于1 dBm。 展开更多
关键词 磷化铟双异质结双极晶体管(InP DHBT) 单片微波集成电路(MMIC) 放大器 宽带
在线阅读 下载PDF
一款高性能共源共栅运算放大器设计 被引量:1
10
作者 戎小凤 王德贵 +1 位作者 白忠臣 秦水介 《现代电子技术》 2012年第8期144-146,共3页
基于CSMC 0.5μm标准CMOS工艺,采用复用型折叠式共源共栅结构,设计一种折叠式共源共栅运算放大器。该电路在5V电源电压下驱动5pF负载电容,采用Cadence公司的模拟仿真工具Spectre对电路进行仿真。结果表明,电路开环增益达到了71.7dB,单... 基于CSMC 0.5μm标准CMOS工艺,采用复用型折叠式共源共栅结构,设计一种折叠式共源共栅运算放大器。该电路在5V电源电压下驱动5pF负载电容,采用Cadence公司的模拟仿真工具Spectre对电路进行仿真。结果表明,电路开环增益达到了71.7dB,单位增益带宽为52.79MHz,开环相位裕度为60.45°。 展开更多
关键词 CMOS工艺 折叠式 运算放大器 Spectre
在线阅读 下载PDF
新型双宽带共栅-共源低噪声放大器设计
11
作者 艾明 李正民 《核电子学与探测技术》 CAS 北大核心 2023年第3期620-626,共7页
为适应各种核探测器输出电信号放大电路的需求,设计了一种新型双宽带共栅-共源低噪声放大器。该放大器利用宽频带输入阻抗匹配网络和一种新的增益-带宽积优化技术,通过减小共栅-共源CMOS器件的寄生电容来优化双宽带LNA在高频带的GBW,从... 为适应各种核探测器输出电信号放大电路的需求,设计了一种新型双宽带共栅-共源低噪声放大器。该放大器利用宽频带输入阻抗匹配网络和一种新的增益-带宽积优化技术,通过减小共栅-共源CMOS器件的寄生电容来优化双宽带LNA在高频带的GBW,从而实现带宽和增益之间很好的权衡,并获得理想的噪声性能。实验结果表明,在低频带模式和高频带模式下,-3 dB的带宽和峰值增益分别为3.0~4.7 GHz和13.3 dB,7.2~9.3 GHz和13.5 dB;在低频带模式和高频带模式下,测得的最小NF分别为4.48 dB和6.19 dB。 展开更多
关键词 核探测器 双频带 -CMOS 低噪声放大器 阻抗匹配网络 增益带宽积 噪声系数
在线阅读 下载PDF
一种亚阈值有源共源共栅补偿运算放大器 被引量:3
12
作者 张春茗 王梦海 严展科 《现代电子技术》 北大核心 2020年第6期13-17,共5页
针对低压低功耗高增益高带宽应用背景的运算放大器,提出一种新型亚阈值有源共源共栅补偿(SACC)运算放大器。通过使用亚阈值跨导提升辅助放大器,以非常低的功耗成本改善整体电路的带宽,同时有效地减小补偿电容的数值,且输出级采用动态前... 针对低压低功耗高增益高带宽应用背景的运算放大器,提出一种新型亚阈值有源共源共栅补偿(SACC)运算放大器。通过使用亚阈值跨导提升辅助放大器,以非常低的功耗成本改善整体电路的带宽,同时有效地减小补偿电容的数值,且输出级采用动态前馈结构,显著提升电路摆率。当驱动10 pF容性负载时,放大器的补偿电容仅需60 fF即可实现稳定,从而大大减小了放大器的版图面积。提出的放大器在28 nm CMOS工艺下设计并验证,并且当驱动10 pF的容性负载时,仿真结果表明,在0.9 V电源电压下,可实现69.5 dB的直流增益和13.3 MHz的增益带宽积,且功耗仅为4.5μW。此外,提出的放大器与现有的方案相比较具有更好的品质因数(FOM)。 展开更多
关键词 亚阈值补偿 亚阈值区域 运算放大器 低压低功耗 稳定性分析 仿真验证
在线阅读 下载PDF
一种应用于NB-IoT通信的高线性CMOS功率放大器
13
作者 张家康 刘博 +2 位作者 张立文 罗怡昕 侯琳冰 《现代电子技术》 北大核心 2025年第2期35-40,共6页
为满足复杂的NB-IoT通信调制模式对功率放大器输出线性度的要求,提出一种面向NB-IoT通信应用的700~900 MHz高线性度CMOS功率放大器(PA)。该放大器采用两级结构,工作于AB类放大状态,驱动级和输出功率级分别采用自偏置的共源共栅结构和共... 为满足复杂的NB-IoT通信调制模式对功率放大器输出线性度的要求,提出一种面向NB-IoT通信应用的700~900 MHz高线性度CMOS功率放大器(PA)。该放大器采用两级结构,工作于AB类放大状态,驱动级和输出功率级分别采用自偏置的共源共栅结构和共源放大器结构,驱动级为功率级提供大的电压输出摆幅。为提高线性度,采用二极管线性化偏置技术改善晶体管输入电容的非线性导致的增益压缩和相位失真现象,将输出1 dB压缩点提升3.2 dB。采用65 nm/1.2 V CMOS工艺完成电路版图设计,整体放大器的版图尺寸为0.68 mm×1 mm。仿真结果表明,在700~900 MHz工作频带内,功率放大器的小信号增益大于19 dB,输入反射系数S11小于等于-12 dB,功率附加效率(PAE)峰值为29.6%,输出1 dB压缩点为22.7 dBm。所提出的功率放大器电路具有高线性度、低功耗、小尺寸的特点,可有效满足NB-IoT通信并用于700~900 MHz频段内射频信号功率放大的应用需求。 展开更多
关键词 功率放大器 NB-IoT通信 线性度 自偏置结构 增益压缩 1 dB压缩点 PA电路版图
在线阅读 下载PDF
一种高速CMOS全差分运算放大器 被引量:10
14
作者 朱小珍 朱樟明 柴常春 《半导体技术》 CAS CSCD 北大核心 2006年第4期287-289,299,共4页
设计并讨论了一种高速CMOS全差分运算放大器。设计中采用了折叠共源共栅结构、连续时间共模反馈以及独特的偏置电路,以期达到高速及良好的稳定性。基于TSMC0.25μm CMOS工艺,仿真结果表明,在2.5V的单电源电压下,运算放大器的直流开环增... 设计并讨论了一种高速CMOS全差分运算放大器。设计中采用了折叠共源共栅结构、连续时间共模反馈以及独特的偏置电路,以期达到高速及良好的稳定性。基于TSMC0.25μm CMOS工艺,仿真结果表明,在2.5V的单电源电压下,运算放大器的直流开环增益为71.9dB,单位增益带宽为495MHz(CL=0.5pF),建立时间为24ns,功耗为3.9mW。 展开更多
关键词 折叠 模反馈 差分 高速
在线阅读 下载PDF
5 Gbps全差分双端光接收前置放大器设计 被引量:5
15
作者 孙洋 黄启俊 +2 位作者 王豪 常胜 何进 《红外与激光工程》 EI CSCD 北大核心 2015年第7期2137-2142,共6页
光纤通信在大数据时代得到广泛的应用,其速度快、带宽大、可靠性高的特点满足了对长距离、大容量信息传输的要求。前置放大器作为光接收器的前端,其性能高低直接影响到整个光接收系统的工作性能。基于SMIC 0.13μm CMOS工艺,设计完成了... 光纤通信在大数据时代得到广泛的应用,其速度快、带宽大、可靠性高的特点满足了对长距离、大容量信息传输的要求。前置放大器作为光接收器的前端,其性能高低直接影响到整个光接收系统的工作性能。基于SMIC 0.13μm CMOS工艺,设计完成了一款5 Gbps光接收前置放大器。首先,整体差分式结构可以消除共模噪声的干扰,降低放大器的等效输入噪声。其次,采用共源共栅的输入结构具有低输入阻抗的特点,能有效抑制光电管大电容带来的不利影响。最后,输出级采用电流模逻辑结构,解决了输出增益与带宽之间的矛盾。仿真结果表明,放大器增益达到62 d BΩ,带宽4.7 GHz;等效输入噪声30.1 p A/Hz,眼图迹线清晰,张开度较大,能够满足5 Gbps平衡光探测器通信要求。 展开更多
关键词 前置放大器 结构 平衡探测器 光纤通信 电流模逻辑
在线阅读 下载PDF
一种高单位增益带宽CMOS全差分运算放大器 被引量:5
16
作者 朱小珍 柴常春 朱樟明 《现代电子技术》 2006年第3期68-71,共4页
设计并讨论了一种高单位增益带宽CMOS全差分运算放大器。由于折叠共源共栅结构电路具有相对高的单位增益带宽以及开关电容共模反馈电路稳定性好、对运放频率特性影响小等优点,故设计的放大器采用了折叠共源共栅结构以及开关电容共模反... 设计并讨论了一种高单位增益带宽CMOS全差分运算放大器。由于折叠共源共栅结构电路具有相对高的单位增益带宽以及开关电容共模反馈电路稳定性好、对运放频率特性影响小等优点,故设计的放大器采用了折叠共源共栅结构以及开关电容共模反馈电路技术,并达到了高单位增益带宽的设计目的。基于TSMC0·25μmCMOS工艺,仿真结果表明,在2·5V的单电源电压下,运算放大器的直流开环增益为70dB,单位增益带宽为500MHz。 展开更多
关键词 单位增益带宽 折叠 开关电容模反馈 差分
在线阅读 下载PDF
基于0.6μm全差分运算放大器的设计 被引量:1
17
作者 康怡 曹红卫 罗广孝 《核电子学与探测技术》 CAS CSCD 北大核心 2010年第10期1364-1366,共3页
研究了一种全差分高增益、低功耗的CMOS运算放大器,采用折叠共源共栅结构、开关式共模反馈以及宽摆幅偏置电路。基于CSMC 0.6μm CMOS工艺,采用HSPICE软件对电路进行仿真。对各性能参数的仿真结果表明,该电路在输入2.5 V电压的情况下,... 研究了一种全差分高增益、低功耗的CMOS运算放大器,采用折叠共源共栅结构、开关式共模反馈以及宽摆幅偏置电路。基于CSMC 0.6μm CMOS工艺,采用HSPICE软件对电路进行仿真。对各性能参数的仿真结果表明,该电路在输入2.5 V电压的情况下,此电路的开环直流增益为80 dB,相位裕度80°,单位增益带宽74 MHz,具有较高的增益,而且功耗小于2 mW。 展开更多
关键词 差分 折叠 高增益
在线阅读 下载PDF
低电压高速CMOS全差分运算放大器设计 被引量:4
18
作者 阮颖 《现代电子技术》 2008年第11期150-152,共3页
设计了一种低压高速CMOS全差分运算放大器。该运放采用了折叠式共源共栅放大结构、连续时间共模反馈电路以及低压宽摆幅偏置电路,以实现在高稳定性下的高增益带宽、大输出摆幅。在Cadence环境下,基于TSMC 0.25μm CMOS标准工艺模型,对... 设计了一种低压高速CMOS全差分运算放大器。该运放采用了折叠式共源共栅放大结构、连续时间共模反馈电路以及低压宽摆幅偏置电路,以实现在高稳定性下的高增益带宽、大输出摆幅。在Cadence环境下,基于TSMC 0.25μm CMOS标准工艺模型,对电路进行了spectre仿真。在2.5V电源电压下,驱动1pF负载时,开环增益71.6dB,单位增益带宽501MHz,功耗4.3mW。 展开更多
关键词 折叠 差分 模反馈 CMOS
在线阅读 下载PDF
全差分结构低功耗CMOS运算放大器设计 被引量:3
19
作者 肖莹慧 《沈阳工业大学学报》 EI CAS 北大核心 2017年第6期670-674,共5页
为了减小低电源电压以及短沟道效应对放大器的影响,获得低电压高增益的放大器,提出了一种基于65 nm CMOS工艺技术的全差分运算跨导放大器(OTA).采用基于增益增强技术的折叠共源共栅拓扑结构,使放大器具有轨到轨输入及大输出摆幅特性,同... 为了减小低电源电压以及短沟道效应对放大器的影响,获得低电压高增益的放大器,提出了一种基于65 nm CMOS工艺技术的全差分运算跨导放大器(OTA).采用基于增益增强技术的折叠共源共栅拓扑结构,使放大器具有轨到轨输入及大输出摆幅特性,同时兼备高速、高增益及低功耗优点.电路仿真结果表明,其直流增益为82 d B,增益带宽为477 MHz,相位裕度为59°.正常工艺角下稳定时间为10 ns,稳定精度为0.05%,而功耗仅为4.8 m W. 展开更多
关键词 CMOS集成电路 增益增强 运算跨导放大器 高速 高增益 低功耗 折叠结构 高增益带宽
在线阅读 下载PDF
一种新型高速CMOS全差分运算放大器设计 被引量:4
20
作者 宋奇伟 张正平 《现代电子技术》 2012年第4期166-168,172,共4页
设计了一种基于流水线模/数转换系统应用的低压高速CMOS全差分运算放大器。该运放采用了折叠式共源共栅放大结构与一种新型连续时间共模反馈电路相结合以达到高速度及较好的稳定性。设计基于SMIC 0.25μm CMOS标准工艺模型,在Cadence环... 设计了一种基于流水线模/数转换系统应用的低压高速CMOS全差分运算放大器。该运放采用了折叠式共源共栅放大结构与一种新型连续时间共模反馈电路相结合以达到高速度及较好的稳定性。设计基于SMIC 0.25μm CMOS标准工艺模型,在Cadence环境下对电路进行了Spectre仿真。在2.5V单电源电压下,驱动0.5pF负载时,开环增益为71.1dB,单位增益带宽为303MHz,相位裕度为52°,转换速率高达368.7V/μs,建立时间为12.4ns。 展开更多
关键词 高速运算放大器 差分 折叠式 模反馈
在线阅读 下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部