摘要
设计并讨论了一种高速CMOS全差分运算放大器。设计中采用了折叠共源共栅结构、连续时间共模反馈以及独特的偏置电路,以期达到高速及良好的稳定性。基于TSMC0.25μm CMOS工艺,仿真结果表明,在2.5V的单电源电压下,运算放大器的直流开环增益为71.9dB,单位增益带宽为495MHz(CL=0.5pF),建立时间为24ns,功耗为3.9mW。
A high-speed CMOS fully differential operational amplifier was designed and discussed The operational amplifier uses the structure of folded cascode, a continuous time CMFB and unique bias circuit to reach high speed and high stability. The op-amp is designed in TSMC 0.25 μ m CMOS process with 2.5V power supply and achieved a DC open-loop gain of 71.9dB with a 495MHz unity gain frequency (CL = 0.5pF) and 24ns settling time, and dissipates 3.9mW power.
出处
《半导体技术》
CAS
CSCD
北大核心
2006年第4期287-289,299,共4页
Semiconductor Technology
基金
国家自然科学基金(60476046)
国家部委基金(51408010205DZ0164)
作者简介
朱小珍(1979-)女,广西玉林人,硕士研究生,主要研究方向为深亚微米模拟电路设计
朱樟明(1978-)男,浙江嵊州人,副教授、博士,主要研究方向为高速ADC/DAC设计、低压低功耗模拟电路设计
柴常春(1960-)男。江苏徐州人,西安电子科技大学微电了学院教授,从事高温半导体材料与器件技术、半导体敏感材料与元件等方而的研究工作,获省(部)级科技进步奖多项,国家发明专利两项,在国内外学术刊物上发表研究论文近40篇。