期刊文献+

一种高速CMOS全差分运算放大器 被引量:10

A High Speed Fully Differential CMOS Op-Amp
在线阅读 下载PDF
导出
摘要 设计并讨论了一种高速CMOS全差分运算放大器。设计中采用了折叠共源共栅结构、连续时间共模反馈以及独特的偏置电路,以期达到高速及良好的稳定性。基于TSMC0.25μm CMOS工艺,仿真结果表明,在2.5V的单电源电压下,运算放大器的直流开环增益为71.9dB,单位增益带宽为495MHz(CL=0.5pF),建立时间为24ns,功耗为3.9mW。 A high-speed CMOS fully differential operational amplifier was designed and discussed The operational amplifier uses the structure of folded cascode, a continuous time CMFB and unique bias circuit to reach high speed and high stability. The op-amp is designed in TSMC 0.25 μ m CMOS process with 2.5V power supply and achieved a DC open-loop gain of 71.9dB with a 495MHz unity gain frequency (CL = 0.5pF) and 24ns settling time, and dissipates 3.9mW power.
出处 《半导体技术》 CAS CSCD 北大核心 2006年第4期287-289,299,共4页 Semiconductor Technology
基金 国家自然科学基金(60476046) 国家部委基金(51408010205DZ0164)
关键词 折叠共源共栅 共模反馈 全差分 高速 folded cascode CMFB fully differential high speed
作者简介 朱小珍(1979-)女,广西玉林人,硕士研究生,主要研究方向为深亚微米模拟电路设计 朱樟明(1978-)男,浙江嵊州人,副教授、博士,主要研究方向为高速ADC/DAC设计、低压低功耗模拟电路设计 柴常春(1960-)男。江苏徐州人,西安电子科技大学微电了学院教授,从事高温半导体材料与器件技术、半导体敏感材料与元件等方而的研究工作,获省(部)级科技进步奖多项,国家发明专利两项,在国内外学术刊物上发表研究论文近40篇。
  • 相关文献

参考文献7

  • 1BUIT K, GEELEN G. A fast-settling CMOS op-amp for SC circuits with 90-dB DC gain[J]. IEEE J of SolidState Circuits, 1990, 25(6): 1379- 1384.
  • 2毕查德·拉扎维.模拟CMOS集成电路设计[M].陈贵灿,程军,张瑞智,等译.西安:西安交通大学出版社,2000.258-265.
  • 3YOUNIS A, HASSOUN M. A high speed fully differential CMOS opamp [A], Proc. 43rd IEEE Midwest Symp Circuits and Systems[C], Lansing, MI, USA,2000. 780- 783.
  • 4GULATI K, LEE H S. A high-swing CMOS telescopic operational amplifier[J]. IEEE J of Solid-State Circuits[J], 1998, 33(12): 2010-2019.
  • 5GRAY P R, HURST P J, LEWIS S H. Analysis and Design of Analog Integrated Circuits (4.th.ed)[M].New York: John Wiley & Sons, Inc, 2001. 425 - 476.
  • 6ALLEN P E, HOLBERG D R. CMOS Analog Circuit Design (2nd Ed) [M]. Oxford: Oxford University Press,Inc, 2002. 269 - 311.
  • 7MALLYA S M, NEVIN J H. Design procedures for a fully differential folded -cascade CMOS operationalampl ifier[J]. IEEE J of Solid-State Circuits, 1989, 24(6): 1737-1740.

共引文献5

同被引文献42

引证文献10

二级引证文献14

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部