期刊文献+

数字化变电站IRIG-B码对时解码方案研究 被引量:3

Analysis on Clock Synchronization of IRIG-B Decoder Scheme in Digital Substation
在线阅读 下载PDF
导出
摘要 为满足数字化变电站中IEC 61850标准对时钟同步的要求,通过比较常见的变电站时钟对时方法,重点介绍了IRIG-B码对时的解码实现方案,提出了一种通过调用延时来辨别码元的方法,并在CPLE上完成仿真测试,仿真表明这种方法具有较强的抗干扰性与实用性。 For satisfying clock synchronization requirements of IEC 61850 standard in digital substation, compared with several common ways of clock synchronization in digital substation, the paper mainly introduces clock synchronization of IRIG-B decoder, catches upon a way to call the delay to identify the symbol, and simulates and tests on CPLD. Simulation results show that this method has strong antijamming and practicality.
出处 《陕西电力》 2013年第6期39-42,共4页 Shanxi Electric Power
基金 铁道部科技研究开发计划(2011J017-B) 智能牵引供电系统架构研究
关键词 数字化变电站 时钟对时 IRIG—B码 CPLD digital substation clock synchronization IRIG-B code CPLD
作者简介 何小庆(1989-),男,安徽安庆人,硕士研究生,研究方向为数字化变电站通信。
  • 相关文献

参考文献9

二级参考文献77

共引文献271

同被引文献32

引证文献3

二级引证文献6

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部