期刊文献+
共找到46篇文章
< 1 2 3 >
每页显示 20 50 100
基于自动测试系统的ADC测试开发 被引量:16
1
作者 张建强 冯建华 冯建科 《仪器仪表学报》 EI CAS CSCD 北大核心 2007年第2期279-283,共5页
A/D转换器(ADC)是混合信号系统中的重要模块,是电子器件中的关键器件。随着器件时钟频率的不断提高,如何高效、准确地测试ADC的动态参数和静态参数是当今ADC测试研究的重点。本文阐述了ADC的静态和动态参数测试,并在自动测试系统的ADC... A/D转换器(ADC)是混合信号系统中的重要模块,是电子器件中的关键器件。随着器件时钟频率的不断提高,如何高效、准确地测试ADC的动态参数和静态参数是当今ADC测试研究的重点。本文阐述了ADC的静态和动态参数测试,并在自动测试系统的ADC测试过程中,深入分析了ADC测试环境的配置,从而实现了一种低成本、高可靠性的ADC计算机辅助测试方法,并在BC3192V50测试系统上得到了验证。 展开更多
关键词 模拟数字转换器 参数 计算机辅助测试
在线阅读 下载PDF
使用嵌入式处理器的水声调制解调器控制系统设计方法与研究 被引量:2
2
作者 李莹 Bridget Benson +2 位作者 于敦山 Ryan Kastner 张兴 《北京大学学报(自然科学版)》 EI CAS CSCD 北大核心 2011年第2期245-250,共6页
提出了一种使用带有嵌入式处理器的FPGA实现水声调制解调器控制系统的方法,根据声波通信的数据特点选择适合的通信总线搭建系统结构,设计出合理的软硬件协同工作流程和中断控制信号。通过在Xilinx VirtexIVFPGA的嵌入式MicroBlaze软处... 提出了一种使用带有嵌入式处理器的FPGA实现水声调制解调器控制系统的方法,根据声波通信的数据特点选择适合的通信总线搭建系统结构,设计出合理的软硬件协同工作流程和中断控制信号。通过在Xilinx VirtexIVFPGA的嵌入式MicroBlaze软处理器上实现并通过软硬件协同验证,表明所设计的控制系统能够准确控制整个数字信号处理过程,实时监控电路工作情况,性能稳定可靠。 展开更多
关键词 嵌入式系统 软处理器 水声调制解调器 控制系统 软硬件协同
在线阅读 下载PDF
一种在FPGA上实现FIR数字滤波器的资源优化算法 被引量:10
3
作者 李莹 路卫军 +1 位作者 于敦山 张兴 《北京大学学报(自然科学版)》 EI CAS CSCD 北大核心 2009年第2期222-226,共5页
针对原有在FPGA上实现高速FIR滤波器的移位加算法,进一步分析了算子调度的具体过程,讨论了在不同情况下该算法所能达到的最省资源的算子调度方案,并提出了优化的具体规则。在Xilinx spartan3系列FPGA上的实现结果表明,对于16阶固定系数... 针对原有在FPGA上实现高速FIR滤波器的移位加算法,进一步分析了算子调度的具体过程,讨论了在不同情况下该算法所能达到的最省资源的算子调度方案,并提出了优化的具体规则。在Xilinx spartan3系列FPGA上的实现结果表明,对于16阶固定系数FIR滤波器,相比于原有的移位加算法以及Xilinx CoregenTM生成的同等规模的分布式算法滤波器,采用优化算法后的FIR滤波器可节省资源分别达11.7%和29.7%。 展开更多
关键词 FIR滤波器 移位加 算子调度 FPGA
在线阅读 下载PDF
具有时间延迟积分(TDI)功能的288×4红外焦平面读出电路 被引量:6
4
作者 唐矩 鲁文高 +2 位作者 陈中建 吉利久 张兴 《红外技术》 CSCD 北大核心 2007年第4期206-210,共5页
提出了一种具有TDI功能的288×4扫描型红外焦平面读出电路。分析了TDI的工作原理及电路实现,给出了本类电路TDI功能的测试方法。实现了支持积分同时读出(IWR)的相关双采样(CDS)及其可测性设计。提出了一种大规模扫描型焦平面读出电... 提出了一种具有TDI功能的288×4扫描型红外焦平面读出电路。分析了TDI的工作原理及电路实现,给出了本类电路TDI功能的测试方法。实现了支持积分同时读出(IWR)的相关双采样(CDS)及其可测性设计。提出了一种大规模扫描型焦平面读出电路的低功耗设计方案。本文的设计结果经过了流片验证。 展开更多
关键词 读出电路 时间延迟积分 扫描型 低功耗
在线阅读 下载PDF
椭圆曲线加密体制的双有限域算法及其FPGA实现 被引量:5
5
作者 王健 蒋安平 盛世敏 《北京大学学报(自然科学版)》 EI CAS CSCD 北大核心 2008年第6期871-876,共6页
提出一种支持椭圆曲线加密体制的双有限域算法。该算法可以同时完成素数域和二进制域上的运算,并且模数p和取模多项式可以任意选取。提出了椭圆曲线加密体制运算单元的设计方法,此运算单元可以同时完成素数域和二进制域上的所有运算,包... 提出一种支持椭圆曲线加密体制的双有限域算法。该算法可以同时完成素数域和二进制域上的运算,并且模数p和取模多项式可以任意选取。提出了椭圆曲线加密体制运算单元的设计方法,此运算单元可以同时完成素数域和二进制域上的所有运算,包括加法、减法、乘法、平方、求逆和除法。此外,描述了椭圆曲线加密体制的FPGA实现,最终的电路可以对任意长度密钥进行加密,并且支持素数域和二进制域上的任意椭圆曲线。 展开更多
关键词 有限域 椭圆曲线加密算法 现场可编程门阵列实现
在线阅读 下载PDF
新型低功耗128×128红外读出电路设计 被引量:3
6
作者 刘丹 鲁文高 +2 位作者 陈中建 吉利久 赵宝瑛 《激光与红外》 CAS CSCD 北大核心 2007年第5期449-451,456,共4页
文中介绍了一种新型的128×128红外读出电路中的低功耗设计,包括像素级和列读出级两部分。在像素级设计中,提出了一种新型四像素共用反馈放大器(Quad-Share BufferedInjection,QSBD I)的结构:每个像素的平均功耗为500nW,放大器引入... 文中介绍了一种新型的128×128红外读出电路中的低功耗设计,包括像素级和列读出级两部分。在像素级设计中,提出了一种新型四像素共用反馈放大器(Quad-Share BufferedInjection,QSBD I)的结构:每个像素的平均功耗为500nW,放大器引入的功耗降低了30%,同时使像素FPN只来源于局部失配。列读出级采用新型主从两级放大列读出结构,其中主放大器完成电荷到电压的转换,从放大器驱动输出总线来满足一定的读出速度。通过SPICE仿真发现,与传统列电荷放大器结构相比,新型结构可节省60%的功耗。 展开更多
关键词 红外读出电路 低功耗 四像素共用反馈放大器 主从两级放大
在线阅读 下载PDF
家庭网络中数字下变频器的设计与实现(英文) 被引量:2
7
作者 崔小欣 于敦山 +1 位作者 盛世敏 崔小乐 《北京大学学报(自然科学版)》 EI CAS CSCD 北大核心 2006年第5期690-695,共6页
基于经典的系统设计流程,设计并实现了一种应用于家庭网络核心SoC平台中无线通信系统接收机的专用数字中频下变频器。在系统级,利用系统建模工具MATLAB,完成了数字下变频器的行为建模及其功能划分;在电路级,完成了数字下变频器中主要功... 基于经典的系统设计流程,设计并实现了一种应用于家庭网络核心SoC平台中无线通信系统接收机的专用数字中频下变频器。在系统级,利用系统建模工具MATLAB,完成了数字下变频器的行为建模及其功能划分;在电路级,完成了数字下变频器中主要功能模块的VLSI实现及其功能仿真。考虑到系统实现的复杂性及其硬件资源,对于数字滤波器,采用CSD和RAG等优化策略;对于数控振荡器,采用一种新型的结合LUT和CORDIC算法优点的混合算法实现方案。最后,搭建了基于XilinxVirtexIIXC2V1000-4FG256FPGA的家庭网络无线通信系统验证平台,完成了数字中频下变频器的功能验证。 展开更多
关键词 数字下变频器 模数转换器 带通采样 CSD RAG 数控振荡器 查找表 CORDIC
在线阅读 下载PDF
微力学测试仪在MEMS键合强度测试中的应用 被引量:3
8
作者 郇勇 张泰华 +2 位作者 杨业敏 阮勇 张大成 《机械强度》 EI CAS CSCD 北大核心 2005年第3期331-334,共4页
研制微力学测试仪,对微电子机械系统中键合结构的强度进行测试。最大载荷为1.4N,在载荷量程为450mN时仪器的最高分辨力为10μN。采用键合在玻璃基底上的硅悬臂梁作为试样。为模拟横力剪切破坏和扭转破坏工况,用微力学测试仪分别在悬臂... 研制微力学测试仪,对微电子机械系统中键合结构的强度进行测试。最大载荷为1.4N,在载荷量程为450mN时仪器的最高分辨力为10μN。采用键合在玻璃基底上的硅悬臂梁作为试样。为模拟横力剪切破坏和扭转破坏工况,用微力学测试仪分别在悬臂梁的固定端和自由端施加载荷至试样破坏。测得相应的破坏载荷并计算出最大剪应力。对破坏残骸的显微观察发现,存在玻璃开裂和硅开裂2种失效模式。该技术为微电子机械系统(microelectromechanicalsystem,MEMS)键合结构的强度表征提供一种有效方法,并可用来进行微悬臂梁或微桥的强度测试。 展开更多
关键词 微电子机械系统 键合 微悬臂梁 强度
在线阅读 下载PDF
对表面势为基础的MOSFET片电荷模型的基本检验 被引量:2
9
作者 何进 牛旭东 +1 位作者 张钢刚 张兴 《电子学报》 EI CAS CSCD 北大核心 2006年第11期1986-1989,共4页
本文完成了对多种表面势为基础的MOSFET片电荷(charge-sheet)模型反型层电荷和沟道电流计算的基本检验.相对于以基本的MOSFET器件物理为基础的Pao-Sah模型结果,大多数片电荷模型在不同的工作区域内都会出现不同程度的反型层电荷计算误差... 本文完成了对多种表面势为基础的MOSFET片电荷(charge-sheet)模型反型层电荷和沟道电流计算的基本检验.相对于以基本的MOSFET器件物理为基础的Pao-Sah模型结果,大多数片电荷模型在不同的工作区域内都会出现不同程度的反型层电荷计算误差.为了模拟沟道电流,MOSFET片电荷模型必须使用一个半经验的沟道电流方程.这个近似会导致沟道电流方程和反型层电荷方程之间物理上的不自恰,从而使计算的沟道电流结果与Pao-Sah模型相比有近10%的误差.这些基本的检验结果表明:为了保持基本的MOSFET器件物理内容和Pao-Sah模型的高精度,以表面势为基础的片电荷模型还需要一些根本的器件物理改进和进一步的模型精度提高. 展开更多
关键词 MOSFETS 器件物理 集约模型 片电荷近似 基本检验
在线阅读 下载PDF
新型低功耗320×288 IR ROIC中列读出级的设计 被引量:1
10
作者 刘丹 鲁文高 +2 位作者 陈中建 吉利久 赵宝瑛 《北京大学学报(自然科学版)》 EI CAS CSCD 北大核心 2007年第1期67-71,共5页
介绍了320×288红外(IR)读出电路(ROIC)中列读出级的低功耗设计。采用新型的主从两级放大的列读出结构和输出总线分割技术相结合。其中主放大器完成电荷到电压的转换,从放大器完成对输出总线的驱动来满足一定的读出速度,总线分割是... 介绍了320×288红外(IR)读出电路(ROIC)中列读出级的低功耗设计。采用新型的主从两级放大的列读出结构和输出总线分割技术相结合。其中主放大器完成电荷到电压的转换,从放大器完成对输出总线的驱动来满足一定的读出速度,总线分割是把320列分组来减少输出总线上的负载电容。通过spice的仿真可以发现,与传统的列读出级相比,这种新型结构的功耗由原来的47mW降到了现在的6·74mW,节省了80%以上的功耗。 展开更多
关键词 红外读出电路 低功耗 主从两级放大 输出总线分割
在线阅读 下载PDF
红外焦平面CMOS读出电路TDI功能的测试方法研究 被引量:1
11
作者 陈中建 鲁文高 +2 位作者 唐矩 张雅聪 吉利久 《红外与毫米波学报》 SCIE EI CAS CSCD 北大核心 2008年第5期342-345,400,共5页
给出了一种新颖的红外焦平面CMOS读出电路TDI功能的测试方法.该方法通过在电测试MOS场效应晶体管栅极施加不同波形的方波激励信号,观察输出电压波形的对应变化,验证TDI功能的信号延迟和累加操作是否正确.应用该方法实际测试了一款TDI型... 给出了一种新颖的红外焦平面CMOS读出电路TDI功能的测试方法.该方法通过在电测试MOS场效应晶体管栅极施加不同波形的方波激励信号,观察输出电压波形的对应变化,验证TDI功能的信号延迟和累加操作是否正确.应用该方法实际测试了一款TDI型红外焦平面CMOS读出电路,各种激励模式下测试得到的输出波形均与预计的理想输出波形吻合,证明该测试方法可行,且简单、直观、有普适性. 展开更多
关键词 时间延迟积分 测试方法 读出电路 红外焦平面
在线阅读 下载PDF
同时支持两种有限域的模逆算法及其硬件实现 被引量:2
12
作者 王健 蒋安平 盛世敏 《北京大学学报(自然科学版)》 EI CAS CSCD 北大核心 2007年第1期138-143,共6页
有限域的运算是密码学的基础,而在有限域的所有运算中模逆运算是最核心也是最复杂的运算。提出了一种同时支持素域和二进制域两种有限域的模逆算法,通过对算法的优化和对硬件结构的设计,使得256位的模逆运算电路的时钟频率达到167MHz,... 有限域的运算是密码学的基础,而在有限域的所有运算中模逆运算是最核心也是最复杂的运算。提出了一种同时支持素域和二进制域两种有限域的模逆算法,通过对算法的优化和对硬件结构的设计,使得256位的模逆运算电路的时钟频率达到167MHz,电路面积和其他电路相比较也有明显优势。 展开更多
关键词 有限域 模逆运算 Euclidean算法
在线阅读 下载PDF
一种适用于77K下读出电路的电流源 被引量:1
13
作者 唐矩 鲁文高 +2 位作者 陈中建 吉利久 张兴 《北京大学学报(自然科学版)》 EI CAS CSCD 北大核心 2007年第5期677-682,共6页
给出了一种应用于低温光敏探测器读出电路的可编程电流源,工作在液氮环境(77K),无外加单元,与一般电流源设计不同,本设计将部分MOS管设计在亚阈值区工作来提高电路工作稳定性。此电流源设计采用0.5μm标准CMOS工艺。工作电压为5V。室温... 给出了一种应用于低温光敏探测器读出电路的可编程电流源,工作在液氮环境(77K),无外加单元,与一般电流源设计不同,本设计将部分MOS管设计在亚阈值区工作来提高电路工作稳定性。此电流源设计采用0.5μm标准CMOS工艺。工作电压为5V。室温测试当工作电压从2.3V到6.4V变化时,输出电流从199nA变化到212nA,精度为1.4%/V。在液氮环境测试当工作电压从3V到6.8V变化时,输出电流从355nA变化到372nA,精度为1.3%/V。由于电路工作温度稳定,所以不要求电流源有良好的对温度稳定性。 展开更多
关键词 电流源 77 K 亚闽值
在线阅读 下载PDF
一种Montgomery模乘算法硬件实现的改进电路 被引量:1
14
作者 张怡浩 田则 +1 位作者 于敦山 盛世敏 《北京大学学报(自然科学版)》 CAS CSCD 北大核心 2004年第1期80-84,共5页
速度与面积是数字集成电路设计的两个重要目标 ,由于它们之间通常是一种相互制约的关系 ,所以往往要在一定程度上进行折中。作者提出的改进方法可以在几乎不增加硬件面积的条件下有效地提高速度。
关键词 MONTGOMERY RSA VLSI硬件实现
在线阅读 下载PDF
一种基于累积分布函数的抖动测量方法 被引量:1
15
作者 郭健 冯建华 叶红飞 《北京大学学报(自然科学版)》 EI CAS CSCD 北大核心 2012年第3期381-385,共5页
提出一种基于累积分布函数(CDF)的抖动测量方法,以解决在测试高频时钟信号抖动中遇到的延迟器件不匹配、占用芯片面积过大和受高频振荡信号限制等问题。采用65 nm CMOS工艺完成了测试电路的设计和功能模拟,模拟结果表明该电路可用于测量... 提出一种基于累积分布函数(CDF)的抖动测量方法,以解决在测试高频时钟信号抖动中遇到的延迟器件不匹配、占用芯片面积过大和受高频振荡信号限制等问题。采用65 nm CMOS工艺完成了测试电路的设计和功能模拟,模拟结果表明该电路可用于测量2.5 GHz时钟抖动值,抖动测量精度达到1 ps。 展开更多
关键词 时钟抖动 内建抖动测试 时间数字转换器
在线阅读 下载PDF
Σ-ΔADC调制器中的模拟电路设计 被引量:1
16
作者 杨宏 盛世敏 《北京大学学报(自然科学版)》 CAS CSCD 北大核心 2003年第5期709-715,共7页
在简要介绍Σ ΔADC基本原理的基础上 ,分析了Σ Δ调制器的噪声特性 ,并对调制器自上而下的设计方法做了介绍。结合实际的性能要求 ,重点对模拟电路部分设计中的关键以及设计方法进行了详细分析 ,并给出了有关的电路结构和仿真结果。
关键词 ∑-A调制器 过采样 信噪比(SNR) 自上而下的设计
在线阅读 下载PDF
新型低功耗QSBDI红外读出电路设计
17
作者 刘丹 鲁文高 +2 位作者 陈中建 吉利久 赵宝瑛 《北京大学学报(自然科学版)》 EI CAS CSCD 北大核心 2007年第5期659-663,共5页
提出了一种新型红外读出电路的像素结构---四像素共用BDI结构(Quad-Share Buffered Direct-Injection:QSBDI)。在这种电路结构中,4个相邻的像素共用一个反馈放大器。在开关的控制下,像素可以实现积分然后读出(ITR)和积分同时读出(IWR)... 提出了一种新型红外读出电路的像素结构---四像素共用BDI结构(Quad-Share Buffered Direct-Injection:QSBDI)。在这种电路结构中,4个相邻的像素共用一个反馈放大器。在开关的控制下,像素可以实现积分然后读出(ITR)和积分同时读出(IWR)功能。在30μm×30μm的像素面积中,实现了略大于0.9pF的电容和4.2pC的电荷存储能力,平均功耗只有500nW。在实现低功耗的同时,该结构使像素级的固定模式噪声(FPN)只来源于局部的失配,与整个像素阵列的失配无关,从而使得这种像素结构非常适用于大规模2-D读出电路(Readout IC:ROIC)。后续的版图设计以及后仿真也表明这种像素结构是一种非常实用的像素结构。基于该结构的128×128的测试芯片已经设计完成,将在0.5μm工艺下进行流片测试。 展开更多
关键词 红外读出电路 低功耗 四像素共用BDI结构
在线阅读 下载PDF
适用于位交叉布局的低电压SRAM单元(英文)
18
作者 贾嵩 徐鹤卿 +3 位作者 王源 吴峰锋 李涛 徐越 《北京大学学报(自然科学版)》 EI CAS CSCD 北大核心 2013年第4期721-724,共4页
提出一种9管单端SRAM单元结构,该种SRAM单元采用读写分离方式,具有较高的保持稳定性和读稳定性。该单元采用新的写操作方式,使由其组成的存储阵列中,处于"假读"状态的单元仍具有较高的稳定性,因此在布局时能够采用位交叉布局... 提出一种9管单端SRAM单元结构,该种SRAM单元采用读写分离方式,具有较高的保持稳定性和读稳定性。该单元采用新的写操作方式,使由其组成的存储阵列中,处于"假读"状态的单元仍具有较高的稳定性,因此在布局时能够采用位交叉布局,进而采用简单的错误纠正码(ECC)方式解决由软失效引起的多比特错误问题。仿真结果显示,当电源电压为300 mV时,该种结构的静态噪声容限为100 mV,处于"假读"状态的单元静态噪声容限为70 mV。 展开更多
关键词 SRAM单元 低电压 静态噪声容限 位交叉结构
在线阅读 下载PDF
基于谐振原理的微机械疲劳试验装置的研究
19
作者 丁雷 尚德广 +3 位作者 张大成 沈通 贾冠华 阎楚良 《机械强度》 EI CAS CSCD 北大核心 2006年第5期684-689,共6页
设计出一种基于梳状驱动器原理的静电力驱动的微机械疲劳试验装置,该装置可由典型的表面牺牲层标准工艺制作。对所设计的MEMS(micro-electro-mechanical system)疲劳试验装置中的圆弧梳状驱动器的电容及静电驱动力进行理论分析,并采用AN... 设计出一种基于梳状驱动器原理的静电力驱动的微机械疲劳试验装置,该装置可由典型的表面牺牲层标准工艺制作。对所设计的MEMS(micro-electro-mechanical system)疲劳试验装置中的圆弧梳状驱动器的电容及静电驱动力进行理论分析,并采用ANSYS机电耦合单元对装置的振动过程进行模拟,模拟结果与理论分析相吻合。研究结果表明在一定范围交流电压的驱动下试样能达到MEMS疲劳测试所要求的应力水平,并对该电压范围进行预测。 展开更多
关键词 微机电系统 疲劳 梳状驱动器 有限元方法 机电耦合分析
在线阅读 下载PDF
用于288×4读出电路中的高效率模拟电荷延迟线(英文)
20
作者 鲁文高 陈中建 +1 位作者 张雅聪 吉利久 《北京大学学报(自然科学版)》 EI CAS CSCD 北大核心 2008年第5期739-743,共5页
提出了一种带时间延迟积分功能的高性能CMOS读出电路芯片适用的高效率电荷延迟线结构。基于该结构,设计了一款288×4规格焦平面阵列组件适用的CMOS读出电路芯片,并已完成流片、测试。该芯片包括4个视频输出端,每个端口的像元输出频... 提出了一种带时间延迟积分功能的高性能CMOS读出电路芯片适用的高效率电荷延迟线结构。基于该结构,设计了一款288×4规格焦平面阵列组件适用的CMOS读出电路芯片,并已完成流片、测试。该芯片包括4个视频输出端,每个端口的像元输出频率为4-5MHz(如用于实现384×288规模的成像,帧频可达160Hz)。测试结果表明这款芯片具有高动态范围(大于78dB)、高线性度(大于99.5%)、高均匀性(大于96.8%)等特征。 展开更多
关键词 TDI 读出电路 模拟电荷延迟线
在线阅读 下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部