期刊文献+
共找到22篇文章
< 1 2 >
每页显示 20 50 100
SRAM型FPGA单粒子辐照试验系统技术研究 被引量:5
1
作者 孙雷 段哲民 +1 位作者 刘增荣 陈雷 《计算机工程与应用》 CSCD 2014年第1期49-52,共4页
单粒子辐射效应严重制约FPGA的空间应用,为提高FPGA在辐射环境中的可靠性,深入研究抗辐射加固FPGA单粒子效应评估方法,设计优化单粒子效应评估方案,开发相应的评估系统,提出基于SRAM时序修正的码流存储比较技术和基于SelectMAP端口配置... 单粒子辐射效应严重制约FPGA的空间应用,为提高FPGA在辐射环境中的可靠性,深入研究抗辐射加固FPGA单粒子效应评估方法,设计优化单粒子效应评估方案,开发相应的评估系统,提出基于SRAM时序修正的码流存储比较技术和基于SelectMAP端口配置回读技术。借助国内高能量大注量率的辐照试验环境,完成FPGA单粒子翻转(SEU)、单粒子闩锁(SEL)和单粒子功能中断(SEFI)等单粒子效应的检测,试验结果表明,该方法可以科学有效地对SRAM型FPGA抗单粒子辐射性能进行评估。 展开更多
关键词 现场可编程门阵列(fpga) 空间辐射 单粒子效应 回读 静态随机存储器(SRAM) Field programmable gate array(fpga) Static Random Access Memory(SRAM)
在线阅读 下载PDF
阻塞斩波三相交交变频电源的FPGA控制实现 被引量:1
2
作者 朱虹 潘小波 +2 位作者 陈玲 关越 张庆丰 《电力系统保护与控制》 EI CSCD 北大核心 2014年第21期116-123,共8页
变频技术是重要的节能技术,所以针对低频或转速不恒定的节能设备,提出了基于FPGA数字控制的三相交交直接变频电源技术。用VHDL语言对主控芯片FPGA编写程序,其输出的高频SPWM信号经驱动电路后作为电源和负载间开关MOSFET的控制信号。MOS... 变频技术是重要的节能技术,所以针对低频或转速不恒定的节能设备,提出了基于FPGA数字控制的三相交交直接变频电源技术。用VHDL语言对主控芯片FPGA编写程序,其输出的高频SPWM信号经驱动电路后作为电源和负载间开关MOSFET的控制信号。MOSFET周期性地部分阻塞电源不能达到负载来改变输出电压的频率,同时在放行的时区斩波来改变输出电压的幅值。基于Matlab仿真平台,对系统进行了建模和仿真,仿真结果验证了该技术的正确性。最后给出了频率为7.14 Hz和2.63 Hz的实验波形,实验结果证明了该技术的可行性。 展开更多
关键词 交交变频 Field—programmable gate array(fpga) 斩波 恒压频比 面积等效 占空比 Very—High-Speed Integrated Circuit Hardware Description Language(VHDL)
在线阅读 下载PDF
基于FPGA的高速电光选通系统设计(英文) 被引量:1
3
作者 党君礼 刘百玉 +5 位作者 欧阳娴 白永林 舒雅 熊发田 李晓坤 雷娟 《光子学报》 EI CAS CSCD 北大核心 2009年第5期1091-1095,共5页
介绍了一种获取高速调制电信号的新方法-基于FPGA的高速电光选通系统.此系统分为选通脉冲和高压调控两个模块.选通脉冲模块由高速信号放大、FPGA延时、可控延迟传输线三个部分组成.利用FPGA高密度、高可靠性、可反复擦写和可以现场编程... 介绍了一种获取高速调制电信号的新方法-基于FPGA的高速电光选通系统.此系统分为选通脉冲和高压调控两个模块.选通脉冲模块由高速信号放大、FPGA延时、可控延迟传输线三个部分组成.利用FPGA高密度、高可靠性、可反复擦写和可以现场编程、灵活调制的特点,将整个系统的主要控制部分集成在FPGA中,并将延时分为数字延时和模拟延时两部分.然后利用FPGA实现数字延时,可控延时线实现模拟延时.经试验检测,高压部分可以产生重复频率1 Hz ~1 kHz ,步进1 Hz ,延时范围为0 ~1μs ,步进为1 ns ,幅度为8 000 V,前沿和后沿小于10 ns ,抖动小于1 ns的高压矩形电脉冲,从而满足各种电光调制系统中的需要. 展开更多
关键词 电光调制 激光调Q 现场可编程逻辑阵列(fpga) 电光选通系统
在线阅读 下载PDF
基于AD9361的实时OFDM-RoF发射机FPGA实现 被引量:4
4
作者 余方围 唐英杰 +2 位作者 任宏亮 覃亚丽 胡卫生 《光通信技术》 北大核心 2016年第11期5-8,共4页
基于正交频分复用-光载射频(OFDM-Ro F)技术原理,提出了一种OFDM-Ro F发射机的设计方案及关键技术的实现方法。采用现场可编程门阵列(FPGA)和AD9361设计了实时产生2.4GHz OFDM射频信号的硬件平台,并对OFDM信号进行离线处理。OFDM电信号... 基于正交频分复用-光载射频(OFDM-Ro F)技术原理,提出了一种OFDM-Ro F发射机的设计方案及关键技术的实现方法。采用现场可编程门阵列(FPGA)和AD9361设计了实时产生2.4GHz OFDM射频信号的硬件平台,并对OFDM信号进行离线处理。OFDM电信号解调后的星座图具有较好的收敛性,相应的误差矢量幅度(EVM)为3.575%。AD9361的高集成度、高灵活性简化了OFDM-Ro F发射端机的硬件设计,对于该技术的进一步商用化具有重要的意义。 展开更多
关键词 正交频分复用-光载射频(OFDM-RoF) 现场可编程门阵列(fpga) AD9361
在线阅读 下载PDF
基于FPGA的GPS实时伪距测量新方法 被引量:1
5
作者 李晓翠 胡铁乔 +2 位作者 吴仁彪 卢丹 王文益 《信号处理》 CSCD 北大核心 2011年第10期1566-1570,共5页
同步检测是伪距测量的重要组成部分,本文提出了一种兼顾可靠性和实时性的同步检测方法。该同步检测方法结合前导码比特匹配、奇偶校验,提高检测实时性;通过加强同步状态持续有效条件、利用前导码的周期性,提高检测可靠性。进一步将该同... 同步检测是伪距测量的重要组成部分,本文提出了一种兼顾可靠性和实时性的同步检测方法。该同步检测方法结合前导码比特匹配、奇偶校验,提高检测实时性;通过加强同步状态持续有效条件、利用前导码的周期性,提高检测可靠性。进一步将该同步检测方法与多通道并行C/A码跟踪结合,给出了一种实时伪距测量新方法,并在FPGA上实现了该伪距测量方法。仿真结果证明了本文提出的同步检测方法具有低误检测率、延时短的优点;对基于本文提出的伪距测量方法的GPS实时接收机进行定位测试,测试结果显示硬件接收机能够实现有效定位,表明提出的伪距测量方法能够为定位提供实时、准确、稳定的伪距信息。 展开更多
关键词 全球定位系统 伪距 帧同步 码跟踪 现场可编程门阵列
在线阅读 下载PDF
基于Xilinx型FPGA系统单粒子效应评估方法研究 被引量:3
6
作者 王鹏 邹彬 +1 位作者 刘金枝 周丹阳 《电子学报》 EI CAS CSCD 北大核心 2022年第11期2716-2721,共6页
Virtex-5系列芯片没有官方提供的专用软错误缓解(Soft Error Mitigation,SEM)IP核,需自行设计故障注入系统.本文选用XC5VFX130T型现场可编程门阵列(Field Programmable Gate Array,FPGA)芯片利用单帧部分重构功能达到等同于SEM IP故障... Virtex-5系列芯片没有官方提供的专用软错误缓解(Soft Error Mitigation,SEM)IP核,需自行设计故障注入系统.本文选用XC5VFX130T型现场可编程门阵列(Field Programmable Gate Array,FPGA)芯片利用单帧部分重构功能达到等同于SEM IP故障注入效果,实现对FPGA电路系统的抗单粒子翻转能力评估测试.利用逐位注入故障模式对XC5VFX130T型FPGA的配置位逐个注入故障,获得待评估电路的敏感配置位信息;对待测电路进行三模冗余防护加固,利用累积故障注入模式连续随机注入模拟单粒子辐照试验环境,得到待评估电路的功能中断截面,进而实现对基于XC5VFX130T型FPGA系统的抗单粒子翻转加固效果的评估.研究表明,基准电路(移位寄存器链等)评估得到的功能中断截面与实际辐照试验中的功能中断截面曲线变化一致,为机载电子的单粒子效应适航评估提供了支持. 展开更多
关键词 fpga(Field programmable gate array) 部分重构 单粒子翻转 逐位注入 三模冗余 累积故障注入 功能中断截面
在线阅读 下载PDF
双磁控忆阻器动力学模型及FPGA硬件电路实现 被引量:2
7
作者 陈皓琦 张小红 《系统仿真学报》 CAS CSCD 北大核心 2020年第8期1531-1545,共15页
基于经典Chua混沌电路设计了一个五维双磁控忆阻器混沌电路。对电路非线性特性进行数值分析,表明其具有丰富的混沌动力学行为。采用一阶离散处理对电路进行数字化转换,基于DSP Builder和FPGA(Field Programmable Gate Array)技术,通过Cy... 基于经典Chua混沌电路设计了一个五维双磁控忆阻器混沌电路。对电路非线性特性进行数值分析,表明其具有丰富的混沌动力学行为。采用一阶离散处理对电路进行数字化转换,基于DSP Builder和FPGA(Field Programmable Gate Array)技术,通过CycloneⅣE系列EP4CE10F17C8N芯片搭建的硬件平台,真实实现了该模型数字化系统。设计结果表明,数字化忆阻器系统避免了模拟信号元器件的漂移和不稳定性,硬件波形显示性能稳定可靠,且与计算机仿真结果具有相当一致性的吻合。 展开更多
关键词 磁控忆阻器 混沌电路 蔡氏系统 动力学行为 DSP Builder fpga(Field programmable gate array)
在线阅读 下载PDF
基于FPGA的遥感数据采集与快视系统 被引量:2
8
作者 杨淑琴 安登峰 《计算机应用》 CSCD 北大核心 2007年第6期1442-1444,共3页
提出了一种基于现场可编程门阵列(FPGA)的实时遥感卫星数据采集与快视系统的设计方案,该方案充分利用FPGA的硬件资源简化逻辑设计,并采用总线复用技术和内存映射文件的方法实现了采集和快视的实时并行处理以及海量数据的高速存取。
关键词 遥感 现场可编程门阵列 总线复用 内存映射文件
在线阅读 下载PDF
基于FPGA+SD3.0协议存储速率优化设计 被引量:1
9
作者 许璐 刘正军 陈一铭 《数据采集与处理》 CSCD 北大核心 2022年第4期926-934,共9页
为解决现有存储方案无法满足在特定功能需求下存储速度与设备体积双重要求的问题,本文设计一种基于现场可编程逻辑门阵列(Field programmable gate array,FPGA)控制的SD3.0版本TF卡控制器,旨在占用最小体积的同时实现更高速的数据存储... 为解决现有存储方案无法满足在特定功能需求下存储速度与设备体积双重要求的问题,本文设计一种基于现场可编程逻辑门阵列(Field programmable gate array,FPGA)控制的SD3.0版本TF卡控制器,旨在占用最小体积的同时实现更高速的数据存储。通过自行设计的小型数据采集卡,将24 bit位宽的数据经过DDR3、FIFO、RAM、两级缓存最终存入TF卡中。分别从硬件、软件两方面介绍了方案的设计,其中硬件部分主要包括电路工艺、采集卡指标与板级信号完整性验证;软件方面主要包括存储流程、RTL级验证与TF卡测试方案。实验结果表明,本文设计的PCB电路可提供SD3.0协议所需的电压转换和数据存储功能,并且板卡功能稳定,集成度较高,部分TF卡测试的速度超过60 MB/s,长时间测试性能稳定,具有良好的通用性,满足设计要求,为小型化存储实验提供了解决方案。 展开更多
关键词 现场可编程逻辑门阵列 SD3.0 信号完整性 二级缓存 系统稳定性
在线阅读 下载PDF
Implementation of encoder and decoder for LDPC codes based on FPGA 被引量:6
10
作者 CHENG Kun SHEN Qi +1 位作者 LIAO Shengkai PENG Chengzhi 《Journal of Systems Engineering and Electronics》 SCIE EI CSCD 2019年第4期642-650,共9页
This paper proposes a parallel cyclic shift structure of address decoder to realize a high-throughput encoding and decoding method for irregular-quasi-cyclic low-density parity-check(IR-QC-LDPC)codes,with a dual-diago... This paper proposes a parallel cyclic shift structure of address decoder to realize a high-throughput encoding and decoding method for irregular-quasi-cyclic low-density parity-check(IR-QC-LDPC)codes,with a dual-diagonal parity structure.A normalized min-sum algorithm(NMSA)is employed for decoding.The whole verification of the encoding and decoding algorithm is simulated with Matlab,and the code rates of 5/6 and 2/3 are selected respectively for the initial bit error ratio as 6%and 1.04%.Based on the results of simulation,multi-code rates are compatible with different basis matrices.Then the simulated algorithms of encoder and decoder are migrated and implemented on the field programmable gate array(FPGA).The 183.36 Mbps throughput of encoder and the average 27.85 Mbps decoding throughput with the initial bit error ratio 6%are realized based on FPGA. 展开更多
关键词 LOW-DENSITY parity-check(LDPC) field programmable gate array(fpga) normalized min-sum algorithm(NMSA).
在线阅读 下载PDF
动态可重构FPGA布局算法
11
作者 张寒 吴岩松 +1 位作者 赵森 孟成栋 《电光与控制》 北大核心 2014年第4期77-80,共4页
SRAM(Static Random Access Memory)型FPGA凭借其动态结构调整的灵活性等特点,被广泛应用于工业领域。针对动态可重构功能单元的布局问题,分析了模拟退火解决方案的局限性,提出了基于电路分层划分和时延驱动的在线布局算法。算法首先按... SRAM(Static Random Access Memory)型FPGA凭借其动态结构调整的灵活性等特点,被广泛应用于工业领域。针对动态可重构功能单元的布局问题,分析了模拟退火解决方案的局限性,提出了基于电路分层划分和时延驱动的在线布局算法。算法首先按最小分割原则将电路划分为一定数目的层,然后按自顶向下的原则在芯片的每一层中布局划分出的层,同时保证电路关键路径的延时最小。实验结果表明,所述算法在时延、线长和运行时间方面均优于VPR算法。 展开更多
关键词 大规模集成电路 动态可重构 布局 FIELD programmable gate array ( fpga)
在线阅读 下载PDF
Development of fuzzy control of a fuel cell generation system using FPGA
12
作者 杨帆 朱新坚 李浩 《电池》 CAS CSCD 北大核心 2006年第5期405-407,共3页
Afuzzy controller based oni mproved Generalized-Membership-Function(GMF) algorithmfor afuel cell generationsys-tem wasintroduced.Under the demands on control in application of the converter,a Field Programmable Gate A... Afuzzy controller based oni mproved Generalized-Membership-Function(GMF) algorithmfor afuel cell generationsys-tem wasintroduced.Under the demands on control in application of the converter,a Field Programmable Gate Array(FPGA) re-alization method to manage the power flow was given.This control systembased onthe proposed modified GMF was proved to bea universal approxi mation systemin theory.The fuzzy control technique was combined with Eletronic Design Automatic(EDA)technique and a paralleling fuzzy controller was i mplemented in FPGA.Paralleling fuzzy controller based oni mproved GMF algo-rithm wasi mplemented on a Cyclone FPGA.The result of si mulation based on QuartusII confirmed the validity of the proposed method. 展开更多
关键词 fuel cell fuzzy control Field programmable gate array(fpga)
在线阅读 下载PDF
利用FPGA实现线性调频DDS专用电路 被引量:3
13
作者 周国富 《现代雷达》 CSCD 北大核心 1997年第6期95-99,共5页
提供了一个利用现场可编程门阵列(FPGA)实现正交直接数字合成(DDS)专用电路的设计实例。该电路的系统时钟速度可达50MHz,具有10bit分辨率的正弦和余弦输出。该电路具有BPSK、BFSK、LFM和脉冲调制功能,调制速度可达系统时钟频率速度。由... 提供了一个利用现场可编程门阵列(FPGA)实现正交直接数字合成(DDS)专用电路的设计实例。该电路的系统时钟速度可达50MHz,具有10bit分辨率的正弦和余弦输出。该电路具有BPSK、BFSK、LFM和脉冲调制功能,调制速度可达系统时钟频率速度。由于采用了FPGA技术,该电路使用方便,并能够与其它电路结合实现系统集成。 展开更多
关键词 直接数字合成 fpga 频率合成
在线阅读 下载PDF
空间太阳望远镜的图象预处理系统研制 被引量:4
14
作者 王宇舟 金声震 《电子学报》 EI CAS CSCD 北大核心 2005年第7期1291-1294,共4页
空间太阳望远镜太阳磁场测量要求图象的信噪比为104.受CCD满阱电荷的限制,必须对CCD采集到的图象,在预处理单元进行图象积分以提高信噪比;为了减小CCD引入的噪声,还采用了CCD图象改正技术;对于宁静态的长时间太阳观测,为了克服图象漂移... 空间太阳望远镜太阳磁场测量要求图象的信噪比为104.受CCD满阱电荷的限制,必须对CCD采集到的图象,在预处理单元进行图象积分以提高信噪比;为了减小CCD引入的噪声,还采用了CCD图象改正技术;对于宁静态的长时间太阳观测,为了克服图象漂移导致无法进行图象积分的难题,提出了图象相关内插累加技术,来进一步提高信噪比;预处理单元还担负着偏振测量中的Stokes参数归一计算、CCD控制、调焦控制和图象格式化等任务.文中分析了预处理系统的处理功能需求,确定了系统设计方案;采用FPGA加DSP的硬件结构,制作了地面原理样机,开发了系统软件.在地面支持设备上对系统功能进行了仿真和测试. 展开更多
关键词 预处理 图象积分 CCD图象改正 相关内插累加 fpga(Field programmable gate array)
在线阅读 下载PDF
基于眼动跟踪的智能家居控制器 被引量:4
15
作者 王鹏 陈园园 +2 位作者 邵明磊 刘博 张伟超 《电机与控制学报》 EI CSCD 北大核心 2020年第5期151-160,共10页
针对现有智能家居控制器存在抗干扰及适应性均较差的问题,设计了一种基于眼动跟踪技术的智能家居控制器。该控制器使用现场可编程门阵列(FPGA)作为处理核心,根据人眼在红外光照射下的反射光斑特征,快速定位人眼,通过阈值分割、边缘检测... 针对现有智能家居控制器存在抗干扰及适应性均较差的问题,设计了一种基于眼动跟踪技术的智能家居控制器。该控制器使用现场可编程门阵列(FPGA)作为处理核心,根据人眼在红外光照射下的反射光斑特征,快速定位人眼,通过阈值分割、边缘检测及椭圆拟合定位光斑中心和瞳孔中心,使用映射函数构建视线与用户界面的位置关系,实现用户通过视线选择界面家电图标,然后搭配其它功能电路,通过眨眼控制家电的开启、关闭实现眼动控制家居电器。实验结果表明,该控制器有效控制准确率达92%,控制响应时间为0.47s,满足实时性的要求,同时采用视频图像处理技术能有效避免环境语音噪声的干扰,尤其适用于肢体残障人士。 展开更多
关键词 眼动跟踪 瞳孔角膜反射法 智能家居 现场可编程门阵列 控制器
在线阅读 下载PDF
一种在线时间序列预测的核自适应滤波器向量处理器 被引量:3
16
作者 庞业勇 王少军 +1 位作者 彭宇 彭喜元 《电子与信息学报》 EI CSCD 北大核心 2016年第1期53-62,共10页
针对信息物理融合系统中的在线时间序列预测问题,该文选择计算复杂度低且具有自适应特点的核自适应滤波器(Kernel Adaptive Filter,KAF)方法与FPGA计算系统相结合,提出一种基于FPGA的KAF向量处理器解决思路。通过多路并行、多级流水线... 针对信息物理融合系统中的在线时间序列预测问题,该文选择计算复杂度低且具有自适应特点的核自适应滤波器(Kernel Adaptive Filter,KAF)方法与FPGA计算系统相结合,提出一种基于FPGA的KAF向量处理器解决思路。通过多路并行、多级流水线技术提高了处理器的计算速度,降低了功耗和计算延迟,并采用微码编程提高了设计的通用性和可扩展性。该文基于该向量处理器实现了经典的KAF方法,实验表明,在满足计算精度要求的前提下,该向量处理器与CPU相比,最高可获得22倍计算速度提升,功耗降为1/139,计算延迟降为1/26。 展开更多
关键词 核自适应滤波器 现场可编程逻辑门阵列 向量处理器 微码
在线阅读 下载PDF
飞机结构应变信号的采集与预处理系统 被引量:4
17
作者 薛军 纪敦 +1 位作者 李猛 吴志超 《数据采集与处理》 CSCD 北大核心 2009年第B10期315-318,共4页
介绍了某型飞机结构疲劳危险部位的机载应变采集与预处理系统的设计与组成。系统以Compact RIO技术构建硬件平台,通过FPGA开发,采取文件细分的思想,运用断点保护的方法,自动完成数据的采集和预处理。系统将应变数据处理成有效峰谷值,填... 介绍了某型飞机结构疲劳危险部位的机载应变采集与预处理系统的设计与组成。系统以Compact RIO技术构建硬件平台,通过FPGA开发,采取文件细分的思想,运用断点保护的方法,自动完成数据的采集和预处理。系统将应变数据处理成有效峰谷值,填充到频次矩阵中,解决了机载应变采集系统设备存储空间有限的问题。该系统完成了200多个飞行小时的科研试飞,结果表明系统简捷有效。 展开更多
关键词 寿命监控 应变监控 现场可编程门阵列
在线阅读 下载PDF
侵彻复杂介质深度测定技术的应用与研究 被引量:1
18
作者 刘宁 马游春 +1 位作者 熊继军 张文栋 《弹箭与制导学报》 CSCD 北大核心 2005年第4期40-41,共2页
对侵彻目标深度的测定是在原来在侵彻过程通过延时来控制主体起爆时间的基础上进一步提出来的,对侵彻深度的控制,可以使主体到达指定深度后发生爆炸,从而达到得最佳的毁伤效果。
关键词 fpga(Field programmable gate array) 引信系统 深度控制 加速度积分
在线阅读 下载PDF
无刷直流电机驱动控制器的SOPC技术研究 被引量:4
19
作者 綦慧 雷杨杰 《现代电子技术》 2010年第11期117-120,共4页
采用纯硬件方式设计了无刷直流电机驱动控制器,详细介绍控制器各模块的设计,包括速度PI和电流PI调节器、电流检测模块、位置与速度检测模块、PWM发生器和换相控制模块,使系统控制电路都集成在一片FPGA上,提高了系统的集成度、稳定性和... 采用纯硬件方式设计了无刷直流电机驱动控制器,详细介绍控制器各模块的设计,包括速度PI和电流PI调节器、电流检测模块、位置与速度检测模块、PWM发生器和换相控制模块,使系统控制电路都集成在一片FPGA上,提高了系统的集成度、稳定性和可靠性,也使得系统容易修改升级。软件仿真和实验结果均表明,该控制器的设计合理,运行稳定。 展开更多
关键词 现场可编程门阵列(fpga) 无刷直流电机 PI PWM VERILOG HDL
在线阅读 下载PDF
XDL网表的前向电路图生成算法 被引量:1
20
作者 冷明 孙凌宇 郭晨 《计算机工程与应用》 CSCD 北大核心 2021年第10期75-80,共6页
作为描述FPGA(Field Programmable Gate Array)电路网表的XDL(Xilinx Design Language)描述文件,不仅能用于解析抽取FPGA设计的Inst电路单元和Net电路信号,而且能用于构建FPGA电路网表中信号传播的前向电路图模型。采用有向超图来构建F... 作为描述FPGA(Field Programmable Gate Array)电路网表的XDL(Xilinx Design Language)描述文件,不仅能用于解析抽取FPGA设计的Inst电路单元和Net电路信号,而且能用于构建FPGA电路网表中信号传播的前向电路图模型。采用有向超图来构建FPGA电路网表中信号的前向拓扑关系,其中FPGA电路单元的有效管脚表示为超图结点,管脚间的外部连线、管脚内的电路逻辑功能表示为有向超边。给出了XDL网表级电路描述文件编译所需的EBNF表达式,提出了基于有向超图的XDL网表的前向电路图生成算法,进行了算法的时空复杂度分析。在Windows平台下基于RapidSmith开源软件实现了前向电路图生成算法,并选用基于Virtex-4型号FPGA测试用例的XDL网表,生成相应的前向电路图以验证XDL网表的前向电路图生成算法的正确性和有效性。 展开更多
关键词 现场可编程门阵列(fpga) XDL网表描述文件 有向超图 前向电路图
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部