期刊文献+
共找到58篇文章
< 1 2 3 >
每页显示 20 50 100
高速低功耗维特比译码器的设计与实现 被引量:7
1
作者 游余新 王进祥 +1 位作者 来逢昌 叶以正 《计算机研究与发展》 EI CSCD 北大核心 2003年第2期360-365,共6页
提出了一种基于改进T 算法和回溯法的高速低功耗维特比 (Viterbi)译码器 该译码器采用了并行和流水结构以提高速度 ,减少了加 比 选模块中不必要的操作 ,并在回溯过程中采用了幸存路径复用的方法 ,为利用时钟关断技术降低系统功耗提供... 提出了一种基于改进T 算法和回溯法的高速低功耗维特比 (Viterbi)译码器 该译码器采用了并行和流水结构以提高速度 ,减少了加 比 选模块中不必要的操作 ,并在回溯过程中采用了幸存路径复用的方法 ,为利用时钟关断技术降低系统功耗提供了可能 利用 0 2 5 μmCMOS工艺 ,成功地设计并实现了 (2 ,1,7)Viterbi译码器 ,其电路规模约为 5万等效门 ,芯片内核面积为 2 18mm2 ,译码速度可达 10 0MHz,而译码延迟仅为 32个时钟周期 。 展开更多
关键词 高速低功耗维持比译码器 设计 回溯法 差错控制码 卷积码编码器
在线阅读 下载PDF
多路采集的低功耗箭载监控系统设计 被引量:1
2
作者 段晓瑞 马游春 叶思楠 《传感器与微系统》 北大核心 2025年第2期72-76,共5页
针对目前箭载无线传感器网络数据可靠采集与能源消耗间的矛盾,在研究Powerlink工业以太网特点的基础上,设计了多路采集的低功耗箭载监控系统。该系统将Powerlink网络搭载在现场可编程门阵列(FPGA)硬件平台,通过修改硬件参数,将Microblaz... 针对目前箭载无线传感器网络数据可靠采集与能源消耗间的矛盾,在研究Powerlink工业以太网特点的基础上,设计了多路采集的低功耗箭载监控系统。该系统将Powerlink网络搭载在现场可编程门阵列(FPGA)硬件平台,通过修改硬件参数,将Microblaze软核重新配置并规划FPGA片上资源,实现数据高速传输;采用实时时钟芯片DS1306部署多个自定义触发中断作为主节点唤醒标志信号,在保证系统可靠性的情况下,实现系统功耗动态管理。搭建实验平台对监控系统进行测试。实验结果表明:系统数据采集无误码,平均通信周期450μs,最大偏移量仅为25μs,启用功耗管理模块后,系统功耗降低54.6%,在一定程度上,可以改善传统传感网络在箭载监控过程中的局限性。 展开更多
关键词 现场可编程门阵列 无线传感 POWERLINK 高速传输
在线阅读 下载PDF
低功耗软判决维特比译码器的设计 被引量:5
3
作者 金文学 刘秉坤 陈岚 《计算机工程》 CAS CSCD 北大核心 2007年第9期243-245,共3页
维特比译码器是广泛使用的极大似然解码方法。该文提出了有别于IEEE802.11a标准的解码方法,将软判决译码使用在该标准卷积码的解码机制上,利用算术部件的重组和混合向后追溯式以及时钟关断技术,在保证性能和低复杂度前提下减少存储器读... 维特比译码器是广泛使用的极大似然解码方法。该文提出了有别于IEEE802.11a标准的解码方法,将软判决译码使用在该标准卷积码的解码机制上,利用算术部件的重组和混合向后追溯式以及时钟关断技术,在保证性能和低复杂度前提下减少存储器读写操作以降低功耗,利用SMIC0.18μmCMOS工艺设计实现该译码器,在ALTERAFPGA上实现原型验证,性能满足IEEE802.11a标准要求。 展开更多
关键词 维特比译码器 无线局域网 软判决
在线阅读 下载PDF
无线通信中的低功耗维特比译码器设计 被引量:2
4
作者 朱坤顺 杨红官 +1 位作者 樊晓华 乔树山 《计算机工程》 CAS CSCD 2014年第10期114-117,共4页
针对无线通信中低功耗维特比译码器设计结构复杂的问题,提出一种四级流水串并结合的(2,1,9)低功耗维特比译码器。该译码器采用改进的加-比-选(ACS)单元,以降低硬件复杂度,在提高时钟运行速率的基础上减少运行功耗。幸存路径存储单元采... 针对无线通信中低功耗维特比译码器设计结构复杂的问题,提出一种四级流水串并结合的(2,1,9)低功耗维特比译码器。该译码器采用改进的加-比-选(ACS)单元,以降低硬件复杂度,在提高时钟运行速率的基础上减少运行功耗。幸存路径存储单元采用改进的路径相消方法,减少译码器的输出延迟,提高译码效率。性能分析结果表明,基于TSMC 0.18μm CMOS逻辑工艺,在1.62V,125℃操作环境下,该译码器数据最大速度为50MHz,自动布局布线后的译码器芯片面积约为0.212mm2,功耗约为23.9mW。 展开更多
关键词 维特比译码器 加-比-选 路径度量存储 路径相消 幸存路径
在线阅读 下载PDF
一种双电压合成信号脉宽调制的低功耗高速电磁铁驱动电路 被引量:10
5
作者 李勇 黄庆林 +2 位作者 谷璐璐 赵杨 任燕 《电工技术学报》 EI CSCD 北大核心 2019年第2期255-263,共9页
针对提升电液控制系统动态和稳态性能的需求,提出一种双电压合成信号脉宽调制的低功耗高速电磁铁驱动电路。与常见的双电源切换电路不同,该电路通过单稳态触发器电路、反相输入求和电路、反相比例运算电路合成一个双电压信号,与高频三... 针对提升电液控制系统动态和稳态性能的需求,提出一种双电压合成信号脉宽调制的低功耗高速电磁铁驱动电路。与常见的双电源切换电路不同,该电路通过单稳态触发器电路、反相输入求和电路、反相比例运算电路合成一个双电压信号,与高频三角波电路比较产生一个双占空比的脉宽调制信号,最后经功率放大级输出,实现初始阶段100%占空比脉宽调制信号使电磁铁线圈电流急速上升驱动衔铁高速运动,运动结束后又以10%占空比实现低功耗保持,避免了双电源切换电路设计的复杂性和实时性问题。基于上述原理,建立高速电磁铁及驱动电路的理论模型,仿真分析电磁铁的动态和稳态性能,并结合原型样机进行实验验证。研究结果表明:与典型恒定电压或恒定占空比控制方式相比,性能明显提高,该驱动电路作用下的电磁铁在2.5mm行程内开启时间为10ms,关闭时间为22ms,稳态功耗为0.3W,可更好地满足低功耗高速电磁铁的驱动要求。 展开更多
关键词 双电压 高速电磁铁 脉宽调制
在线阅读 下载PDF
用于片上网络的高速低功耗多轨协议异步通信通道 被引量:2
6
作者 管旭光 周端 +1 位作者 杨银堂 朱樟明 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2009年第12期1700-1705,共6页
针对传统片上网络中的通信通道功耗大、吞吐量低的缺点,提出一种用于片上网络的高速低功耗多轨协议异步通信通道,其具有检测完成自恢复的功能.每一级通道单元通过自动检测输出端的信号控制电路正常工作,加入门限门使整个通道单元延时不... 针对传统片上网络中的通信通道功耗大、吞吐量低的缺点,提出一种用于片上网络的高速低功耗多轨协议异步通信通道,其具有检测完成自恢复的功能.每一级通道单元通过自动检测输出端的信号控制电路正常工作,加入门限门使整个通道单元延时不敏感,低延迟传输模块使前向传输延迟减少为1.5倍门延迟,1/4码的编码方式使电路功耗大大降低.在不同工艺模型和不同温度下对电路的性能和功耗进行仿真测试,结果表明,该通道单元最快可以在2.64 GHz的频率下工作,平均动态功耗为1.252 mW,可以满足高速低功耗的片上网络应用. 展开更多
关键词 1/4码 异步传输协议 全局异步局部同步 高速 片上网络
在线阅读 下载PDF
高速低功耗CAM核心电路的设计 被引量:1
7
作者 张红南 黄雅攸 +3 位作者 殷蔚 王松 张卫青 孔青荣 《湖南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2008年第9期62-64,共3页
设计了一种新型高性能的CAM(content addressable memory)单元.将差分互补电路应用于CAM存储单元的比较电路中,得出差分互补CAM存储单元,并对预充电电路、放大电路进行设计.电路采用0.18μm CMOS标准工艺来实现,在HSPICE的平台下进行仿... 设计了一种新型高性能的CAM(content addressable memory)单元.将差分互补电路应用于CAM存储单元的比较电路中,得出差分互补CAM存储单元,并对预充电电路、放大电路进行设计.电路采用0.18μm CMOS标准工艺来实现,在HSPICE的平台下进行仿真.仿真结果表明,对于64×64的差分互补CAM,最快的比较时间为331 ps,最慢比较时间为762 ps,总的功耗为17.8 mW. 展开更多
关键词 内容可寻址存储器 高速 差分互补
在线阅读 下载PDF
基于邻行链接访问的低功耗指令高速缓存 被引量:1
8
作者 项晓燕 陈志坚 +1 位作者 孟建熠 严晓浪 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2013年第7期1213-1217,共5页
通过分析高速缓存访问的局部性原理,提出当前高速缓存访问行与若干紧邻行链接访问的低功耗指令缓存访问方法.该方法能够在发生相对跳转时依托于相邻行之间的访问链接信息,精确获得跳转目标行的路访问信息,减少对高速缓存标志存储器的访... 通过分析高速缓存访问的局部性原理,提出当前高速缓存访问行与若干紧邻行链接访问的低功耗指令缓存访问方法.该方法能够在发生相对跳转时依托于相邻行之间的访问链接信息,精确获得跳转目标行的路访问信息,减少对高速缓存标志存储器的访问,达到降低动态功耗的目的.在高速缓存行发生替换时,仅需检测并清除被替换行相邻范围内的若干缓存行的链接信息,从而实现链接关系的正确性.与基于路记忆访问的高速缓存器相比,应用该方法的高速缓存器的动态功耗可以平均减少6%. 展开更多
关键词 指令高速缓存 邻行链接访问
在线阅读 下载PDF
高速低功耗CMOS电荷泵的设计 被引量:1
9
作者 孔青荣 胡赛纯 +2 位作者 殷蔚 张红南 黄雅攸 《现代电子技术》 2008年第10期7-8,12,共3页
提出一种适用于锁相环路的高速、低功耗电荷泵电路的设计。针对传统电荷泵电路的电流失配问题,本设计引入增益增强电路取代了传统电路中引用共源共栅来增加输出阻抗,大大提高了电路的性能。采用0.35μmCMOS工艺实现,在HSpice的平台下进... 提出一种适用于锁相环路的高速、低功耗电荷泵电路的设计。针对传统电荷泵电路的电流失配问题,本设计引入增益增强电路取代了传统电路中引用共源共栅来增加输出阻抗,大大提高了电路的性能。采用0.35μmCMOS工艺实现,在HSpice的平台下进行仿真。仿真结果表明,该电路充放电时间为40 ns,整体平均功耗为0.3 mW,实现了高速低功耗的目的。 展开更多
关键词 电荷泵 CMOS 高速 电流失配
在线阅读 下载PDF
超高速低功耗CMOS 4:1复接器
10
作者 冯军 管忻 李育军 《高技术通讯》 EI CAS CSCD 北大核心 2010年第11期1196-1200,共5页
研究了在特定工艺条件下进行高速低功耗集成电路设计的相关问题,包括结构设计、电路设计和工艺角的影响。提出用CMOS逻辑电路完成超高速电路设计的思想,利用CSM 0.35μm CMOS工艺设计完成了速率为3.125Gb/s的4:1复接器芯片。该系统采用... 研究了在特定工艺条件下进行高速低功耗集成电路设计的相关问题,包括结构设计、电路设计和工艺角的影响。提出用CMOS逻辑电路完成超高速电路设计的思想,利用CSM 0.35μm CMOS工艺设计完成了速率为3.125Gb/s的4:1复接器芯片。该系统采用树型结构,由两个并行的低速2:1复接单元和一个高速2:1复接单元级联而成。核心电路锁存器在低速单元中用带有电平恢复的4_T电路构成,在高速单元中用动态传输门构成;选择器则用CMOS传输门构成的双路开关实现,每一电路都只用4只晶体管实现。芯片面积为0.39mm^2。芯片测试结果表明:在3.3V电源电压下,芯片核心功耗低于40mW,最高工作速率可达4Gb/s。 展开更多
关键词 CMOS逻辑 复接器 高速 工艺角
在线阅读 下载PDF
基于继电器维持电压的低功耗研究
11
作者 汪萍 李队员 朱广 《电源技术》 CAS CSCD 北大核心 2014年第11期2135-2136,2143,共3页
从继电器的力学原理出发推出继电器在电路中的磁路功耗,得出在线圈电阻一定的情况下,继电器吸合动作电压大于维持电压,如果在继电器吸合后,取维持电压略大于释放电压,则继电器功耗将得到有效降低。并且给出了继电器低功耗设计原理图,实... 从继电器的力学原理出发推出继电器在电路中的磁路功耗,得出在线圈电阻一定的情况下,继电器吸合动作电压大于维持电压,如果在继电器吸合后,取维持电压略大于释放电压,则继电器功耗将得到有效降低。并且给出了继电器低功耗设计原理图,实验采用多通道功率分析仪对改造后的待机功耗实际测量,满足小于1 W的要求。 展开更多
关键词 继电器 磁路 维持电压
在线阅读 下载PDF
一种超高速低功耗分频器的研究
12
作者 万天才 《半导体技术》 CAS CSCD 北大核心 1996年第3期37-40,53,共5页
介绍了一种超高速低功耗分频器逻辑设计、电路设计、版图设计、工艺设计和工艺制作方法。采用3μm设计规则,用双埋层对通pn结隔离的n层布线超高速ECL工艺技术制造。最小发射极尺寸为3μm×12μm,在-55~125℃... 介绍了一种超高速低功耗分频器逻辑设计、电路设计、版图设计、工艺设计和工艺制作方法。采用3μm设计规则,用双埋层对通pn结隔离的n层布线超高速ECL工艺技术制造。最小发射极尺寸为3μm×12μm,在-55~125℃全温范围内,典型的功耗电流为25mA,最高工作频率大于1500MHz,分频功能为÷2和÷16。 展开更多
关键词 ECL电路 分频器 高速电路 集成电路
在线阅读 下载PDF
新型高速低功耗动态比较器 被引量:5
13
作者 林武平 郭良权 +1 位作者 于宗光 黄召军 《半导体技术》 CAS CSCD 北大核心 2008年第12期1119-1122,1147,共5页
基于预放大锁存理论,提出了一种新型高速低功耗动态比较器。该比较器采用预放大级、动态锁存器及输出缓冲级构成的三级结构,与传统比较器不同,该比较器采用了一种新型动态结构作为输出缓冲级以实现高速低功耗。在CSMC 0.5μm/5 V Si CMO... 基于预放大锁存理论,提出了一种新型高速低功耗动态比较器。该比较器采用预放大级、动态锁存器及输出缓冲级构成的三级结构,与传统比较器不同,该比较器采用了一种新型动态结构作为输出缓冲级以实现高速低功耗。在CSMC 0.5μm/5 V Si CMOS工艺模型下,采用Hspice对电路进行模拟。结果表明在100 MHz的时钟下,精度可达0.2 mV,功耗仅为1.12 mW。 展开更多
关键词 动态比较器 正反馈 差分放大器 高速
在线阅读 下载PDF
一种用于CMOS图像传感器的高速高精度低功耗LVDS驱动器设计 被引量:2
14
作者 李闯泽 韩本光 +1 位作者 何杰 吴龙胜 《西北工业大学学报》 EI CAS CSCD 北大核心 2020年第2期442-450,共9页
针对宇航超大面阵(15k×15k)CMOS图像传感器中读出链路后级对串行数据接口高速、高精度、低功耗以及驱动大容性负载的需求,提出了一种基于沟道长度分割的方法和预加重技术相结合的低压差分信号(low voltage differential signal,LV... 针对宇航超大面阵(15k×15k)CMOS图像传感器中读出链路后级对串行数据接口高速、高精度、低功耗以及驱动大容性负载的需求,提出了一种基于沟道长度分割的方法和预加重技术相结合的低压差分信号(low voltage differential signal,LVDS)驱动器设计方案。与常见设计方案相比,该方案采用沟道长度分割补偿方法在兼顾运放增益的同时,有效提高单位增益带宽;其次采用预加重技术对LVDS驱动器进行高频分量补偿,提高大容性负载驱动能力和高速信号完整性。仿真结果表明:基于沟道长度分割补偿法有效提高了共模反馈电压信号的精度,仿真验证了实际共模电压信号变化小于15 mV;采用预加重技术对高速传输过程中损失的高频分量进行幅度增强,有效改善了高速数据传输过程中信号眼图质量,同时传输速率和驱动负载能力均提升2倍以上(1.2 Gb/s@12 pF),静态电流消耗仅为4.6 mA@12 pF,所提出的LVDS驱动器设计方案采用典型0.18μm CMOS工艺设计实现。 展开更多
关键词 沟道长度分割 压差分信号 预加重 高速 高精度
在线阅读 下载PDF
基于CNFET的高速低功耗三值灵敏放大器设计 被引量:1
15
作者 龚道辉 汪鹏君 +1 位作者 康耀鹏 张会红 《华东理工大学学报(自然科学版)》 CAS CSCD 北大核心 2017年第2期248-253,共6页
通过对碳纳米场效应晶体管(Carbon Nanotube Field Effect Transistor,CNFET)和灵敏放大器原理的研究,提出了一种基于CNFET的高速低功耗三值灵敏放大器设计方案。该方案首先剖析三值反相器电路结构,采用交叉耦合反相器作为三值锁存器;... 通过对碳纳米场效应晶体管(Carbon Nanotube Field Effect Transistor,CNFET)和灵敏放大器原理的研究,提出了一种基于CNFET的高速低功耗三值灵敏放大器设计方案。该方案首先剖析三值反相器电路结构,采用交叉耦合反相器作为三值锁存器;其次结合输入输出信号分离方法,提高放大差分信号速度;然后利用使能信号控制电路状态,降低三值灵敏放大器功耗。采用32nm CNFET标准模型库进行HSPICE仿真,结果表明所设计的电路逻辑功能正确;芯片成品率高达96.48%,具有较强的稳定性,且与利用CMOS设计的二值灵敏放大器相比工作速度提高64%,功耗降低83.4%。 展开更多
关键词 碳纳米场效应晶体管 三值灵敏放大器 成品率 高速
在线阅读 下载PDF
基于多级放大结构的高速低功耗时间数字转换器设计 被引量:1
16
作者 范传奇 贾嵩 +2 位作者 王振宇 严伟 吴泽波 《北京大学学报(自然科学版)》 EI CAS CSCD 北大核心 2018年第2期299-306,共8页
提出一种多级放大时间数字转换器新型结构。该结构由粗测和细测组成,粗测部分利用延时链得到小于一个延时单元的关键余量,并设计了面积小、功耗低的关键余量选择逻辑。细测部分,利用两倍时间放大器和过半判断器从高位到低位依次产生4位... 提出一种多级放大时间数字转换器新型结构。该结构由粗测和细测组成,粗测部分利用延时链得到小于一个延时单元的关键余量,并设计了面积小、功耗低的关键余量选择逻辑。细测部分,利用两倍时间放大器和过半判断器从高位到低位依次产生4位二进制码。在SMIC 65 nm工艺下仿真,新型结构的分辨率为1.44ps,量程为736 ps,转换速度可达470 MS/s,在100 MHz频率下,平均功耗仅为1.3 m W。对两倍时间放大器设计了校准电路,提高了抵抗PVT的能力,得到良好的积分非线性。 展开更多
关键词 时间数字转换器 时间放大器 高速
在线阅读 下载PDF
适用于低功耗SRAM的高速电流模式灵敏放大器(英文)
17
作者 唐文懿 贾嵩 +3 位作者 徐鹤卿 孟庆龙 王源 张钢刚 《北京大学学报(自然科学版)》 EI CAS CSCD 北大核心 2014年第4期681-684,共4页
提出一种新型电流模式SRAM灵敏放大器结构。该灵敏放大器采用两级结构,通过增加一级基于锁存器结构的高速放大电路,能够快速感应位线的电流变化并放大为全摆幅信号,不仅能加快求值速度,而且电流传送器还起到隔离直流通路、减少电路直通... 提出一种新型电流模式SRAM灵敏放大器结构。该灵敏放大器采用两级结构,通过增加一级基于锁存器结构的高速放大电路,能够快速感应位线的电流变化并放大为全摆幅信号,不仅能加快求值速度,而且电流传送器还起到隔离直流通路、减少电路直通功耗的作用。基于1.0 V/65 nm工艺的HSPICE仿真结果显示,与WTA灵敏放大器相比,该灵敏放大器速度提高17%,功耗减少86%。 展开更多
关键词 SRAM 灵敏放大器 高速
在线阅读 下载PDF
低功耗高速时钟数据恢复电路 被引量:1
18
作者 孟时光 杨宗仁 《高技术通讯》 CAS CSCD 北大核心 2016年第6期542-549,共8页
为了降低高速串行接口的时钟数据恢复(CDR)电路的功耗,在研究、分析现有时钟数据恢复结构的基础上,提出了一种新的时钟数据鉴相算法及其电路实现方法。新的电路设计仅使用一个高速采样时钟,比传统的鉴相电路减少一半的采样率,从而减少... 为了降低高速串行接口的时钟数据恢复(CDR)电路的功耗,在研究、分析现有时钟数据恢复结构的基础上,提出了一种新的时钟数据鉴相算法及其电路实现方法。新的电路设计仅使用一个高速采样时钟,比传统的鉴相电路减少一半的采样率,从而减少了前端采样模块的功耗。该鉴相算法采用统计方法减小鉴相时钟的噪声,进而达到很低的误码率。该鉴相算法可使用数字综合的方法实现,工作在较低的频率下,这样便于迁移到不同的工艺中。整个电路使用40nm工艺实现,实际芯片测试数据表明,使用该电路的接收端可以稳定工作在13Gb/s的速率下,功耗达到0.83p J/bit,误码率低于10E-12。 展开更多
关键词 接收端 高速串行接口 时钟数据恢复( CDR)
在线阅读 下载PDF
基于路访问轨迹的指令高速缓存低功耗策略
19
作者 冷冰 严晓浪 +1 位作者 孟建熠 葛海通 《传感器与微系统》 CSCD 北大核心 2012年第9期14-17,共4页
现代嵌入式处理器中指令高速缓存的功耗十分显著,对此提出一种基于路访问轨迹的组相联指令高速缓存的低功耗策略,利用改进的指令高速缓存和转移目标缓存建立和维护运行时指令高速缓存的路访问轨迹来减少指令高速缓存命中检测及无关路访... 现代嵌入式处理器中指令高速缓存的功耗十分显著,对此提出一种基于路访问轨迹的组相联指令高速缓存的低功耗策略,利用改进的指令高速缓存和转移目标缓存建立和维护运行时指令高速缓存的路访问轨迹来减少指令高速缓存命中检测及无关路访问。进一步提出了基于跨行访问前驱指针、转移前驱状态、转移前驱指针及转移目标索引的路访问轨迹信息维护策略用以降低信息重建的频度,从而更有效地利用已建立的路访问轨迹信息。实验结果表明:采用优化后的路访问轨迹策略的指令高速缓存的标志存储器访问和数据存储器访问分别降低到传统指令高速缓存的3.60%和27.70%。 展开更多
关键词 路访问轨迹 指令高速缓存 转移目标缓存
在线阅读 下载PDF
基于CC1310芯片的多通道高速率低功耗无线传感系统 被引量:7
20
作者 段瑞枫 吕燕洁 +1 位作者 杜文基 周游 《北京航空航天大学学报》 EI CAS CSCD 北大核心 2022年第11期2177-2185,共9页
为有效减轻新一代运载火箭传感器数据采集与传输系统的质量,设计并实现了基于CC1310芯片的无线传感器系统。采用频分复用(FDM)结合时分复用(TDM)的方式完成多节点组网并实施分组管理,组间频分复用既实现了节点数的扩增,又提升了传输速... 为有效减轻新一代运载火箭传感器数据采集与传输系统的质量,设计并实现了基于CC1310芯片的无线传感器系统。采用频分复用(FDM)结合时分复用(TDM)的方式完成多节点组网并实施分组管理,组间频分复用既实现了节点数的扩增,又提升了传输速率复用倍数,分组数为4时子节点数量可达100个以上。提出主节点授时法结合多节点分时传输协议的优化设计方法,保证多节点高精准同步,避免节点间碰撞,获得了最优的组内可达速率;设计节点唤醒/休眠模式切换策略,有效降低了系统功耗。实测结果表明:2个主节点带5个子节点并行工作时,传输速率可达400 Kbps,且主节点数量增加时,系统的传输速率成比例增大;单个子节点忙时功耗不超过60 mW,闲时功耗不超过12 mW,平均功耗为15.2 mW,符合低功耗要求;同时,所设计的无线传感系统具备良好的可靠性和鲁棒性。 展开更多
关键词 CC1310 无线组网通信 时间同步 高速
在线阅读 下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部