期刊文献+
共找到13篇文章
< 1 >
每页显示 20 50 100
一种基于边沿切换技术的随机时间-数字转换器
1
作者 王子轩 蔡志匡 +2 位作者 胡善文 周波 杨恒新 《南京邮电大学学报(自然科学版)》 北大核心 2016年第5期90-95,共6页
提出了一种基于边沿切换技术的随机时间-数字转换器(Stochastic Time-to-Digital Converter,STDC),相比传统STDC结构,基于边沿切换技术的STDC在实现相同分辨率的情况下可将功耗降低30%,具有高分辨率、低功耗、PVT抗性好的特点。采用0.13... 提出了一种基于边沿切换技术的随机时间-数字转换器(Stochastic Time-to-Digital Converter,STDC),相比传统STDC结构,基于边沿切换技术的STDC在实现相同分辨率的情况下可将功耗降低30%,具有高分辨率、低功耗、PVT抗性好的特点。采用0.13μm CMOS工艺流片验证,测试结果表明,采用边沿切换技术后,STDC可达到1 ps的高分辨率,功耗仅0.9 m W。此外,边沿切换技术还具有减少失配和降低闪烁噪声的效果。 展开更多
关键词 时间-数字转换 随机时间-数字转换 边沿切换技术 分辨率
在线阅读 下载PDF
一种采用pipeline-ΔΣ时间-数字转换器的全数字锁相环
2
作者 王子轩 张聪 +4 位作者 耿鑫 丁浩 徐浩 郭宇锋 王嵘 《南京邮电大学学报(自然科学版)》 北大核心 2017年第6期44-49,共6页
提出了一种采用pipeline-ΔΣ时间-数字转换器的全数字锁相环。提出的pipeline-ΔΣ时间-数字转换器采用脉冲链结构的时间放大器实现了两级时间量化以及1.6ps的高分辨率。其中,MASH1-1-1结构的ΔΣ调制器实现了三阶噪声整形的效果。该... 提出了一种采用pipeline-ΔΣ时间-数字转换器的全数字锁相环。提出的pipeline-ΔΣ时间-数字转换器采用脉冲链结构的时间放大器实现了两级时间量化以及1.6ps的高分辨率。其中,MASH1-1-1结构的ΔΣ调制器实现了三阶噪声整形的效果。该全数字锁相环电路采用0.13μm CMOS工艺进行了流片,测试结果显示:芯片总功耗为12mW,带内和带外相位噪声分别为-91dBc/Hz@10kHz和-128dBc/Hz@1MHz,RMS抖动和峰峰抖动值分别为2.9ps和21.5ps。 展开更多
关键词 ΔΣ时间-数字转换 流水线型时间-数字转换 噪声整形 数字锁相环
在线阅读 下载PDF
光子计数激光雷达时间-数字转换系统 被引量:12
3
作者 侯利冰 郭颖 +1 位作者 黄庚华 舒嵘 《红外与毫米波学报》 SCIE EI CAS CSCD 北大核心 2012年第3期243-247,共5页
时间测量系统在激光雷达中主要用于激光脉冲飞行时间的测量,其性能直接影响着激光雷达的各项指标.基于FPGA设计了一种应用于光子计数激光雷达的时间-数字转换(Time-to-Digital Converter,TDC)系统,利用延迟线内插在FPGA内部实现了高精... 时间测量系统在激光雷达中主要用于激光脉冲飞行时间的测量,其性能直接影响着激光雷达的各项指标.基于FPGA设计了一种应用于光子计数激光雷达的时间-数字转换(Time-to-Digital Converter,TDC)系统,利用延迟线内插在FPGA内部实现了高精度的时间测量,通过实验分析,研究了TDC系统的性能及其应用于光子计数激光雷达后的效果.实验结果表明,TDC系统的时间分辨率达到29 ps,测时精度37 ps,能够实现9通道的高精度事件计时功能,用于光子计数激光雷达后,整个激光雷达系统的测时精度为421 ps,达到6.3 cm的距离测量精度,能够实现高精度高分辨率的激光三维成像. 展开更多
关键词 时间-数字转换系统 延迟线内插 光子计数 激光雷达
在线阅读 下载PDF
资源有限FPGA的多通道时间-数字转换系统 被引量:8
4
作者 吴军 王海伟 +4 位作者 郭颖 洪光烈 何志平 徐卫明 舒嵘 《红外与激光工程》 EI CSCD 北大核心 2015年第4期1208-1217,共10页
基于Xilinx XC2V3000芯片设计了一种应用于星载多通道快速激光三维成像雷达中的抗辐照增强型时间-数字转换(Time-to-Digital Converter,TDC)系统。单板2片FPGA内实现了16通道高精度时间间隔测量。采用了多延时链冗余结构,每个测时通道由... 基于Xilinx XC2V3000芯片设计了一种应用于星载多通道快速激光三维成像雷达中的抗辐照增强型时间-数字转换(Time-to-Digital Converter,TDC)系统。单板2片FPGA内实现了16通道高精度时间间隔测量。采用了多延时链冗余结构,每个测时通道由3个物理测时链路组成,最后通过三模冗余增强抗单粒子翻转能力。并应用了通道均匀性校准修正技术,解决了多通道测时均匀性问题。实验结果表明,系统测时精度达到62.9 ps,通道一致性较好,满足激光雷达三维成像要求,同时该技术方案具有低功耗、轻量化等特点。 展开更多
关键词 激光三维成像雷达 时间-数字转换系统 空间应用 资源有限 三模冗余
在线阅读 下载PDF
基于时间—数字转换器的力矩传感器
5
作者 王嘉力 姜力 《传感器与微系统》 CSCD 北大核心 2008年第2期74-76,共3页
介绍了基于时间—数字转换器(TDC)的应变测量原理与特点。设计并制作了基于TDC技术的机器人关节力矩传感器。基于TDC应变测量原理的力矩传感器具有组成电路简单、系统电流消耗小的特点。对传感器进行了静动态校正,并分析了试验结果。
关键词 时间-数字转换 力矩传感器 时间间隔测量
在线阅读 下载PDF
面向FPGA-TDL-TDC的延迟时间逐位校准网络 被引量:1
6
作者 许玥 谢杰 +2 位作者 曾中明 张宝顺 吴东岷 《电子测量与仪器学报》 CSCD 北大核心 2024年第7期89-96,共8页
时间数字转换器(TDC)是一种将信号脉冲之间时间间隔的连续模拟量转换为离散数字量的设备。基于现场可编程逻辑门阵列(FPGA)内部进位链资源实现抽头延迟链-时间数字转换器(TDL-TDC)的方法被广泛应用,但TDL-TDC中每个延迟单元的延迟时间... 时间数字转换器(TDC)是一种将信号脉冲之间时间间隔的连续模拟量转换为离散数字量的设备。基于现场可编程逻辑门阵列(FPGA)内部进位链资源实现抽头延迟链-时间数字转换器(TDL-TDC)的方法被广泛应用,但TDL-TDC中每个延迟单元的延迟时间数值受运行温度变化的影响较大,目前使用码密度测试、线性补偿或高阶泰勒函数拟合等的TDC校准方法不能很好地拟合复杂温度变化情况下长延迟链中各单元延迟时间的变化趋势。为继续满足TDC工作精度要求,提出了一种基于多层感知机(MLP)的神经网络校准方案,以延迟链中128个延迟单元的延迟时间数据和相应温度数据作为训练样本建立4层MLP。工作时通过反馈当前运行温度信息,可以独立给出每个延迟单元的延迟时间数值,以用于计算待测脉冲之间的时间间隔。实验验证了校准网络对温度变化的补偿作用,该网络可以移植于不同的FPGA芯片。测量得到校准网络的准确率为91%,实现TDC分辨率为34 ps。 展开更多
关键词 现场可编程逻辑门阵列 抽头延迟链-时间数字转换 多层感知机 神经网络校准
在线阅读 下载PDF
An in-Pixel Histogramming TDC Based on Octonary Search and 4-Tap Phase Detection for SPAD-Based Flash LiDAR Sensor
7
作者 HE Wenjie NIE Kaiming WU Haoran 《传感技术学报》 北大核心 2025年第9期1547-1558,共12页
An in-pixel histogramming time-to-digital converter(hTDC)based on octonary search and 4-tap phase detection is presented,aiming to improve frame rate while ensuring high precicion.The proposed hTDC is a 12-bit two-ste... An in-pixel histogramming time-to-digital converter(hTDC)based on octonary search and 4-tap phase detection is presented,aiming to improve frame rate while ensuring high precicion.The proposed hTDC is a 12-bit two-step converter consisting of a 6-bit coarse quantization and a 6-bit fine quantization,which supports a time resolution of 120 ps and multiphoton counting up to 2 GHz without a GHz reference frequency.The proposed hTDC is designed in 0.11μm CMOS process with an area consumption of 6900μm^(2).The data from a behavioral-level model is imported into the designed hTDC circuit for simulation verification.The post-simulation results show that the proposed hTDC achieves 0.8%depth precision in 9 m range for short-range system design specifications and 0.2%depth precision in 48 m range for long-range system design specifications.Under 30×10^(3) lux background light conditions,the proposed hTDC can be used for SPAD-based flash LiDAR sensor to achieve a frame rate to 40 fps with 200 ps resolution in 9 m range. 展开更多
关键词 LiDAR sensor histogramming time-to-digital converter hybrid time of flight octonary search 4-tap phase detection
在线阅读 下载PDF
重离子治癌装置中γ-γ符合时间测量系统设计 被引量:4
8
作者 颜俊伟 柯凌云 +11 位作者 陈金达 张秀玲 杜成名 杨海波 王长鑫 吴俊达 苏弘 千奕 佘乾顺 赵红赟 蒲天磊 孔洁 《电子科技大学学报》 EI CAS CSCD 北大核心 2021年第1期24-29,共6页
为实现重离子治癌装置中γ-γ符合时间的高精度和高分辨率测量,设计实现了符合时间的测量系统,该系统主要由高速比较器构成的定时甄别电路和基于现场可编程逻辑阵列(FPGA)的时间−数字转换(TDC)电路构成。FPGA-TDC通过“粗”时间和“细... 为实现重离子治癌装置中γ-γ符合时间的高精度和高分辨率测量,设计实现了符合时间的测量系统,该系统主要由高速比较器构成的定时甄别电路和基于现场可编程逻辑阵列(FPGA)的时间−数字转换(TDC)电路构成。FPGA-TDC通过“粗”时间和“细”时间结合的方法实现精确的时间测量:“粗”时间测量采用二进制计数器实现,“细”时间测量基于片内缓冲器和寄存器阵列构成的级联延迟链实现。实测结果表明,该符合时间测量系统的本征时间间隔测量分辨好于276 ps(FWHM)。构建了H8500耦合LYSO晶体阵列组成的测量系统,并对22Na 511 keVγ射线进行测试,结果表明时间测量精度优于1.12 ns(FWHM),且通过统计分析有效符合时间得到的晶体阵列位置映射散点图清晰。 展开更多
关键词 符合时间测量系统 现场可编程逻辑阵列FPGA 时间间隔测量 时间-数字转换器TDC
在线阅读 下载PDF
基于FPGA与GPS的时间测量电路设计与实现 被引量:8
9
作者 尹俊 倪发福 +6 位作者 张建川 李运杰 郑洋德 白晓 张亚鹏 张鹏鸣 王彦瑜 《原子能科学技术》 EI CAS CSCD 北大核心 2019年第1期151-157,共7页
为宇宙射线缪子(μ子)测量实验设计了基于FPGA的高精度时间-数字转换器(TDC),结合TDC测量值与GPS提供的标准时间(UTC)精确记录了粒子事件的时间信息。TDC采用粗计数+细时间测量相结合的方式,用计数器实现动态范围大于1 s的粗时间测量;使... 为宇宙射线缪子(μ子)测量实验设计了基于FPGA的高精度时间-数字转换器(TDC),结合TDC测量值与GPS提供的标准时间(UTC)精确记录了粒子事件的时间信息。TDC采用粗计数+细时间测量相结合的方式,用计数器实现动态范围大于1 s的粗时间测量;使用FPGA加法进位延时链构建时间内插完成了细时间测量,并借助Wave-Union与bin-by-bin方法提高时间分辨并改善非线性。实验室测试双边沿TDC的时间分辨为16.68 ps,时间测量精度(RMS)好于45 ps。测量结果表明,该TDC满足脉冲前沿时间甄别要求。 展开更多
关键词 宇宙射线缪子测量 FPGA 时间-数字转换 GPS
在线阅读 下载PDF
基于FPGA的时间间隔测量设计与实现 被引量:8
10
作者 魏煜秦 孔洁 +6 位作者 杨海波 赵红赟 千奕 佘乾顺 陈金达 李良辉 苏弘 《原子能科学技术》 EI CAS CSCD 北大核心 2017年第10期1893-1897,共5页
本文主要介绍了一种基于FPGA的高精度时间-数字转换器(TDC)。该TDC在设计上采用了粗计数与细时间测量相结合的技术。粗计数通过高性能的二进制计数器实现,细时间测量利用FPGA的快速进位链实现时间内插。为了改善测量分辨,在设计中借助Wa... 本文主要介绍了一种基于FPGA的高精度时间-数字转换器(TDC)。该TDC在设计上采用了粗计数与细时间测量相结合的技术。粗计数通过高性能的二进制计数器实现,细时间测量利用FPGA的快速进位链实现时间内插。为了改善测量分辨,在设计中借助Wave-Union方法对超大码宽进行了分割。为检验TDC的性能,对其进行了多项测试,获得较好的测试结果。该TDC在大于200ms的动态范围内的时间分辨率小于50ps。微分非线性(DNL)的范围为-1~1.5LSB,积分非线性(INL)的范围为-1.5~1.5LSB。该TDC将应用于In-beam PET影像装置中的飞行时间测量。 展开更多
关键词 时间-数字转换 FPGA 进位链 Wave-Union
在线阅读 下载PDF
用于心电信号的能量最大化模拟信息转换系统 被引量:7
11
作者 池博浩 江浩 +1 位作者 钱慧 冯忱晖 《仪器仪表学报》 EI CAS CSCD 北大核心 2021年第3期213-220,共8页
现有便携式心电采集系统需要低功耗高分辨率的模拟数字转换模块,虽然基于脉冲宽度调制的模拟信息转换器(AIC)可以有效降低系统的采样速率,但是该系统量化部分的转化时钟与量化精度成正比,因此存在功耗过高的问题。依据心电信号的能量不... 现有便携式心电采集系统需要低功耗高分辨率的模拟数字转换模块,虽然基于脉冲宽度调制的模拟信息转换器(AIC)可以有效降低系统的采样速率,但是该系统量化部分的转化时钟与量化精度成正比,因此存在功耗过高的问题。依据心电信号的能量不均衡特性,提出一种基于功率熵的精度可调时间-数字转换模块(TDC)设计方法。以能量最大化作为设计准则的基本思想,通过分析ECG信号的功率谱熵,确定系统观测向量所需的最小量化精度,实现AIC时间编码系统的优化设计。测试结果表明,该设计方法能够在压缩比为4,重构信噪比为38.91 dB,重构精度为0.36%的情况下,在采样心电信号的同时减少了80%的TDC内部时钟动态翻转,从而有效降低功耗。 展开更多
关键词 随机解调器 压缩感知 亚奈奎斯特采样 模拟信息转换 脉冲宽度调制 时间-数字转换 功率谱熵
在线阅读 下载PDF
基于TDC的一种微小电容高精度测量系统设计 被引量:2
12
作者 夏凌云 《仪表技术与传感器》 CSCD 北大核心 2015年第11期101-104,共4页
针对电容原理传感器中对微小电容的测量要求,利用PcapΦ2芯片具有的高精度计时能力,设计了一个基于时间-数字转换的微小电容高精度测量系统。详细阐述了整个测量系统的实现原理和软硬件设计方法,给出了内部和外部寄生电容的补偿方法,并... 针对电容原理传感器中对微小电容的测量要求,利用PcapΦ2芯片具有的高精度计时能力,设计了一个基于时间-数字转换的微小电容高精度测量系统。详细阐述了整个测量系统的实现原理和软硬件设计方法,给出了内部和外部寄生电容的补偿方法,并提出了一个适用于大多电容传感器设计的一个外围电路较为简单的高集成度单芯片解决方案。 展开更多
关键词 电容传感器 时间-数字转换 PCAP Φ2 寄生电容补偿
在线阅读 下载PDF
基于TDC的L_(CR)波切向应力检测方法的研究
13
作者 戴仙金 丁杰雄 李凌轩 《机械强度》 CAS CSCD 北大核心 2010年第1期144-147,共4页
基于固体中声速与应力的关系以及临界折射纵波(critically refracted longitudinal wave,LCR)的产生机理,提出一种利用LCR波从表面检测物体内部切向应力的实施方法,并对测量系统的硬件结构和工作原理进行详细阐述。针对应力改变导致的LC... 基于固体中声速与应力的关系以及临界折射纵波(critically refracted longitudinal wave,LCR)的产生机理,提出一种利用LCR波从表面检测物体内部切向应力的实施方法,并对测量系统的硬件结构和工作原理进行详细阐述。针对应力改变导致的LCR波传播时间的微量变化,系统采用基于逻辑门绝对传输时间原理工作的"时间—数字转换器"(time to digi-tal converter,TDC)来满足高精度的时间间隔测量要求。在测量过程中采用"单端发射—双端接收"的布局模式进一步降低测量误差,以提高应力检测的精度。 展开更多
关键词 LCR波 切向应力 时间间隔测量 时间-数字转换器(TDC)
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部