为满足数字相控阵雷达对收发通道关键元器件国产化的需求,基于国内工艺线研制了一款数字变频芯片。该芯片包含双通道的数字下变频(DDC)与数字上变频(DUC)电路,通过LVDS接口与SPI接口实现与上位机的数据交换。该芯片的抽取率/插值率、数...为满足数字相控阵雷达对收发通道关键元器件国产化的需求,基于国内工艺线研制了一款数字变频芯片。该芯片包含双通道的数字下变频(DDC)与数字上变频(DUC)电路,通过LVDS接口与SPI接口实现与上位机的数据交换。该芯片的抽取率/插值率、数字本振频率、相位偏置、通道幅度补偿系数、滤波器系数等参数均可配置,能够适应不同工作场景。通过修改数字变频器中数控振荡器(NCO)的相位偏置,可以实现对收发信号的移相操作,使与本芯片配对使用的TR组件可以取消移相器。通过门控时钟等低功耗设计大大降低了该芯片的平均功耗,减轻了供电与散热压力。经过芯片测试,该芯片的DDC与DUC的通带纹波<0.05 d B,阻带衰减>70 d Bc,平均功耗<1.2 W,其功能与性能满足系统应用,为相控阵雷达收发通道的小型化与国产化提供了新的解决方案。展开更多
数字下变频(D igital Down Conversion,DDC)是宽带雷达中频接收机的关键技术之一,传统DDC实现方法在现有FPGA上无法满足带宽和滤波器精度对硬件资源的要求。针对这一问题,提出了一种数字下变频结构优化方法,给出了分布算法实现FIR滤波...数字下变频(D igital Down Conversion,DDC)是宽带雷达中频接收机的关键技术之一,传统DDC实现方法在现有FPGA上无法满足带宽和滤波器精度对硬件资源的要求。针对这一问题,提出了一种数字下变频结构优化方法,给出了分布算法实现FIR滤波器的结构,研制出了一种最优化免混频数字下变频器,并已经成功应用于某宽带雷达系统。展开更多
文摘为满足数字相控阵雷达对收发通道关键元器件国产化的需求,基于国内工艺线研制了一款数字变频芯片。该芯片包含双通道的数字下变频(DDC)与数字上变频(DUC)电路,通过LVDS接口与SPI接口实现与上位机的数据交换。该芯片的抽取率/插值率、数字本振频率、相位偏置、通道幅度补偿系数、滤波器系数等参数均可配置,能够适应不同工作场景。通过修改数字变频器中数控振荡器(NCO)的相位偏置,可以实现对收发信号的移相操作,使与本芯片配对使用的TR组件可以取消移相器。通过门控时钟等低功耗设计大大降低了该芯片的平均功耗,减轻了供电与散热压力。经过芯片测试,该芯片的DDC与DUC的通带纹波<0.05 d B,阻带衰减>70 d Bc,平均功耗<1.2 W,其功能与性能满足系统应用,为相控阵雷达收发通道的小型化与国产化提供了新的解决方案。
文摘数字下变频(D igital Down Conversion,DDC)是宽带雷达中频接收机的关键技术之一,传统DDC实现方法在现有FPGA上无法满足带宽和滤波器精度对硬件资源的要求。针对这一问题,提出了一种数字下变频结构优化方法,给出了分布算法实现FIR滤波器的结构,研制出了一种最优化免混频数字下变频器,并已经成功应用于某宽带雷达系统。