1
|
宏力半导体(Grace)和SYNOPSYS携手开发参考设计流程 |
|
《半导体技术》
CAS
CSCD
北大核心
|
2005 |
0 |
|
2
|
Synopsys与华虹NEC共同推出参考设计流程 |
|
《电子产品世界》
|
2004 |
0 |
|
3
|
Synopsys与华虹NEC共同推出参考设计流程 |
王冰
|
《邮电设计技术》
|
2004 |
0 |
|
4
|
CADENCE与UMC合作推出基于CPF的65纳米低功耗参考设计流程 |
|
《集成电路应用》
|
2008 |
0 |
|
5
|
华虹NEC与Synopsys携手开发参考设计流程2.0 |
|
《电子与电脑》
|
2006 |
0 |
|
6
|
联电与Synopsys携手开发0.13微米参考设计流程 |
|
《集成电路应用》
|
2004 |
0 |
|
7
|
华力微电子基于Cadence公司Encounter数字技术开发55纳米平台的参考设计流程 |
|
《中国集成电路》
|
2013 |
0 |
|
8
|
Synopsys与华虹NEC共同推出参考设计流程 |
|
《中国集成电路》
|
2004 |
0 |
|
9
|
Synopsys与华虹NEC共同推出参考设计流程 |
|
《集成电路应用》
|
2004 |
0 |
|
10
|
宏力和SYNOPSYS携手开发参考设计流程 |
|
《中国集成电路》
|
2005 |
0 |
|
11
|
华虹NEC与Synopsys公司携手开发参考设计流程2.0 |
|
《电子与封装》
|
2006 |
0 |
|
12
|
上海多项目晶圆支援计划推出0.6um数字电路参考设计流程 |
|
《集成电路应用》
|
2002 |
0 |
|
13
|
新思科技与中芯国际携手推出增强型90纳采参考流程,以降低集成电路的设计和测试成本 |
|
《电子质量》
|
2008 |
0 |
|
14
|
Cadence与TSMC共推纳米混合信号/射频参考设计“锦囊” |
|
《中国集成电路》
|
2009 |
0 |
|
15
|
Cadencel低功耗设计流程(CPF)支持Tensilica多媒体IP |
|
《电子与电脑》
|
2008 |
0 |
|
16
|
Cadence发布针对IBM——特许工艺的90纳米设计流程 |
|
《集成电路应用》
|
2004 |
0 |
|
17
|
业界动态 |
|
《半导体技术》
CAS
CSCD
北大核心
|
2006 |
0 |
|
18
|
华力微电子与Cadence紧密合作 |
|
《电子技术应用》
北大核心
|
2013 |
0 |
|
19
|
中芯国际和新思科技扩展40nm低功耗Reference Flow5.0 |
|
《电子设计工程》
|
2012 |
0 |
|
20
|
lmagination与TSMC合作开发高级IoTIP平台 |
|
《中国集成电路》
|
2015 |
0 |
|