期刊文献+
共找到28篇文章
< 1 2 >
每页显示 20 50 100
无共模反馈电路的低功耗可变增益放大器 被引量:1
1
作者 杨骁 齐骋 +1 位作者 王亮 谢应辉 《电子科技大学学报》 EI CAS CSCD 北大核心 2013年第6期857-861,共5页
设计了一种低功耗高动态范围数字控制的可变增益放大器。提出了一种新的稳定输出共模电平的方法,在负载电阻切换的同时改变流过电阻中的电流来保持电阻上的电压降不变,从而稳定输出共模电平。该方法无需额外的共模反馈电路,降低了功耗... 设计了一种低功耗高动态范围数字控制的可变增益放大器。提出了一种新的稳定输出共模电平的方法,在负载电阻切换的同时改变流过电阻中的电流来保持电阻上的电压降不变,从而稳定输出共模电平。该方法无需额外的共模反馈电路,降低了功耗。同时采用级间电容耦合结构解决了直流失调问题,不需要直流失调校准电路。采用TSMC 0.18μm CMOS工艺进行了电路设计和仿真。仿真结果表明,该可变增益放大器消耗的平均电流为504.7?A,?3 dB带宽大于1.16 MHz,动态范围达到了81 dB,变化步长为3 dB,增益误差小于±0.65 dB。 展开更多
关键词 共模反馈电路 直流失调 增益控制 低功耗 可变增益放大器
在线阅读 下载PDF
采用新型低成本共模反馈电路的全差分运放设计 被引量:2
2
作者 雷鑑铭 胡北稳 +1 位作者 桂涵姝 张乐 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2013年第10期1777-1783,共7页
设计应用于流水线型ADC的全差分运算放大器.运放中共模反馈电路采用调节反馈深度和共用差分信号通路的新型结构来实现,用简单的结构实现了高环路增益,通过降低反馈系数的方法防止电路产生自激振荡,避免了因引用补偿电容带来的高成本和... 设计应用于流水线型ADC的全差分运算放大器.运放中共模反馈电路采用调节反馈深度和共用差分信号通路的新型结构来实现,用简单的结构实现了高环路增益,通过降低反馈系数的方法防止电路产生自激振荡,避免了因引用补偿电容带来的高成本和高设计难度.放大器采用两级折叠共源共栅结构并进行频率补偿,输出级采用推挽式AB类结构.设计的全差分运算放大器基于中芯国际(SMIC)0.35μm工艺.后仿结果表明,放大器直流增益为100dB,负载为3pF时单位增益带宽为359MHz,相位裕度为68°,建立时间为12.3ns,满足ADC所要求的性能指标,适用于高精度流水线型ADC中的级间增益电路和采样保持电路. 展开更多
关键词 流水线型ADC 全差分 共模反馈 折叠共源共栅结构
在线阅读 下载PDF
带共模反馈的CMOS套筒式高增益运算放大器 被引量:5
3
作者 刘婷婷 喻明艳 《哈尔滨工业大学学报》 EI CAS CSCD 北大核心 2006年第5期783-785,共3页
提出了一种单电源5V供电的带共模反馈的两级套筒式运算放大器结构.该套筒式运算放大器的输入共模反馈结构使输出共模电平维持在2.5 V左右,增益可达到110dB以上,相位裕度为50°,单位增益带宽为60.83 MHz.
关键词 共模反馈 高增益 套筒式运算放大器 CMOS工艺
在线阅读 下载PDF
恒跨导轨对轨带有连续时间共模反馈的FDA设计
4
作者 冯秀平 武华 +2 位作者 曾伟 陈翰民 曹先国 《电子测量技术》 北大核心 2023年第14期18-23,共6页
提出了一种恒跨导输入输出轨对轨带有连续时间共模反馈的全差分运算放大器。输入级互补差分对采用交叉导通实现输入总跨导在整个共模输入范围内保持恒定;中间级采用折叠共源共栅结构实现高增益和满摆幅。同时设计了一种连续时间共模反... 提出了一种恒跨导输入输出轨对轨带有连续时间共模反馈的全差分运算放大器。输入级互补差分对采用交叉导通实现输入总跨导在整个共模输入范围内保持恒定;中间级采用折叠共源共栅结构实现高增益和满摆幅。同时设计了一种连续时间共模反馈电路搭配A类输出结构,使FDA能够在大摆幅和高阻抗的系统下工作。基于SMIC 0.18μm工艺对设计的FDA进行仿真验证与版图绘制,该电路在电源电压3.3 V,负载电容5 pF时,直流增益92.2 dB,单位增益带宽5.55 MHz,输入输出轨到轨范围接近100%,输入级跨导变化率仅4.53%,建立时间分别为218和195.7 ns,其对应的压摆率分别为15和16.7 V/μs。 展开更多
关键词 全差分运算放大器 恒跨导 轨对轨 连续时间 共模反馈
在线阅读 下载PDF
基于共模负反馈的平衡运放的研制
5
作者 董炜 姜黎 李联 《电子科学学刊》 CSCD 1995年第4期345-351,共7页
本文论述了基于共模负反馈的平衡运放的研制。研制得到的平衡运放不仅具有很好的常规特性而且还有极好的共模信号抑制能力。鉴于平衡运放在设计上的特殊性,本文详细讨论并比较了它与一般的双端输出运放的区别和优点,并提出了基于共模负... 本文论述了基于共模负反馈的平衡运放的研制。研制得到的平衡运放不仅具有很好的常规特性而且还有极好的共模信号抑制能力。鉴于平衡运放在设计上的特殊性,本文详细讨论并比较了它与一般的双端输出运放的区别和优点,并提出了基于共模负反馈实现平衡运放的具体方法。电路设计采用了PSPICE辅助分析。芯片投片的测试结果表明,在一基本平衡结构单元中,当输入共模电压为2V时,输出共模电压低于50μV,完全达到设计要求。它可以被广泛用于连续时间滤波器、开关电容滤波器、A/D以及其它模拟电路领域。 展开更多
关键词 运算放大器 平衡结构 共模反馈
在线阅读 下载PDF
一种用于宽带中频滤波器的运算放大器共模补偿方法 被引量:4
6
作者 梅志林 胡思静 +2 位作者 封斌 陈红林 王祥炜 《半导体技术》 CAS 北大核心 2020年第11期841-849,873,共10页
介绍了一种适用于宽带中频(IF)滤波器的运算放大器共模补偿方法,并将其应用于较大带宽有源RC滤波器中,如宽带宽接收机中频的电路和高频模数转换器抗混叠滤波器等。运算放大器通过前馈方式补偿共模次极点,并根据寄生电容调整前馈跨导电... 介绍了一种适用于宽带中频(IF)滤波器的运算放大器共模补偿方法,并将其应用于较大带宽有源RC滤波器中,如宽带宽接收机中频的电路和高频模数转换器抗混叠滤波器等。运算放大器通过前馈方式补偿共模次极点,并根据寄生电容调整前馈跨导电流比例来配置零点位置。该方法在一定功耗和较大共模带宽要求下,保证了共模反馈的开环相位裕度。将该方法应用于6阶复数/IQ低通切比雪夫滤波器中并采用130 nm CMOS工艺进行流片。测试结果表明,上述滤波器在最大带宽40 MHz、核心电源电压1.2 V下,滤波器最大功耗为24.6 mW,40 MHz低通配置时其中心频率处等效输入噪声电压为35nV/√Hz,等效输入三阶交调点为30 dBm。 展开更多
关键词 有源模拟RC滤波器 前馈补偿 共模反馈 运算放大器 宽带滤波器
在线阅读 下载PDF
一种高速CMOS全差分运算放大器 被引量:10
7
作者 朱小珍 朱樟明 柴常春 《半导体技术》 CAS CSCD 北大核心 2006年第4期287-289,299,共4页
设计并讨论了一种高速CMOS全差分运算放大器。设计中采用了折叠共源共栅结构、连续时间共模反馈以及独特的偏置电路,以期达到高速及良好的稳定性。基于TSMC0.25μm CMOS工艺,仿真结果表明,在2.5V的单电源电压下,运算放大器的直流开环增... 设计并讨论了一种高速CMOS全差分运算放大器。设计中采用了折叠共源共栅结构、连续时间共模反馈以及独特的偏置电路,以期达到高速及良好的稳定性。基于TSMC0.25μm CMOS工艺,仿真结果表明,在2.5V的单电源电压下,运算放大器的直流开环增益为71.9dB,单位增益带宽为495MHz(CL=0.5pF),建立时间为24ns,功耗为3.9mW。 展开更多
关键词 折叠共源共栅 共模反馈 全差分 高速
在线阅读 下载PDF
一种高单位增益带宽CMOS全差分运算放大器 被引量:5
8
作者 朱小珍 柴常春 朱樟明 《现代电子技术》 2006年第3期68-71,共4页
设计并讨论了一种高单位增益带宽CMOS全差分运算放大器。由于折叠共源共栅结构电路具有相对高的单位增益带宽以及开关电容共模反馈电路稳定性好、对运放频率特性影响小等优点,故设计的放大器采用了折叠共源共栅结构以及开关电容共模反... 设计并讨论了一种高单位增益带宽CMOS全差分运算放大器。由于折叠共源共栅结构电路具有相对高的单位增益带宽以及开关电容共模反馈电路稳定性好、对运放频率特性影响小等优点,故设计的放大器采用了折叠共源共栅结构以及开关电容共模反馈电路技术,并达到了高单位增益带宽的设计目的。基于TSMC0·25μmCMOS工艺,仿真结果表明,在2·5V的单电源电压下,运算放大器的直流开环增益为70dB,单位增益带宽为500MHz。 展开更多
关键词 单位增益带宽 折叠共源共栅 开关电容共模反馈 全差分
在线阅读 下载PDF
基于0.5μm CMOS工艺的高速运放 被引量:2
9
作者 葛康康 陈琛 何乐年 《江南大学学报(自然科学版)》 CAS 2008年第6期652-656,共5页
设计了高单位增益带宽积、大摆率、宽输出摆幅的运算放大器,该运算放采用了两级全差动结构.设计采用增加1个前馈放大级电路,以此产生1个左半平面零点并与第一个次极点相抵消的频率补偿方案,达到了环路稳定的要求.另外,提出一种新颖的共... 设计了高单位增益带宽积、大摆率、宽输出摆幅的运算放大器,该运算放采用了两级全差动结构.设计采用增加1个前馈放大级电路,以此产生1个左半平面零点并与第一个次极点相抵消的频率补偿方案,达到了环路稳定的要求.另外,提出一种新颖的共模反馈(CMFB)方案,使共模抑制比达到62dB,电路采用CSMC公司的0.5μm CMOS数模混合信号工艺设计并经过流片.测试结果表明,在单电源3.3 V电压下,运放的直流增益为65.5 dB,单位增益带宽积达350 MHz以及±2.7 V的输出摆幅. 展开更多
关键词 运算放大器 高速 频率补偿 共模反馈 全差动
在线阅读 下载PDF
流水线模数转换器中的宽带电流型运算放大器 被引量:1
10
作者 贾华宇 刘丽 张建国 《光学精密工程》 EI CAS CSCD 北大核心 2014年第10期2855-2860,共6页
针对高清视频信号处理对动态范围大,运算速度快的模数转换器(ADC)的要求,提出了一种流水线宽带电流型运算放大器。该运算放大器的主放大器采用套筒式增益提高结构,辅助运算放大器用电流型放大器替代。采用电流共模反馈电路调节主运算放... 针对高清视频信号处理对动态范围大,运算速度快的模数转换器(ADC)的要求,提出了一种流水线宽带电流型运算放大器。该运算放大器的主放大器采用套筒式增益提高结构,辅助运算放大器用电流型放大器替代。采用电流共模反馈电路调节主运算放大器的支路电流以稳定输出共模电平;采用TSMC 0.18μm CMOS工艺设计电路。实验结果显示:辅助运算放大器采用源极输入,减小了信号主通路上的寄生电容,提高了整个运算放大器的电路速度。运算放大器的增益为83.19dB,相位裕度为61.6°,单位增益带宽为1.6GHz,功耗为9.3mW;在满幅度阶跃输入的情况下,输出建立时间小于1.83ns。将该运算放大器用于高清视频信号的流水线ADC中,实现了170MS/s,10bit精度的模数转换。同传统的电压型运算放大器相比,该运算放大器响应速度更快,功耗更低,可满足处理视频信号的要求。 展开更多
关键词 模数转换器 运算放大器 流水线模数转换器 电流模 共模反馈 增益提高
在线阅读 下载PDF
低电压高速CMOS全差分运算放大器设计 被引量:4
11
作者 阮颖 《现代电子技术》 2008年第11期150-152,共3页
设计了一种低压高速CMOS全差分运算放大器。该运放采用了折叠式共源共栅放大结构、连续时间共模反馈电路以及低压宽摆幅偏置电路,以实现在高稳定性下的高增益带宽、大输出摆幅。在Cadence环境下,基于TSMC 0.25μm CMOS标准工艺模型,对... 设计了一种低压高速CMOS全差分运算放大器。该运放采用了折叠式共源共栅放大结构、连续时间共模反馈电路以及低压宽摆幅偏置电路,以实现在高稳定性下的高增益带宽、大输出摆幅。在Cadence环境下,基于TSMC 0.25μm CMOS标准工艺模型,对电路进行了spectre仿真。在2.5V电源电压下,驱动1pF负载时,开环增益71.6dB,单位增益带宽501MHz,功耗4.3mW。 展开更多
关键词 折叠共源共栅 全差分 共模反馈 CMOS
在线阅读 下载PDF
一种全差动折叠共源共栅的CMOS放大器
12
作者 王绍清 徐肯 冯勇建 《中国机械工程》 EI CAS CSCD 北大核心 2005年第z1期140-142,共3页
设计了一种可用于∑-△A/D转换器的全差动放大器.放大器采用0.5μm CMOS工艺实现,采用折叠式共源共栅结构,并采用开关电容反馈电路.对所设计的放大器进行了详细分析,给出了具体设计过程.SPICE仿真结果表明,其开环直流增益A0为74.2dB,相... 设计了一种可用于∑-△A/D转换器的全差动放大器.放大器采用0.5μm CMOS工艺实现,采用折叠式共源共栅结构,并采用开关电容反馈电路.对所设计的放大器进行了详细分析,给出了具体设计过程.SPICE仿真结果表明,其开环直流增益A0为74.2dB,相位裕度不小于60°,单位增益带宽为40MHz,输出摆幅可以达到-200mV(Vdd)-+200mV(Vss). 展开更多
关键词 放大器 共源共栅 全差动 共模反馈
在线阅读 下载PDF
一种全差动增益增强型跨导运算放大器 被引量:3
13
作者 吴晓雷 龚敏 陈岚 《现代电子技术》 2008年第5期79-81,共3页
设计了一种低电压全差动增益增强CMOS运算跨导放大器。主运放为一个P管输入的折叠式共源共栅结构,两个辅助运放被设计用来提升电路的输出阻抗和开环增益。主运放采用了一种改进的开关电容共模反馈电路,有更快的建立时间和更高的精度。... 设计了一种低电压全差动增益增强CMOS运算跨导放大器。主运放为一个P管输入的折叠式共源共栅结构,两个辅助运放被设计用来提升电路的输出阻抗和开环增益。主运放采用了一种改进的开关电容共模反馈电路,有更快的建立时间和更高的精度。电路采用中芯国际(SMIC)0.18μm混合信号CMOS工艺设计,1.8 V电压供电,仿真结果表明,运算放大器的开环直流增益为92.2 dB,单位增益带宽可达504 MHz。 展开更多
关键词 跨导运算放大器 增益增强 全差动 开关电容共模反馈
在线阅读 下载PDF
一种新型高速CMOS全差分运算放大器设计 被引量:4
14
作者 宋奇伟 张正平 《现代电子技术》 2012年第4期166-168,172,共4页
设计了一种基于流水线模/数转换系统应用的低压高速CMOS全差分运算放大器。该运放采用了折叠式共源共栅放大结构与一种新型连续时间共模反馈电路相结合以达到高速度及较好的稳定性。设计基于SMIC 0.25μm CMOS标准工艺模型,在Cadence环... 设计了一种基于流水线模/数转换系统应用的低压高速CMOS全差分运算放大器。该运放采用了折叠式共源共栅放大结构与一种新型连续时间共模反馈电路相结合以达到高速度及较好的稳定性。设计基于SMIC 0.25μm CMOS标准工艺模型,在Cadence环境下对电路进行了Spectre仿真。在2.5V单电源电压下,驱动0.5pF负载时,开环增益为71.1dB,单位增益带宽为303MHz,相位裕度为52°,转换速率高达368.7V/μs,建立时间为12.4ns。 展开更多
关键词 高速运算放大器 全差分 折叠式共源共栅 共模反馈
在线阅读 下载PDF
基于SOI CMOS工艺的LVDS驱动器设计 被引量:1
15
作者 卜山 周玉梅 +1 位作者 赵建中 刘海南 《半导体技术》 CAS CSCD 北大核心 2014年第5期326-329,334,共5页
基于绝缘体硅(SOI)0.35μm工艺实现了一款满足IEEE 1596.3和ANSI/TIA/EIA-644工业标准的低压差分信号(LVDS)驱动器芯片。全芯片分为预驱动模块、输出驱动模块、共模反馈模块、使能模块和偏置模块。提出了一种具有低输入电容输出驱动模... 基于绝缘体硅(SOI)0.35μm工艺实现了一款满足IEEE 1596.3和ANSI/TIA/EIA-644工业标准的低压差分信号(LVDS)驱动器芯片。全芯片分为预驱动模块、输出驱动模块、共模反馈模块、使能模块和偏置模块。提出了一种具有低输入电容输出驱动模块电路结构,经仿真验证可有效降低LVDS预驱动模块30%的功耗,同时降低29%的信号延时。芯片利用共模反馈机制控制输出信号的共模电平范围,通过环路补偿保证共模反馈电路的环路稳定性。芯片使用3.3 V供电电压,经Spice仿真并流片测试,输出信号共模电平1.23 V,差分输出电压347 mV,在400 Mbit/s数据传输速率下单路动态功耗为22 mW。 展开更多
关键词 低压差分信号传输(LVDS) 绝缘体硅(SOI) 共模反馈 低输入负载 环路补偿
在线阅读 下载PDF
一种新型的0.5V全差分运放的设计 被引量:1
16
作者 白文娟 王子欧 华京 《现代电子技术》 2010年第4期5-7,11,共4页
提出一种新型的工作在0.5V电源电压下两级低压全差分运放,该运放结构是带有共模反馈的密勒补偿运放,拥有更强的抗噪声能力和共模电源电压抑制能力,带宽更大,提高了系统的稳定性。输入信号由晶体管的栅极加入,这点与传统的电路结构相吻合... 提出一种新型的工作在0.5V电源电压下两级低压全差分运放,该运放结构是带有共模反馈的密勒补偿运放,拥有更强的抗噪声能力和共模电源电压抑制能力,带宽更大,提高了系统的稳定性。输入信号由晶体管的栅极加入,这点与传统的电路结构相吻合,并采用衬底自偏置解决了阈值电压对电源电压降低的限制,更易于实现。该运放结构是基于SMIC0.18μm标准CMOS工艺,HSpice仿真结果表明,这种结构的开环增益可以达到76dB,单位增益带宽150MHz。 展开更多
关键词 低压 运放 全差分 共模反馈
在线阅读 下载PDF
一种低噪声C类LC压控振荡器的设计 被引量:1
17
作者 葛士曾 陈德媛 张瑛 《现代电子技术》 2023年第20期13-16,共4页
为了改善压控振荡器相位噪声,基于40 nm CMOS工艺,设计一种低噪声C类LC压控振荡器。交叉耦合NMOS对管通过电流镜偏置作为电路的电流源,并采用共模反馈偏置电路使交叉耦合PMOS对管工作在饱和区,保证LC压控振荡器实现C类振荡。通过差分可... 为了改善压控振荡器相位噪声,基于40 nm CMOS工艺,设计一种低噪声C类LC压控振荡器。交叉耦合NMOS对管通过电流镜偏置作为电路的电流源,并采用共模反馈偏置电路使交叉耦合PMOS对管工作在饱和区,保证LC压控振荡器实现C类振荡。通过差分可变电容的设计,压控振荡器的增益减小,压控振荡器的相位噪声得到改善。设计了4组开关电容进行调节,增大压控振荡器的调谐范围。仿真结果表明,处于1.2 V的电压下,压控振荡器振荡频率范围在4.14~5.7 GHz,频率调谐范围变化率达到31.2%,相位噪声为-112.8 dBc/Hz。 展开更多
关键词 LC压控振荡器 低噪声振荡器 相位噪声 CMOS 差分电压变容 振荡频率 交叉耦合 共模反馈
在线阅读 下载PDF
一个用于14位采样保持电路的全差分增益增强放大器的分析和设计 被引量:1
18
作者 杨鑫 李挥 《现代电子技术》 2006年第16期1-3,6,共4页
介绍了一种全差分增益增强CMOS运算放大器的设计和实现。该放大器用于14位20 MHz采样频率的流水线模/数转换器(A/D)的采样保持电路。为了实现大的输入共模范围,采用折叠式共源共栅放大器。主放大器采用开关电容共模反馈电路在获得大输... 介绍了一种全差分增益增强CMOS运算放大器的设计和实现。该放大器用于14位20 MHz采样频率的流水线模/数转换器(A/D)的采样保持电路。为了实现大的输入共模范围,采用折叠式共源共栅放大器。主放大器采用开关电容共模反馈电路在获得大输出摆幅的同时降低了功耗。辅助放大器则采用简单的连续时间共模反馈电路。该放大器采用UMC Logic 0.25μm工艺,电源电压为2.5 V。Hspice仿真结果显示,在负载为15 pF的情况下,其增益为104 dB,单位增益带宽为166 MHz。 展开更多
关键词 CMOS 增益增强 开关电容共模反馈 模/数转换电路
在线阅读 下载PDF
下截止频率1.3~244 Hz可调带通VGA设计 被引量:1
19
作者 陈峥涛 张钊锋 +1 位作者 梅年松 魏哨静 《半导体技术》 CSCD 北大核心 2017年第6期421-425,共5页
采用电压控制的伪电阻结构,设计了一款具有超低频下截止频率调节功能的带通可变增益放大器(VGA),由于该结构具有可调节超大的等效电阻和反馈电容使VGA的下截止频率可以调节。提出了一种改进的甲乙类运算跨导放大器(OTA)结构,采用新颖的... 采用电压控制的伪电阻结构,设计了一款具有超低频下截止频率调节功能的带通可变增益放大器(VGA),由于该结构具有可调节超大的等效电阻和反馈电容使VGA的下截止频率可以调节。提出了一种改进的甲乙类运算跨导放大器(OTA)结构,采用新颖的浮动偏置设计,在满足高压摆率的条件下,有效提高共源共栅结构的电压输出范围。将伪电阻用于OTA的共模反馈,克服了阻性共模检测结构负载效应的问题。该VGA电路采用TSMC 0.18μm标准工艺设计和流片,测试结果表明,1.2 V电源电压下,其下截止频率调节范围为1.3~244 Hz,增益为49.2,44.2,39.2 d B,带宽为3.4,3.9,4.4 k Hz,消耗电流为3.9μA,共模抑制比达75.2 d B。 展开更多
关键词 可变增益放大器(VGA) 运算跨导放大器(OTA) 下截止频率可调节 伪电阻 共模反馈
在线阅读 下载PDF
一种带增益提高技术的高增益CMOS运算放大器的设计 被引量:1
20
作者 王学权 梁齐 《现代电子技术》 2006年第12期148-150,共3页
给出了一种用在高速高精度流水线型模数转换器中的具有高增益和高单位增益频率的全差动CMOS运算放大器的设计,电路结构主要采用折叠式共源共栅结构,并采用增益提高技术提高放大器的增益。共模反馈电路由开关电容共模反馈电路实现。模拟... 给出了一种用在高速高精度流水线型模数转换器中的具有高增益和高单位增益频率的全差动CMOS运算放大器的设计,电路结构主要采用折叠式共源共栅结构,并采用增益提高技术提高放大器的增益。共模反馈电路由开关电容共模反馈电路实现。模拟结果显示,其开环直流增益可达到106 dB,在负载电容为2 pF时单位增益频率达到了167 MHz,满足了对模数转换器的高速度和高精度的要求。 展开更多
关键词 全差动放大器 增益提高 共模反馈(CMFB) 数/模转换器
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部