期刊文献+
共找到26篇文章
< 1 2 >
每页显示 20 50 100
基于ISP微控制器的PLC实现方法 被引量:4
1
作者 朱宁西 张齐 《华南理工大学学报(自然科学版)》 EI CAS CSCD 北大核心 2003年第1期84-87,共4页
介绍采用带有ISP功能的微控制器实现可编程序控制器PLC的设计思路、硬件构成和实现方法 。
关键词 ISP PLC 可编程序控制器 在系统编程 微控制器 通用异步接收器/发送器 设计方法
在线阅读 下载PDF
基于FPGA的UART设计实现及其验证方法 被引量:14
2
作者 赵延 葛利嘉 双涛 《现代电子技术》 2008年第17期162-164,共3页
UART作为RS 232协议的控制接口得到了广泛的应用,基于FPGA实现的UART设计可以使系统更加紧凑、稳定。系统结构进行了模块化分解,使之适应自顶向下(Top Down)的设计方法。核心部分采用有限状态机(FSM)实现,使控制逻辑直观简单,提高了设... UART作为RS 232协议的控制接口得到了广泛的应用,基于FPGA实现的UART设计可以使系统更加紧凑、稳定。系统结构进行了模块化分解,使之适应自顶向下(Top Down)的设计方法。核心部分采用有限状态机(FSM)实现,使控制逻辑直观简单,提高了设计效率。通过与计算机间的数据通信对设计的功能进行了验证,在此基础上衍生出一种将UART模块嵌入FPGA芯片与计算机互联进行功能验证和调试的新方法。 展开更多
关键词 通用异步收发器 串口通信 现场可编程逻辑器件 有限状态机
在线阅读 下载PDF
基于FPGA的通用异步收发器设计 被引量:3
3
作者 林爱英 胡惠敏 贾树恒 《现代电子技术》 2011年第15期121-123,共3页
采用Verilog HDL语言作为硬件功能的描述,运用模块化设计方法分别设计了通用异步收发器(UART)的发送模块、接收模块和波特率发生器,并结合现场可编程门阵列(FPGA)的特点,实现了一个可移植的UART模块。该设计不仅实现了串行异步通信的主... 采用Verilog HDL语言作为硬件功能的描述,运用模块化设计方法分别设计了通用异步收发器(UART)的发送模块、接收模块和波特率发生器,并结合现场可编程门阵列(FPGA)的特点,实现了一个可移植的UART模块。该设计不仅实现了串行异步通信的主要功能,而且电路简单,工作稳定、可靠,可以将其灵活地嵌入到各个通信系统中。 展开更多
关键词 通用异步收发器 现场可编程门阵列 VERILOG HDL 串行通信
在线阅读 下载PDF
基于FPGA的UART设计与实现 被引量:4
4
作者 郭晓明 张德 《电声技术》 2010年第6期31-33,37,共4页
将UART的功能集成在FPGA芯片中,可使整个系统更为灵活、紧凑,减小整个电路的体积,提高系统的可靠性和稳定性。提出了一种基于FPGA的UART的实现方法,具体描述了发送、接收等模块的设计,恰当使用了fifo、有限状态机,实现了FPGA片上UART的... 将UART的功能集成在FPGA芯片中,可使整个系统更为灵活、紧凑,减小整个电路的体积,提高系统的可靠性和稳定性。提出了一种基于FPGA的UART的实现方法,具体描述了发送、接收等模块的设计,恰当使用了fifo、有限状态机,实现了FPGA片上UART的设计,给出了仿真结果,并且作为独立模块通过了DSP与计算机之间的数据通信测试。 展开更多
关键词 通用异步收发器 串口通信 现场可编程逻辑器件 有限状态机
在线阅读 下载PDF
一种抗单粒子翻转容错异步收发器电路设计 被引量:1
5
作者 杨海波 丁朋程 +4 位作者 苏弘 王晓辉 孔洁 赵红赟 杨振雷 《核电子学与探测技术》 CAS CSCD 北大核心 2014年第7期907-912,916,共7页
为了改善星载粒子探测装置异步收发器的抗单粒子翻转性能,提出了一种基于Actel Flash FPGA的解决异步收发器抗单粒子翻转和传输过程中检错和纠错问题的高可靠设计方案。基于Actel公司的Pro ASIC Plus系列APA600 FPGA,采用汉明码(Hamming... 为了改善星载粒子探测装置异步收发器的抗单粒子翻转性能,提出了一种基于Actel Flash FPGA的解决异步收发器抗单粒子翻转和传输过程中检错和纠错问题的高可靠设计方案。基于Actel公司的Pro ASIC Plus系列APA600 FPGA,采用汉明码(Hamming Code)和三模冗余(Triple Modular Redundancy,TMR)法相结合的方式对异步收发器进行容错设计,实现了一种新型的抗单粒子翻转电路。对于发送器模块,首先数据处理单元把发送的数据送到编码器中完成汉明码编码,之后将编码完成的数据分别发送给多数表决器中来表决得到数据送入串行发送器中,最后将并串转换的数据发送出去。对于接收器模块,通过串行接收器对接收数据进行串并转换,并将转换后的并行数据送入解码器,解码器对接收到码字进行译码,得到最终的信息数据。对设计进行误差注入仿真测试,结果表明所设计的容错异步串行收发器能够有效地容错,可以非常方便地应用到航空航天等辐射环境中,实现高可靠的系统设计。 展开更多
关键词 Flash FPGA 三模冗余 汉明码 异步收发器 容错 抗辐射
在线阅读 下载PDF
鱼雷数字信号处理机异步串口通信接口电路设计 被引量:7
6
作者 杨稳积 王新宏 《鱼雷技术》 2006年第5期31-34,共4页
高速数字信号处理芯片(DSP)在鱼雷数字信号处理领域得到了广泛的应用,在这类器件中,大部分没有异步通信串口,使得它和低速设备的通信受到限制。文中介绍了ADSP-21160数字信号处理芯片和TL16C752B两路通用异步接收/发送器(UART)接口芯片... 高速数字信号处理芯片(DSP)在鱼雷数字信号处理领域得到了广泛的应用,在这类器件中,大部分没有异步通信串口,使得它和低速设备的通信受到限制。文中介绍了ADSP-21160数字信号处理芯片和TL16C752B两路通用异步接收/发送器(UART)接口芯片的功能,给出了ADSP-21160通过TL16C752B与全雷管理中心、系统检查台进行异步串口通信的硬件连接电路原理图,设计了UART初始化软件和查询方式读/写数据流程,解决了高速DSP和全雷管理中心、系统检查台低速设备通过异步串口通信的问题。 展开更多
关键词 鱼雷 数字信号处理机(DSP) ADSP-21160 TL16C752B 异步通信 通用异步接收器/发送器(UART)
在线阅读 下载PDF
基于FPGA的通用异步收发器的设计 被引量:2
7
作者 陈永刚 杨海兴 《兰州交通大学学报》 CAS 2010年第1期16-20,共5页
随着FPGA/CPLD器件在控制领域的广泛使用,开发嵌于FPGA/CPLD器件内部的通用异步收发器,以实现FPGA/CPLD开发系统与PC机之间的数据通信成为当前FPGA/CPLD领域的一个研究热点.利用Altera公司的Cyclone系列EP1C3T144芯片及QuartusⅡ7.1开... 随着FPGA/CPLD器件在控制领域的广泛使用,开发嵌于FPGA/CPLD器件内部的通用异步收发器,以实现FPGA/CPLD开发系统与PC机之间的数据通信成为当前FPGA/CPLD领域的一个研究热点.利用Altera公司的Cyclone系列EP1C3T144芯片及QuartusⅡ7.1开发环境设计,实现了符合RS-232标准的UART的设计.详细论述了UART的组成及各模块工作原理,给出了各主要模块的时序仿真结果.功能验证结果表明:所设计的UART能正确完成串行数据的收发. 展开更多
关键词 通用异步收发器 FPGA
在线阅读 下载PDF
基于FPGA的通用异步收发机的设计 被引量:3
8
作者 赵权 刘翠玲 《北京工商大学学报(自然科学版)》 CAS 2008年第1期53-56,共4页
阐述了通用异步收发机(UART)异步串行通信原理,介绍了实现UART异步串行通信的硬件接口电路及各部分硬件模块,同时还介绍了用硬件描述语言Verilog来开发UART通信接口电路模块的方法.研究基于Verilog语言,结合有限状态机的设计方法来实现U... 阐述了通用异步收发机(UART)异步串行通信原理,介绍了实现UART异步串行通信的硬件接口电路及各部分硬件模块,同时还介绍了用硬件描述语言Verilog来开发UART通信接口电路模块的方法.研究基于Verilog语言,结合有限状态机的设计方法来实现UART,将其核心功能集成到现场可编程门阵列(FPGA)上,使其整体设计紧凑、小巧,实现的UART功能稳定、可靠;同时,与其他设计方法相比较,利用有限状态机的方法具有结构模式直观简单,设计流程短,程序层次分明,易综合,可靠性高等优点,这种方法必将在电子设计自动化(EDA)技术中发挥重要作用. 展开更多
关键词 VERILOGHDL 通用异步收发机 现场可编程门阵列 状态机
在线阅读 下载PDF
一种新的DSP与PC机串行通信设计方案 被引量:1
9
作者 张坤 张冠男 王树勋 《电声技术》 北大核心 2004年第7期37-39,共3页
目前大多数数字信号处理器(DSP)芯片上只提供2~3个同步串行接口,并不支持通用异步接口(UART)标准,其与微机及其它设备串行通信时,必须在DSP上扩展异步串行接口.针对DSP与PC机实时交换数据的通信接口标准不兼容的问题,以TMS320VC5402为... 目前大多数数字信号处理器(DSP)芯片上只提供2~3个同步串行接口,并不支持通用异步接口(UART)标准,其与微机及其它设备串行通信时,必须在DSP上扩展异步串行接口.针对DSP与PC机实时交换数据的通信接口标准不兼容的问题,以TMS320VC5402为例提出了一种串行通信设计方案,实现了DSP多通道缓冲串行口(McBSP)与PC机RS232接口的全双工通信. 展开更多
关键词 数字信号处理器 多通道缓冲串行口 通用异步接口
在线阅读 下载PDF
船舶操纵模拟器中通信模块的设计和应用 被引量:3
10
作者 余枫 李志华 +1 位作者 刘秀文 尹勇 《信息技术与信息化》 2008年第4期22-24,共3页
针对船舶操纵模拟器中主机和硬件控制台之间实时通信的特点,选用EXAR公司生产的XR16L788通用异步接收/发射器,制定了串口扩展通信方案并予以实现。试验结果表明该方案可以满足目前船舶操纵模拟器控制台和主机间实时通信的要求。
关键词 船舶操纵模拟器 通用异步收发器 实时通信
在线阅读 下载PDF
一种基于DSP+UART架构的语声IC开发系统
11
作者 高红亮 张国忠 周晟 《现代电子技术》 2006年第2期31-33,36,共4页
简要分析了当前语声IC开发存在的问题,并针对这些问题提出了一种基于DSP+UART架构的语声IC开发系统方案。对UART(通用异步接受发送)器件TL16C550BN,语声IC———ISD4004等器件的特点做了简要介绍。在硬件电路设计部分,对如何通过TL16C55... 简要分析了当前语声IC开发存在的问题,并针对这些问题提出了一种基于DSP+UART架构的语声IC开发系统方案。对UART(通用异步接受发送)器件TL16C550BN,语声IC———ISD4004等器件的特点做了简要介绍。在硬件电路设计部分,对如何通过TL16C550BN实现PC机与DSP之间的通信、SPI接口以及DSP与语声IC之间的接口电路均做了详细介绍。还对系统上、下位机软件的实现做了具体分析。利用本文介绍的语声IC开发系统对语声IC进行开发将更为便捷、灵活,具有较大的实用意义。 展开更多
关键词 数字信号处理器 语声IC 通用异步接收发送 多通道缓冲串口
在线阅读 下载PDF
微型计算机间通信方法的研究
12
作者 陈如琪 舒后 刘犇 《北京印刷学院学报》 2004年第4期27-29,45,共4页
分析微型计算机的通信方式,提出利用微型计算机中的异步接收发送器进行两台微型计算机间通信的方法,并用汇编语言编程实现了微型计算机间的通信功能。
关键词 微型计算机 异步接收发送器 通信方法
在线阅读 下载PDF
DSP技术在发射机调试设备中的应用研究
13
作者 蒋敏玉 吴静 《现代雷达》 CSCD 北大核心 2011年第11期73-76,共4页
常规雷达发射机调试设备针对性强,不同产品之间通用性较差。文中介绍了一种新型发射机通用调试设备,从硬件及软件设计两方面详细描述了其设计思路,阐述其系统组成及工作原理,并着重描述了数字信号处理器在增强型脉宽调制模块及串行接口... 常规雷达发射机调试设备针对性强,不同产品之间通用性较差。文中介绍了一种新型发射机通用调试设备,从硬件及软件设计两方面详细描述了其设计思路,阐述其系统组成及工作原理,并着重描述了数字信号处理器在增强型脉宽调制模块及串行接口模块两方面的应用研究,给出了多路相参脉冲及双路串行口通信的具体实现方法。 展开更多
关键词 数字信号处理器 增强型脉宽调制模块 串行通信接口模块 通用异步收发器
在线阅读 下载PDF
DSP的软件UART实现 被引量:5
14
作者 杨勇涛 赵雅兴 《半导体技术》 CAS CSCD 北大核心 2003年第10期61-64,共4页
介绍了ANALOG DEVICE公司的16位定点DSP与标准RS-232设备进行数据交换时,如何采用软件模拟的方式实现通用异步收发器,并就两种方式的优缺点进行了讨论,给出了主要程序流程图。
关键词 DSP 通用异步收发器 串口 UART 数字信号处理器 串行通信
在线阅读 下载PDF
基于NIOSⅡ的多串口数据通信的实现 被引量:5
15
作者 向乐乐 卢艳娥 《电子设计工程》 2011年第2期24-26,共3页
串口传输常用于基于FPGA和DSP结构的信号处理板和外部设备之间的数据交换。以GPS RTK定位应用为基础,针对单个串口全双工传输不足以应对多种数据类型同时输入输出的情形,设计并实现了一种面向多串口不同类型数据的传输方案。该方案通过... 串口传输常用于基于FPGA和DSP结构的信号处理板和外部设备之间的数据交换。以GPS RTK定位应用为基础,针对单个串口全双工传输不足以应对多种数据类型同时输入输出的情形,设计并实现了一种面向多串口不同类型数据的传输方案。该方案通过增加串口控制寄存器实现单个中断信号即可控制所有串口,采用乒乓交替读写实现数据持续高速输入。测试表明该方案可独立对各串口进行配置,可同时实现GPS定位结果、差分GPS修正数据与外界的交换以及用户控制命令的输入,并且可减少硬件调试时间,节约硬件资源。 展开更多
关键词 串口通信 通用异步接收/发送装置 现场可编程门阵列 可编程片上系统 实时动态差分
在线阅读 下载PDF
基于Verilog HDL的UART模块设计与仿真 被引量:2
16
作者 魏巍 赵红东 《电子设计工程》 2010年第5期155-157,共3页
通用异步收发器UART常用于微机和外设之间的数据交换,针对UART的特点,提出了一种基于Verilog HDL的UART设计方法。采用自顶向下的设计路线,结合状态机的描述形式,使用硬件描述语言设计UART的顶层模块及各个子模块,从而使整个设计更加紧... 通用异步收发器UART常用于微机和外设之间的数据交换,针对UART的特点,提出了一种基于Verilog HDL的UART设计方法。采用自顶向下的设计路线,结合状态机的描述形式,使用硬件描述语言设计UART的顶层模块及各个子模块,从而使整个设计更加紧凑、可靠。同时采用参数化的设计方法,增强系统的可移植性。仿真结果表明,该系统可支持标准异步串行传输RS-232协议,可集成到FPGA芯片中使用。 展开更多
关键词 VERILOG HDL 通用异步收发器(UART) 状态机 仿真
在线阅读 下载PDF
RS422通信接口卡的设计与实现 被引量:5
17
作者 唐茂华 《电讯技术》 北大核心 2004年第5期161-165,共5页
介绍了四通道的RS422通信接口卡设计与实现。该接口卡可以用于高速的数据通信中。选择的通信接口芯片允许多达128个同样的接口芯片接在同一总线上,为多机通信的实现提供了极大的方便。文中还描述了Windows98下的通信程序的实现方法。
关键词 通信接口 RS422 WINDOWS98 通信程序 接口卡 接口芯片 总线 四通道 数据通信 多机通信
在线阅读 下载PDF
FPGA与DSP接口(UART)的设计实现与验证 被引量:3
18
作者 苏漪 谭潭 《无线电工程》 2009年第10期45-47,共3页
通用异步收发器(Universal Asynchronous Receiver/Transmitter,UART)作为RS232协议的的控制接口得到广泛应用,基于FPGA实现的UART设计可以使系统更加紧凑、稳定。对系统结构进行了模块化分解,使之适应自顶向下的设计方法。通过与DSP间... 通用异步收发器(Universal Asynchronous Receiver/Transmitter,UART)作为RS232协议的的控制接口得到广泛应用,基于FPGA实现的UART设计可以使系统更加紧凑、稳定。对系统结构进行了模块化分解,使之适应自顶向下的设计方法。通过与DSP间的数据通信对设计功能进行了验证,在此基础上衍生出一种将UART模块嵌入FGPA芯片与DSP互联进行功能验证和调试的新方法。 展开更多
关键词 通用异步收发器 FPGA DSP
在线阅读 下载PDF
利用UART对FPGA进行升级的方法 被引量:3
19
作者 常亮 毕今朝 蒋佳奇 《吉林大学学报(信息科学版)》 CAS 2020年第3期286-290,共5页
为节省FPGA(Field Programmable Gate Array)升级工作的时间和成本,设计了一种利用UART(Universal Asynchronous Receiver/Transmitter)替代传统JTAG(Joint Test Action Group)方式升级的FPGA程序方法,该设计主要由Xilinx FPGA、UART芯... 为节省FPGA(Field Programmable Gate Array)升级工作的时间和成本,设计了一种利用UART(Universal Asynchronous Receiver/Transmitter)替代传统JTAG(Joint Test Action Group)方式升级的FPGA程序方法,该设计主要由Xilinx FPGA、UART芯片、Flash芯片和串口连接线等组成。通过将MicroBlaze处理器、ICAP(Internal Configuration Access Port)、IP(Intellectual Property)核及UART控制模块等集成在FPGA芯片中实现可编程片上系统的搭建。同时采用MultiBoot双镜像技术,实现了即使在更新失败的情况下,依旧可加载备份镜像保证系统正常工作,以此保证设计的稳定性。实验结果表明,此设计可以替代传统FPGA升级方法,节省升级工作的时间和成本。本设计具有更新效率高、维护成本低、稳定性高等优点,且可用于FPGA远程更新。 展开更多
关键词 FPGA芯片 UART芯片 MultiBoot双镜像 可编程片上系统
在线阅读 下载PDF
基于CPLD的时间信号精确同步研究
20
作者 周永亮 王军民 +1 位作者 薛良玉 胡文宝 《石油天然气学报》 CAS CSCD 北大核心 2011年第4期105-108,118,共4页
电磁波阵列数据采集系统要配合井中大功率电磁脉冲源使用,为了能够严格同步发射地震波、采集反射波,需要精确的时间同步信号。主要论述在复杂可编程逻辑器(CPLD)的控制下,结合恒温晶振(OCXO),实现全球定位系统(GPS)失效情况时的精确时... 电磁波阵列数据采集系统要配合井中大功率电磁脉冲源使用,为了能够严格同步发射地震波、采集反射波,需要精确的时间同步信号。主要论述在复杂可编程逻辑器(CPLD)的控制下,结合恒温晶振(OCXO),实现全球定位系统(GPS)失效情况时的精确时间同步。在设计中采用CPLD作为GPS和OCXO同步时钟的控制和数据处理CPU,加速数据处理进度,提高了同步精度,在GPS失效时实现秒脉冲的平滑切换。且用CPLD取代在同步时钟设计中应用较多的单片机结构,使系统更小功耗更低。 展开更多
关键词 复杂可编程逻辑器 全球定位系统 恒温晶振 通用异步接收发送器
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部