半导体技术快速发展,双倍数据速率同步动态随机存取存储器(Double Data Rata Synchronous Dynamic Random Access Memory,DDR SDRAM)的信号完整性问题已成为设计难点。文中提出了一种基于ANSYS软件和IBIS 5.0模型的DDR4 SDRAM信号完整...半导体技术快速发展,双倍数据速率同步动态随机存取存储器(Double Data Rata Synchronous Dynamic Random Access Memory,DDR SDRAM)的信号完整性问题已成为设计难点。文中提出了一种基于ANSYS软件和IBIS 5.0模型的DDR4 SDRAM信号完整性仿真方法。利用IBIS 5.0模型中增加的复合电流(Composite Current)、同步开关输出电流等数据,对DDR4 SDRAM高速电路板的信号完整性进行更准确的仿真分析。仿真结果表明:高速信号在经过印制板走线和器件封装后,信号摆幅和眼图都有明显恶化;在仿真电路的电源上增加去耦电容后,信号抖动和收发端同步开关噪声(Synchronous Switching Noise,SSN)都得到明显改善;在不加去耦电容的情况下,将输入信号由PRBS码换成DBI信号,接收端的同步开关噪声有所改善,器件功耗可以降为原来的一半。展开更多
随着运动体捕捉对嵌入式系统要求的提高,传统方法对分辨率、采集速度难以兼顾.把运动物捕捉分成对分辨率和速度侧重不同的运动检测和目标提取两个部分,利用有源像素结构APS-CMOS图像传感器可随机接入图像缓存的硬件特性,在数字信号处理(...随着运动体捕捉对嵌入式系统要求的提高,传统方法对分辨率、采集速度难以兼顾.把运动物捕捉分成对分辨率和速度侧重不同的运动检测和目标提取两个部分,利用有源像素结构APS-CMOS图像传感器可随机接入图像缓存的硬件特性,在数字信号处理(digital signal processing,DSP)平台上实现两个阶段特点各异的工作模式切换.这样就使得整个系统的采集速度和目标分辨率同时得到兼顾.而且,此方法使用一般器件就可实现传统方法需要高性能器件才能达到的技术指标.展开更多
文摘随着运动体捕捉对嵌入式系统要求的提高,传统方法对分辨率、采集速度难以兼顾.把运动物捕捉分成对分辨率和速度侧重不同的运动检测和目标提取两个部分,利用有源像素结构APS-CMOS图像传感器可随机接入图像缓存的硬件特性,在数字信号处理(digital signal processing,DSP)平台上实现两个阶段特点各异的工作模式切换.这样就使得整个系统的采集速度和目标分辨率同时得到兼顾.而且,此方法使用一般器件就可实现传统方法需要高性能器件才能达到的技术指标.