摘要
为改善航空设备中时钟源抖动性能,针对时钟源产生电路——数字锁相环,提出了一种理论分析方法。该理论分析方法基于数字锁相环的Z域模型,通过逆Z变换,推导出数字锁相环内噪声在时间域上的响应公式。在响应公式的帮助下,分析数字锁相环环路参数对输出时钟抖动性能的影响,进而为设计高性能数字锁相环提供指导。为验证该理论分析方法,本文利用MATLAB语言搭建了数字锁相环的行为级模型。仿真结果表明,该方法可以明显改善数字锁相环的抖动性能。
To improve the performance of the clock source in avionics, a theoretic analysis method is pro- posed to focuse on the clock source generator, digital phase-locked loop (DPLL). Based on the DPLL z- domain model, the theoretic analysis deduces the time-domain response formulas of the noises in DPLL. With the help of the response formulas, the effects of DPLL loop parameters on the jitter performance are analyzed to guide the DPLL design. To verify the theoretic analysis, a DPLL behavior model is de- veloped in MATLAB. The simulation results show that the jitter performance of DPLL with the opti- mum filter parameters is improved significantly.
出处
《南京航空航天大学学报》
EI
CAS
CSCD
北大核心
2012年第1期87-92,共6页
Journal of Nanjing University of Aeronautics & Astronautics
基金
国家自然科学基金(61076019
61106029)资助项目
江苏省科技支撑计划(BE2010003)资助项目
关键词
数字锁相环
抖动
环路增益
digital phase-locked loop
jitter
loop gain
作者简介
通讯作者:吴宁,女,教授,博士生导师,1956年2月生,E-mail:wunee@nuaa.edu.cn。