期刊文献+

基于FPGA的高速RS译码器设计 被引量:1

Design of the high speed RS decoder based on FPGA
在线阅读 下载PDF
导出
摘要 提出了一种基于RiBM算法的RS(255,223)高速译码器设计方案,并采用FPGA和VerilogHDL实现了该译码器。译码器采用三级流水线结构实现,其中关键方程求解模块采用RiBM算法,具有译码速度快、占用硬件资源少等优点。仿真结果验证了该译码器设计方案的有效性和可行性。 The design proposal of the RS (255,223) high speed decoder based on RiBM algorithm is put forward, and the decoder is implemented with FPGA and Verilog HDL. The decoder has advantages of high decoding speed and occupancy less hardware resources, which is realized with three-level pipeline structure and the module of key equation solution is implemented with RiBM algorithm. The simulation result validates the validity and feasibility of the design proposal of the decoder.
出处 《电子技术应用》 北大核心 2010年第11期66-68,共3页 Application of Electronic Technique
关键词 RS(255 223) FPGA RiBM算法 RS(255,223) FPGA RiBM algorithm
作者简介 殷爱菡,女,1963年生,教授,主要研究方向:光通信技术。 刘方仁,男,1986年生,硕士研究生,主要研究方向:光通信技术。 陈燕燕,女,1986年生,硕士研究生,主要研究方向:光通信技术。
  • 相关文献

参考文献4

二级参考文献20

共引文献18

同被引文献5

  • 1Zhang Xin ,Lu Liru, FUNADA R, et al.Physical layer design and performance analysis on multi-Gbps millimeter-wave WLAN system[C].IEEE Int.Conf.on Comm.Syst.,2010:92-96.
  • 2Gao Bo, Xiao Zhenyu, Zhang Changming, et al.Performance comparison of channel coding for 60 GHz SC-PHY and a muhigigabit Viterbi decoder[C].IEEE Int.Conf.on Comp. Problem-Solving, 2011 : 714-718.
  • 3BLACK P J, MENG T H.A 1-Gb/s,four-state, sliding block viterbi decoder[J].IEEE J.Solid-State Circuits, 1997, 32(6) : 797-805.
  • 4IEEE 802.15.3c :Wireless medium access Control(MAC) and physical layer(PHY) specifications for high rate wireless personal area networks (WPANs) [ S ]. 2009.
  • 5陶杰,王欣,张天辉.基于VHDL语言的卷积码和Viterbi译码的实现[J].微型机与应用,2012,31(16):3-5. 被引量:3

引证文献1

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部