摘要
采用ADC+FPGA+DSP模式设计了一种正弦调频连续波雷达数字中频信号处理机。该处理机利用了数字接收机和恒虚警检测(CFAR)原理实现了目标多普勒信号提取、检测和存储,具有体积小、功耗低、可靠性高等特点,且具有一定的灵活性和可扩展性。介绍了处理机各组成部分的功能及参数选择,并分析了处理机所用的恒虚警检测算法。测试结果表明,该处理机克服了采用模拟接收电路的固有缺点,提高了通道一致性和测量精度。
A digital IF signal processing system for sinusoid -FM -CW radar is designed based on ADC + FPGA + DSP model. This signal processing system realizes the acquiring, detection and storage of target' s Doppler signal using digital receiver and CFAR detection theory. It has the characters of small size, low power consumption and high reliability. It also has some kind of agility and expansibility. The function and parameter choice of the signal processing system is introduced, and then the algorithm of CFAR detection is analyzed. It is proved by experiments that the signal processing system overcomes the inherent disadvantage of the analog receiver circuits, increases the channel consistency and measuring precision.
出处
《电讯技术》
2007年第6期60-64,共5页
Telecommunication Engineering
作者简介
王旭(1974-),男,1998年4月在北京理工大学电子工程系获得工学硕士学位,现为北京理工大学信息科学技术学院讲师,主要研究方向为雷达数字信号处理,(电子信箱)wangxu@bit.edu.cn;
吴嗣亮(1964-),男,1995年12月在哈尔滨工业大学无线电工程系获得工学博士学位,现任北京理工大学信息科学技术学院学院教授、博士生导师,中国电子学会高级会员,主要从事雷达系统理论与技术、电子系统仿真与信号模拟、现代信号处理理论与应用、扩频信号处理理论与技术及其在无线电测控与卫星导航定位中的应用等方面的研究;
毛二可(1934-),男,中国工程院院士,教授、博士生导师,北京电子学会副理事长,主要研究方向为雷达系统和信号处理。