期刊文献+

64位RISC微处理器的结构设计 被引量:4

Structure Design of A 64-BIT RISC Microprocessor
在线阅读 下载PDF
导出
摘要 文章介绍了一种64位RISC微处理器的结构设计。采用MIPS指令集,详细分析该处理器的各主要功能单元,五级流水线控制,并对该设计中潜在流水线冒险问题提供完整解决方案,最后通过在线仿真调试及配置FPGA验证了设计的正确性。 Introduce to a 64-bit RISC microprocessor design. Hire MIPS instruction system, analysis the function of each module in details. five pipeline stage control, give excellent solution for pipeline hazard. Pass the software simulation and FPGA validation.
出处 《微电子学与计算机》 CSCD 北大核心 2005年第4期72-74,77,共4页 Microelectronics & Computer
基金 国家863计划项目(2002AA1Z1020)
关键词 RISC 微处理器 存储器管理单元 五级流水线 体系结构 RISC, Microprocessor, MMU(memory management unit), Five pipeline stage, Architecture
  • 相关文献

参考文献6

  • 1张盛兵,高德远.NRS4000微处理器的可测试性设计[J].西北工业大学学报,1999,17(3):344-349. 被引量:4
  • 2WilliamStallings.Computer Organization And Architecture Designing for Performance[M].北京:清华大学出版社,1997.447-451.
  • 3JohnL Hennessy DavidA Patterson.Computer OrganizationDesign The Hardware/Software Interface[M].北京:机械工业出版社,1999..
  • 4David A. Patterson. Computer Architecture a Quantitative Approach[M].北京:机械工业出版社,1996:C13~C15.
  • 5Abnous A, Bagherzadeh N. Pipelining and Bypassing in a VLSI Processor.[J]. IEEE Trans Parallel D is-tributed Syst,1994, 5(6): 658~664.
  • 6Roesgen J P. The ADSP-2100 DSP microprocessor[J]. IEEE Micro, 1986, 12: 48~49.

共引文献3

同被引文献24

  • 1王晶,王月,孙越强.国产SOI 1750A微处理器抗辐射效应模拟试验[J].微计算机信息,2008,24(2):268-270. 被引量:3
  • 2陈微,戴葵,刘芳.可靠性微处理器设计关键技术研究[J].华中科技大学学报(自然科学版),2005,33(z1):111-113. 被引量:3
  • 3汪永威,樊晓桠,黄小平.32位RISC微处理器中分支预测器的硬件实现[J].计算机应用研究,2009,26(2):419-421. 被引量:3
  • 4贾琳,樊晓桠.32位RISC微处理器流水线设计[J].计算机工程与应用,2005,41(14):115-117. 被引量:7
  • 5冯海涛,王永纲,石江涛,颜天信,王砚方.基于FPGA的32位整数微处理器的设计与实现[J].小型微型计算机系统,2005,26(6):1113-1117. 被引量:3
  • 6Nahmsuk O, Shirvani P P, McCluskey E J. Controlflow checking by software signatures [J]. IEEE Transactions on Reliability Special Section on Fault TolerantVLSI Systems,2002, 51(1): 111-122.
  • 7Myler H R, Shabbir A Bagasrawala, Naresh V Narayana. A concurrent processing approach for software defined radio baseband design[C]. Technical, Professional and Student Development Workshop, 2005 IEEE Region 5 and lEEE Denver Section, 2005.
  • 8Zhou Xiao-fang, Zhao Shuang, Lu Wen-qing, et al. Reconfigutable baseband processing platform for communication systems [ C ]. Circuits and Systems, APCCAS 2008, IEEE Asia Pacific Conference on, 2008.
  • 9John L Hennessy, David A Pattcrson written, Zheng Wei-min, Tang Zhi-zhong, Wang Dong-sheng translated. Computer architecture: a quantitative approach(Third Edition) [M]. Beijing: Publishing House of Electronic Industry, 2004.
  • 10Steven S Muchnick written, Zhao Ke-jia, Shen Zhi-yu translated. Advanced compiler design and implementation[M]. Beijing: China Machine Press, 2005.

引证文献4

二级引证文献7

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部