期刊文献+

基于FPGA技术的板间DSP高速数据通道链路口的设计 被引量:6

FPGA-Based Design of a High-Speed Data-Channel Link-Port Between DSP's on Different Boards
在线阅读 下载PDF
导出
摘要  提出并实现了DSP板间的高速数据通道链路(Link)口。它采用低电压差分信号(LVDS)协议,把DSP的64b*30MHz数据流转换成4b*600MHz数据流进行板间传输。链路口基于Altera公司的APEXII系列FPGA实现,并很好地应用于TI公司C6414DSP的板间高速数据传输。该设计已成功应用在运动目标红外凝视探测识别跟踪处理器上。 A high-speed data-channel link-port between DSP's is proposed and implemented. Using LVDS(low voltage differential signaling)protocol, the link-port transforms the 64 b*30 MHz data stream from DSP into (4 (b*)) 600 MHz data stream, which is connected to other link-ports on different boards. Implemented on Altera's APEXII series FPGA, the link-port performs well on TI C6414 DSP. The design has been applied to a moving target infrared image processor.
出处 《微电子学》 CAS CSCD 北大核心 2004年第5期543-546,共4页 Microelectronics
基金 国家自然科学基金资助项目(60135020) 国家重点预研项目(413010702)。
  • 相关文献

参考文献3

  • 1TI. TMS320C6000 Peripherals Reference Guide [Z].2001.
  • 2Cataldo A. FPGA vendors close in on 3-Gbit/s serial I/O [J] . Electronic Engineering Times, 2002,(1213): 4-5.
  • 3Altera. Alter Databook for APEXII, APEX, MERCURY, ACEX and 7KB Series [Z]. 2001.

同被引文献32

引证文献6

二级引证文献19

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部