期刊文献+

可编程计数器8253软核的设计与实现

Design and Implement of the Programmable Counter8253 Soft Core
在线阅读 下载PDF
导出
摘要 鉴于8253计数器在某武器装备中的重大应用价值,详细地论述了利用VHDL硬件描述语言,并在QuartusⅡ工具的帮助下,设计了可编程定时器软核,软核通过仿真后,下载到Altera的FPGA中。从而使得8253计数器的实现不再局限于传统的专用集成电路(ASIC)。整个设计针对提升传统8253配合单片机或接口板中控制电路的性能,提供了一种很好的解决方案。设计的特点:采用从上至下、模块化的设计方法。 鉴于8253计数器在某武器装备中的重大应用价值,详细地论述了利用VHDL硬件描述语言,并在QuartusⅡ工具的帮助下,设计了可编程定时器软核,软核通过仿真后,下载到Altera的FPGA中。从而使得8253计数器的实现不再局限于传统的专用集成电路(ASIC)。整个设计针对提升传统8253配合单片机或接口板中控制电路的性能,提供了一种很好的解决方案。设计的特点:采用从上至下、模块化的设计方法。
出处 《火力与指挥控制》 CSCD 北大核心 2012年第S1期83-85,共3页 Fire Control & Command Control
关键词 VHDL FPGA IP软核 Quartus 8253计数器 VHDL FPGA IP soft core Quartus Ⅱ 8253 counter
  • 相关文献

参考文献6

二级参考文献11

  • 1张义伟,韩威.可编程定时计数器8254的IP软核设计[J].舰船电子工程,2005,25(2):68-71. 被引量:2
  • 2Xilinx Corporation. FPGA 与 ASIC 对比 [S]. Xilinx, 2008.
  • 3Intel Corporation. 8253 - Programmable Interval Timer [S]. 1986.
  • 4Zinunerman R. Binary Adder Architectures for Cell - based VLSI and their Synthesis [D]. Swiss Federal Institute of Technology ,Zurich, 1997:67 - 91.
  • 5[美]Samir Palnikar.Verilog-HDL数字设计与综合[M].2版.北京:电子工业出版社,2004.
  • 6[美]Michael D Ciletti.Verilog-HDL高级数字设计[M].北京:电子工业出版社,2004.
  • 7[美]Micheal John Sebatian Smith.专用集成电路[M].第2版.北京:电子工业出版社,2004.
  • 8[美] Barry P Brey. Intel Microprocessors: Architecture, Programming and Interfacing[M]. Sixth Edition,2003.
  • 9何立民.MCS-51系列单片机应用系统设计-系统配置与接口技术[M].北京:北京航空航天大学出版社,1996.
  • 10徐光辉等编著,徐志军.大规模可编程逻辑器件及其应用[M]电子科技大学出版社,2000.

共引文献10

相关作者

内容加载中请稍等...

相关机构

内容加载中请稍等...

相关主题

内容加载中请稍等...

浏览历史

内容加载中请稍等...
;
使用帮助 返回顶部