摘要
目前逐次逼近型模数转换器(SAR ADC)已经成为低功耗数模混合集成电路中模数转换器的首选架构,其中的核心模块—高性能比较器的功耗大小直接决定了SAR ADC的整体功耗。文章从低功耗SAR ADC系统出发,聚焦高性能低功耗电压域和时间域比较器的发展历程与最新研究进展,总结了通过优化SAR逻辑实现低功耗比较器的技术方法。该综述为数模混合电路设计者了解并掌握SAR ADC中高性能低功耗比较器技术提供有力参考。
The successive approximation analog-to-digital converter(SAR ADC)has become the preferred architecture of ADC in low power digital-analog hybrid integrated circuit.As the core module,the power of high performance comparator directly determines the overall power dissipation of SAR ADC.Starting from the low power SAR ADC system,this work focused on the development histories and latest research progresses of high performance low power voltage and time domain comparators,and summarized the techniques of realizing low power comparator by optimizing SAR logic.This work could help mixed-signal circuit designers understand the new techniques of low power comparator in SAR ADC.
作者
姚宇豪
姜梅
YAO Yuhao;JIANG Mei(College of Electronics and Information Engineering,Shenzhen University,Shenzhen,Guangdong 518061,P.R.China)
出处
《微电子学》
CAS
北大核心
2023年第3期492-499,共8页
Microelectronics
基金
广东省重点科技产业质量基础共性技术研究及应用(2020B0404030004)
关键词
逐次逼近
模数转换器
低功耗
数模混合集成电路
比较器
successive approximation
analog-to-digital converter
low power
digital and analog hybrid integrated circuit
comparator
作者简介
姚宇豪(1998—),男(汉族),四川成都人,硕士研究生,研究方向为模数转换器设计。