期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
用于流水线ADC的无采样保持运放前端电路 被引量:3
1
作者 陈迪平 张仁梓 +2 位作者 曹伦武 陈卓俊 曾健平 《湖南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2020年第10期86-91,共6页
为了降低流水线模数转换器功耗与提升输入信号范围,设计了一种无采样保持运放前端电路.移除采样保持运放降低了功耗,并改进开关时序进一步降低电路功耗;同时改进传统开关电容比较器输入,使得模数转换器可达到0~3.3 V满电源电压的量化范... 为了降低流水线模数转换器功耗与提升输入信号范围,设计了一种无采样保持运放前端电路.移除采样保持运放降低了功耗,并改进开关时序进一步降低电路功耗;同时改进传统开关电容比较器输入,使得模数转换器可达到0~3.3 V满电源电压的量化范围.将设计的无采样保持运放前端电路应用在一款低功耗12位50 MS/s流水线模数转换器进行验证,采用0.18μm 1P6M工艺进行流片,芯片面积为1.95 mm2.测试结果表明:3.3 V电压下,采样率为50 MS/s、输入信号频率为5.03 MHz时,信噪失真比(SNDR)为64.67 dB,无杂散动态范围(SFDR)为72.9 dB,功耗为65 mW. 展开更多
关键词 流水线模数转换器 无采样保持运放 孔径误差 开关电容比较器
在线阅读 下载PDF
基于模型设计的数字下变频系统的实现 被引量:1
2
作者 卢文涛 黄嵩人 《计算机工程与设计》 北大核心 2015年第10期2695-2699,共5页
为实现对高速中频数字信号的降频、降速和滤波,得到低速零中频的数字基带信号,利用Matlab的Simulink工具箱中的DSP Builder的高级模块库设计模型系统,在模型系统中加入时钟频率和通道数等顶级设计约束脚本,设计优化流水线的RTL系统。给... 为实现对高速中频数字信号的降频、降速和滤波,得到低速零中频的数字基带信号,利用Matlab的Simulink工具箱中的DSP Builder的高级模块库设计模型系统,在模型系统中加入时钟频率和通道数等顶级设计约束脚本,设计优化流水线的RTL系统。给出Matlab与Modelsim仿真的结果分析以及综合、布局布线后的占用资源的对比,仿真结果表明了该系统设计方案和参数设置的正确性与实时性。 展开更多
关键词 数字下变频 软件无线电 现场可编程门阵列 数字控制振荡器 采样率转换 SIMULINK
在线阅读 下载PDF
一种内嵌于DSP芯片的高耐压ECAN驱动器
3
作者 董刚 黄嵩人 +2 位作者 陈迪平 杨翠灵 易峰 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2019年第1期137-142,共6页
采用中芯国际0.18μm CMOS集成电路工艺,设计了一种内嵌于数字信号处理器芯片的高耐压增强型控制器局域网驱动器。基于控制器局域网总线通信协议,通过堆叠式高耐压驱动技术及浮动衬底技术,实现了CMOS集成电路标准工艺下高耐压驱动器设计... 采用中芯国际0.18μm CMOS集成电路工艺,设计了一种内嵌于数字信号处理器芯片的高耐压增强型控制器局域网驱动器。基于控制器局域网总线通信协议,通过堆叠式高耐压驱动技术及浮动衬底技术,实现了CMOS集成电路标准工艺下高耐压驱动器设计,避免了高压工艺造成的成本增加;通过端口电压内串至输出驱动电路控制模块,解决了输出端口静电放电问题,省去了传统方案额外的端口静电保护电路,降低了芯片面积开销。流片结果表明,该结构符合控制器局域网总线通信要求,端口静电放电测试达到静电敏感等级的3B级,满足了应用需求。 展开更多
关键词 增强型控制器局域网 驱动器 高耐压 数字信号处理器
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部