期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于AHB总线的嵌入式中断控制器设计 被引量:3
1
作者 晏敏 戴荣新 +3 位作者 蔡益军 徐欢 郑乾 程呈 《计算机工程》 CAS CSCD 2014年第6期1-4,共4页
针对嵌入式系统集成度高、专用性强的特点,设计一种基于AHB总线的嵌入式中断控制器。采用AHB总线接口,增强中断控制器的通用性和可移植性,ARM处理器通过AHB总线访问中断寄存器,实现中断检测、响应、处理以及优先级的配置。该设计采用ver... 针对嵌入式系统集成度高、专用性强的特点,设计一种基于AHB总线的嵌入式中断控制器。采用AHB总线接口,增强中断控制器的通用性和可移植性,ARM处理器通过AHB总线访问中断寄存器,实现中断检测、响应、处理以及优先级的配置。该设计采用verilog-HDL语言编写,利用SMIC的0.18μm CMOS工艺进行逻辑电路综合和布局布线。测试结果表明,在正常工作条件下,该中断控制器的功耗为5.36 mW,在50 MHz时钟下完成一次中断操作最多需要0.7μs,可满足实时性和低功耗的要求。 展开更多
关键词 嵌入式系统 AHB总线 中断控制器 优先级 实时性 低功耗
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部