期刊文献+
共找到274篇文章
< 1 2 14 >
每页显示 20 50 100
集成电路版图中的多边形匹配比较研究
1
作者 史峥 高晓莹 +1 位作者 任杰 施怡雯 《机电工程》 CAS 2007年第10期32-35,共4页
光学邻近校正是最重要的分辨率增强技术,而对光学邻近校正后的版图修正逐渐成为提高集成电路版图质量的必需步骤。提出了一种用于post-OPC版图(做过OPC的版图)修正的多边形匹配比较的线性算法。算法通过比较pre-OPC和post-OPC的版图,提... 光学邻近校正是最重要的分辨率增强技术,而对光学邻近校正后的版图修正逐渐成为提高集成电路版图质量的必需步骤。提出了一种用于post-OPC版图(做过OPC的版图)修正的多边形匹配比较的线性算法。算法通过比较pre-OPC和post-OPC的版图,提取OPC校正时的分段信息和段偏移量,使得post-OPC版图的修正能够充分利用前次OPC的结果,避免了重做OPC,提高了OPC验证后修正的效率。 展开更多
关键词 可制造性设计 光学邻近校正 分辨率增强技术 多边形匹配比较
在线阅读 下载PDF
一种智能化电源管理集成电路的研究
2
作者 赵梦恋 吴晓波 严晓浪 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2005年第7期921-925,共5页
给出一种用于荧光灯电子镇流器的智能化电源管理集成电路的设计.其独特的电路结构设计使该电路芯片可在低电源电压下工作,从而可利用12V低压BiCMOS工艺实现.该电路工作时只需外接少量元件,针对预热式荧光灯3个工作阶段的特性设计的智能... 给出一种用于荧光灯电子镇流器的智能化电源管理集成电路的设计.其独特的电路结构设计使该电路芯片可在低电源电压下工作,从而可利用12V低压BiCMOS工艺实现.该电路工作时只需外接少量元件,针对预热式荧光灯3个工作阶段的特性设计的智能化控制策略,可控制实现荧光灯在预热、启动及发光各阶段的正常工作和状态异常保护,包括过压保护和容性保护,保证了电子镇流器在电源电压异常、灯管缺损等情况下的安全有效工作,并能在新灯管安装后自动启动点燃.电路的计算机仿真结果与设计要求相符,智能控制部分已通过现场可编程门阵列(FPGA)验证,功能正常. 展开更多
关键词 电源管理 智能化集成电路 BICMOS工艺 保护策略
在线阅读 下载PDF
高效率集成电路测试芯片设计方法 被引量:2
3
作者 胡龙跃 史峥 +1 位作者 刘得金 邵康鹏 《计算机工程与应用》 CSCD 2013年第11期54-57,共4页
对生成测试芯片效率进行研究,提出了一种采用版图编辑器作图和批量参数化建模设计方法。缩短了设计周期,降低了设计难度。依据该方法,开发了一套针对工艺开发包的测试芯片,实验结果验证了其高效性。
关键词 超大规模集成电路 测试芯片 开尔文结构 工艺开发包 组件描述格式
在线阅读 下载PDF
高速CMOS模拟集成电路中的静电保护电路设计 被引量:2
4
作者 吴鹏 何乐年 陈曦 《江南大学学报(自然科学版)》 CAS 2005年第1期19-22,共4页
分析了静电放电(ESD)保护的基本原理,指出了传统的用于模拟电路的 ESD保护电路在高速电路应用中的局限性.提出了在端口的栅极接地NMOS管和栅极接电源 PMOS管的基础上,加上电源与地之间的高速静电泻放回路(片上保护)的新电路结构.仿真结... 分析了静电放电(ESD)保护的基本原理,指出了传统的用于模拟电路的 ESD保护电路在高速电路应用中的局限性.提出了在端口的栅极接地NMOS管和栅极接电源 PMOS管的基础上,加上电源与地之间的高速静电泻放回路(片上保护)的新电路结构.仿真结果表明,该电路满足USB2.0高速接口电路的ESD保护要求.试验测试结果表明该 ESD保护电路在人体模式下的击穿电压在正负2 500 V以上,具有实际的应用意义. 展开更多
关键词 静电放电保护 人体模型 片上保护 栅极接地的NMOS
在线阅读 下载PDF
CMOS电路泄漏功耗估算与降低方法研究 被引量:1
5
作者 陈志强 吴晓波 严晓浪 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2006年第5期772-776,809,共6页
为了减小深亚微米互补金属氧化物半导体(CMOS)电路待机模式下的泄漏功耗,须寻找使电路泄漏功耗最低的最小泄漏向量(MLV).为此,提出了一种基于泄漏功耗库的线性规划功耗模型,并在此基础上提出了基于改进的遗传算法搜索电路MLV的方法.线... 为了减小深亚微米互补金属氧化物半导体(CMOS)电路待机模式下的泄漏功耗,须寻找使电路泄漏功耗最低的最小泄漏向量(MLV).为此,提出了一种基于泄漏功耗库的线性规划功耗模型,并在此基础上提出了基于改进的遗传算法搜索电路MLV的方法.线性规划模型根据电路泄漏功耗库中各个基本单元的状态对应的泄漏功耗值,来估算整个门级电路的泄漏功耗.遗传算法利用线性规划模型作为评价函数,通过对输入向量集进行自然选择、交叉、变异操作,搜索使电路泄漏功耗最低的MLV.仿真结果表明,搜索到的MLV可以显著降低电路的泄漏功耗,而且易于实现,能够应用于超大规模集成电路泄漏功耗的估计和降低. 展开更多
关键词 泄漏功耗估算 最小泄漏向量 遗传算法 待机模式
在线阅读 下载PDF
适用于智能传感器系统的SVM集成研究 被引量:2
6
作者 卞桂龙 丁毅 沈海斌 《传感器与微系统》 CSCD 北大核心 2014年第8期44-47,51,共5页
以支持向量机(SVM)为代表的人工智能技术在智能传感器系统中得到了广泛的应用,但传统的SVM有"灾难性遗忘"现象,即会遗忘以前学过的知识,并且不能增量学习新的数据,这已无法满足智能传感器系统实时性的要求。而Learn++算法能... 以支持向量机(SVM)为代表的人工智能技术在智能传感器系统中得到了广泛的应用,但传统的SVM有"灾难性遗忘"现象,即会遗忘以前学过的知识,并且不能增量学习新的数据,这已无法满足智能传感器系统实时性的要求。而Learn++算法能够增量地学习新来的数据,即使新来数据属于新的类,也不会遗忘已经学习到的旧知识。为了解决上述问题,提出了一种基于壳向量算法的Learn++集成方法。实验结果表明:该算法不但具有增量学习的能力,而且在保证分类精度的同时,提高了训练速度,减小了存储规模,可以满足当下智能传感器系统在线学习的需求。 展开更多
关键词 传感器 支持向量机 壳向量 Learn++算法 增量学习
在线阅读 下载PDF
低功耗∑△调制器系统设计与研究 被引量:1
7
作者 朱恒芳 姚舜 吴晓波 《机电工程》 CAS 2007年第10期22-25,共4页
详细介绍了∑△调制器系统级低功耗设计的步骤和考虑因素。分析和比较了开关电容、连续时间、开关运放、开关RC等∑△调制器的实现方式。分析了调制器阶数与过采样率在低功耗设计中的折衷性问题。在具体的实现结构方面,比较了前馈和反... 详细介绍了∑△调制器系统级低功耗设计的步骤和考虑因素。分析和比较了开关电容、连续时间、开关运放、开关RC等∑△调制器的实现方式。分析了调制器阶数与过采样率在低功耗设计中的折衷性问题。在具体的实现结构方面,比较了前馈和反馈两种结构,并介绍了通过增加反馈支路进行零点优化从而提高信噪比的方法。最后考虑∑△调制器比较重要的非理想因素,比如各类噪声、运算放大器的有限增益、有限增益带宽积、有限压摆率、饱和电压、时钟抖动等。并介绍了如何根据这些非理想因素计算得出系统中各个模块的最低性能指标,从而得到满足系统设计要求的最低功耗。以一个实际的项目为例,探讨了进行实际设计时的考虑因素与选择依据。 展开更多
关键词 ∑△调制器 系统设计 低功耗
在线阅读 下载PDF
基于泰勒展开的低成本e指数函数电路设计 被引量:4
8
作者 林凯文 陈志坚 刘东启 《计算机应用研究》 CSCD 北大核心 2018年第6期1761-1763,1782,共4页
针对e指数函数运算中常见硬件实现方法资源消耗大的问题,提出基于泰勒展开的指数函数的优化实现。首先,通过对输入值进行区间压缩以减小泰勒展开计算的求解误差;其次,对e指数函数泰勒展开公式的系数进行修正;最后,在硬件实现中通过合并... 针对e指数函数运算中常见硬件实现方法资源消耗大的问题,提出基于泰勒展开的指数函数的优化实现。首先,通过对输入值进行区间压缩以减小泰勒展开计算的求解误差;其次,对e指数函数泰勒展开公式的系数进行修正;最后,在硬件实现中通过合并化简运算实现资源的精简。实验表明。该方法在TSMC 65 nm工艺下的面积为11 068μm^2,折合1 976门,运算结果的相对误差仅有10^(-2)~10^(-3)。相比于通常泰勒展开式法,关键电路少了3个加法器和3个乘法器,节省了60%的硬件资源,具有硬件资源消耗少、输入值范围宽、性能面积比高等优点。 展开更多
关键词 泰勒展开 e指数函数 区间压缩 系数修正
在线阅读 下载PDF
SubLVDS驱动电路的设计
9
作者 薛江 陈红珍 史峥 《机电工程》 CAS 2007年第11期61-63,共3页
SubLVDS是一种超低压摆幅的差分信号技术,与传统的低摆幅差与信号技术相比,它具有更高的比特率、更低的功耗、更好的噪声性能和更稳定的可靠性。分析了SubLVDS的技术原理和优势,并给出了SubLVDS高速驱动电路的设计,其中采用MOS电容组成... SubLVDS是一种超低压摆幅的差分信号技术,与传统的低摆幅差与信号技术相比,它具有更高的比特率、更低的功耗、更好的噪声性能和更稳定的可靠性。分析了SubLVDS的技术原理和优势,并给出了SubLVDS高速驱动电路的设计,其中采用MOS电容组成的高速降幅电路,利用负反馈和米勒补偿稳定共模点,采用SMIC 0.18μm工艺,1.8 V的供电,最后实现摆幅为150 mV的、速度为1 Gbps、PSRR大于60 db的驱动电路。 展开更多
关键词 SubLVDS 驱动 差分 低摆幅
在线阅读 下载PDF
面向IP核测试复用的测试环设计 被引量:8
10
作者 陆思安 严晓浪 +2 位作者 李浩亮 沈海斌 何乐年 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2004年第1期93-97,共5页
提出了一种改进的测试环单元设计.它在传统的P1500测试环单元基础上添加一个多路器,实现了对测试环单元的功能数据路径测试,并解决了测试环扫描链在扫描移位过程中的安全移位问题,同时还可以降低扫描移位过程中产生的动态测试功耗;在分... 提出了一种改进的测试环单元设计.它在传统的P1500测试环单元基础上添加一个多路器,实现了对测试环单元的功能数据路径测试,并解决了测试环扫描链在扫描移位过程中的安全移位问题,同时还可以降低扫描移位过程中产生的动态测试功耗;在分析了两种典型测试环P1500测试环以及飞利浦TestShell测试环的基础上,提出了一种三态测试环结构.该结构允许共用同一条测试总线的不同IP核直接连接到测试总线上. 展开更多
关键词 IP核测试复用 设计 改进测试环单元 三态测试环 系统芯片 半导体制造技术
在线阅读 下载PDF
一种热插拔控制芯片及其控制策略的设计 被引量:7
11
作者 章丹艳 赵梦恋 +1 位作者 吴晓波 严晓浪 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2006年第7期1137-1140,1145,共5页
为了解决插即用技术中电路板在带电背板上安全插入或拔出的问题,提出了一种低成本高性能的解决方案,设计与构成了一种集成电路热插拔控制器,可以实现对电路板和背板的多重保护,包括发生过流时,自动启动限流装置和电路阻断器;在电源电压... 为了解决插即用技术中电路板在带电背板上安全插入或拔出的问题,提出了一种低成本高性能的解决方案,设计与构成了一种集成电路热插拔控制器,可以实现对电路板和背板的多重保护,包括发生过流时,自动启动限流装置和电路阻断器;在电源电压发生过压时,隔离电源与负载,并启动外部的晶闸管撬棍电路来保护负载;此外,还设置了电源的欠压锁定和输出电压的监测管理功能.对所设计电路进行Specture仿真的结果与预期相符,表明系统的控制策略设计已经全部实现.在BCD(Bipolar-CMOS-DMOS)工艺下,完成了该热插拔控制器的芯片设计与制造,测试结果表明预期的保护功能均已实现. 展开更多
关键词 控制策略 过流保护 过压保护 BCD(双极型-CMOS-DMOS)工艺
在线阅读 下载PDF
一种基于温差测量原理工作的集成型流量传感器 被引量:10
12
作者 吴晓波 赵梦恋 严晓浪 《传感技术学报》 CAS CSCD 2004年第1期101-105,共5页
在比较已有的几种低流速流体的流速流量测量方法基础上 ,提出一种利用与流速相关温差的测量方案 ,并用芯片集成方法构成流量传感器加以验证 ,实验结果与理论预期基本相符。该传感器的主要优点是在低流量条件下具有高灵敏度。
关键词 流量传感器 流速流量 集成电路 温度差 热平衡方程
在线阅读 下载PDF
光伏电池最大功率点跟踪芯片的设计 被引量:6
13
作者 章丹艳 吴晓波 +1 位作者 赵梦恋 严晓浪 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2009年第11期2000-2005,共6页
为提高光伏电池的光电转换效率,设计一种基于开路电压法的光伏电池最大功率点跟踪(MPPT)控制芯片.利用光伏电池开路电压与最大功率点电压存在近似线性关系的特性,周期性采样光伏电池的开路电压,计算得到最大功率点电压.所设计的芯片结... 为提高光伏电池的光电转换效率,设计一种基于开路电压法的光伏电池最大功率点跟踪(MPPT)控制芯片.利用光伏电池开路电压与最大功率点电压存在近似线性关系的特性,周期性采样光伏电池的开路电压,计算得到最大功率点电压.所设计的芯片结构简单、成本低、稳定性好,除能够较精确地控制实现光伏电池的MPPT外,还能周期采样、定时更新当前MPPT电压,并实时监测光伏电池的输出电压,使环境条件变化时系统具有快速的动态响应.芯片除包含参考基准、电压调节器、振荡器及误差放大器等基本模块外,还集成了采用自举技术的驱动电路,提高了输出电压.电路采用1.5μm双极型-CMOS-DMOS(BCD)工艺设计制造,优化后的芯片面积约为3.0 mm×2.6 mm.测试结果表明,预期的电路功能已经基本实现. 展开更多
关键词 光伏电池 最大功率点跟踪 模拟控制 双极型-CMOS-DMOS(BCD)
在线阅读 下载PDF
基于模型的光学校正系统的设计与实现 被引量:6
14
作者 王国雄 严晓浪 +1 位作者 史峥 陈志锦 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2004年第5期521-524,548,共5页
为了使光刻结果更好地符合版图设计,保证在硅片上制造出的电路在功能上与设计电路一致,提出了一种对掩模进行自动补偿的系统性技术.根据光刻机和光刻胶特性,模拟了实际的光刻过程.校正处理的核心是基于模型的掩模图形优化模块,通过调用... 为了使光刻结果更好地符合版图设计,保证在硅片上制造出的电路在功能上与设计电路一致,提出了一种对掩模进行自动补偿的系统性技术.根据光刻机和光刻胶特性,模拟了实际的光刻过程.校正处理的核心是基于模型的掩模图形优化模块,通过调用光刻模拟器直接对输入待校正的掩模图形进行优化.最后通过对掩模版图的验证,保证校正后的掩模图形满足成像图形的精度要求.应用实例证明,该系统准确实现了版图的精确设计与校正. 展开更多
关键词 光刻模拟 光学邻近校正 移相掩模
在线阅读 下载PDF
多标准通信协议的可配置外设控制器设计 被引量:3
15
作者 李俊 张晓濛 +1 位作者 黄凯 严晓浪 《计算机工程》 CAS CSCD 北大核心 2015年第10期14-19,共6页
针对目前片上系统(SoC)低功耗低成本与接口协议多样化的特点,分析多种常用外设接口协议,提出一种多标准通信协议的可配置接口控制器架构。该架构设计支持硬件重构和软件配置,通过可配置状态机实现多标准通信协议。在SoC设计中控制器可... 针对目前片上系统(SoC)低功耗低成本与接口协议多样化的特点,分析多种常用外设接口协议,提出一种多标准通信协议的可配置接口控制器架构。该架构设计支持硬件重构和软件配置,通过可配置状态机实现多标准通信协议。在SoC设计中控制器可取代多个外设接口,从而减少芯片面积和功耗,降低整体成本。实验结果表明,该控制器架构能兼容I2C,SPI,UART等常用外设接口,与I2C,SPI,UART三者总和相比,面积节省65.2%,功耗节省67.8%。 展开更多
关键词 片上系统 面积 功耗 通信协议 控制器
在线阅读 下载PDF
亚100纳米级标准单元的可制造性设计 被引量:3
16
作者 张培勇 严晓浪 +3 位作者 史峥 高根生 马玥 陈晔 《电子学报》 EI CAS CSCD 北大核心 2005年第2期304-307,共4页
本文介绍了亚 10 0纳米工艺可制造性验证的一组工艺仿真和错误定位技术 ,制定了标准单元可制造性设计 (DFM ,DesignForManufacturability)的流程 ,重点讨论了在亚 10 0纳米工艺条件下标准单元设计中遇到的一些典型可制造性问题 ,提出了... 本文介绍了亚 10 0纳米工艺可制造性验证的一组工艺仿真和错误定位技术 ,制定了标准单元可制造性设计 (DFM ,DesignForManufacturability)的流程 ,重点讨论了在亚 10 0纳米工艺条件下标准单元设计中遇到的一些典型可制造性问题 ,提出了相应的新设计规则和解决方案 .依靠以上DFM技术方法 ,完成了实际 90nm工艺标准单元可制造性设计工作 . 展开更多
关键词 标准单元 可制造性设计 分辨率增强技术
在线阅读 下载PDF
椭圆曲线密码加速器的设计实现 被引量:5
17
作者 沈海斌 陈华锋 严晓浪 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2006年第9期1490-1493,共4页
为了提高椭圆曲线密码(ECC)的点乘运算速度,提出了一种快速约简求模算法.该算法利用了特征为2的有限域中的不可约多项式第二项次数较小的特点.基于该算法和射影Montgomery点乘算法,利用超大规模集成电路技术实现了一种可配置的椭圆曲线... 为了提高椭圆曲线密码(ECC)的点乘运算速度,提出了一种快速约简求模算法.该算法利用了特征为2的有限域中的不可约多项式第二项次数较小的特点.基于该算法和射影Montgomery点乘算法,利用超大规模集成电路技术实现了一种可配置的椭圆曲线密码加速器,该加速器采用可升级域设计和独特的流水线技术.仿真结果表明,基于该算法设计的加速器能快速完成ECC点乘运算,取162位和192位的密钥,点乘运算时间分别为0.22 ms和0.43 ms.加速器接口简单,扩展性好,为公钥密码算法的硬件实现提供了新的思路. 展开更多
关键词 射影Montgomery点乘算法 快速归约求模算法 可升级域设计
在线阅读 下载PDF
低功耗可配置的USB3.0设备控制器IP核设计 被引量:2
18
作者 黄凯 林威 +3 位作者 蒋进松 胡腾 修思文 严晓浪 《计算机工程》 CAS CSCD 北大核心 2015年第12期1-8,共8页
为实现USB 3.0设备的单芯片应用,提出一种可配置的USB 3.0设备控制器架构和面向SoC集成的IP核设计方法。通过宏定义和寄存器IP配置,使得USB 3.0设备控制器支持系统总线、物理层接口、端点属性、缓冲以及低功耗策略可配,提高IP重用性。... 为实现USB 3.0设备的单芯片应用,提出一种可配置的USB 3.0设备控制器架构和面向SoC集成的IP核设计方法。通过宏定义和寄存器IP配置,使得USB 3.0设备控制器支持系统总线、物理层接口、端点属性、缓冲以及低功耗策略可配,提高IP重用性。采用门控时钟技术对非工作状态逻辑进行时钟屏蔽以降低动态功耗,利用门控电源技术断开USB控制器电源,从而最大限度地降低挂起模式下的静态功耗。实验结果表明,使用门控时钟、门控电源技术后,USB 3.0设备控制器在U0状态下的动态功耗减少50%、在休眠模式下的总功耗比U3状态减少95.5%。 展开更多
关键词 USB3.0协议 IP核 可配置 低功耗 门控时钟 门控电源
在线阅读 下载PDF
使用布尔可满足性的组合电路等价性验证算法 被引量:3
19
作者 郑飞君 严晓浪 +1 位作者 葛海通 杨军 《电子与信息学报》 EI CSCD 北大核心 2005年第4期651-654,共4页
该文提出了一种使用布尔可满足性SAT的新颖组合电路等价性验证技术。算法是在联接电路(Miter circuit)中进行推理来简化验证问题,推理中使用了'与/非'图结构简化、BDD扩展、隐含学习多种方法,最后 使用有效SAT解算器zChaff解... 该文提出了一种使用布尔可满足性SAT的新颖组合电路等价性验证技术。算法是在联接电路(Miter circuit)中进行推理来简化验证问题,推理中使用了'与/非'图结构简化、BDD扩展、隐含学习多种方法,最后 使用有效SAT解算器zChaff解决验证任务。该算法综合了BDD和SAT的优点,限制BDD构建大小避免了内存爆 炸,推理简化减小了SAT搜索空间。ISCAS85电路实验结果表明了本算法的有效性。 展开更多
关键词 等价性验证 与/非图 可满足性解算器 隐含学习
在线阅读 下载PDF
使用输出分组和电路可满足性的等价性验证算法 被引量:3
20
作者 郑飞君 严晓浪 +2 位作者 葛海通 杨军 卢永江 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2005年第11期2484-2488,共5页
介绍了一种使用电路可满足性解算器的组合电路等价性验证算法.对包含多输出的复杂验证问题,首先对联接电路作输出分组,将等价性验证问题转化为包含若干个组的电路可满足性问题,继而使用电路解算器解决问题.同时,注意各个子问题间的有用... 介绍了一种使用电路可满足性解算器的组合电路等价性验证算法.对包含多输出的复杂验证问题,首先对联接电路作输出分组,将等价性验证问题转化为包含若干个组的电路可满足性问题,继而使用电路解算器解决问题.同时,注意各个子问题间的有用隐含信息的共享,减小了SAT推理的搜索空间.实验结果表明,该算法是实用有效的. 展开更多
关键词 等价性验证 输出分组 电路可满足性
在线阅读 下载PDF
上一页 1 2 14 下一页 到第
使用帮助 返回顶部