期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
高速低功耗CMOS动态锁存比较器的设计 被引量:4
1
作者 李靖坤 杨骁 +2 位作者 陈国晏 娄付军 邱伟彬 《华侨大学学报(自然科学版)》 CAS 北大核心 2018年第4期618-622,共5页
提出一种高速低功耗动态锁存比较器,电路包含预放大器、锁存比较器和SR锁存器3部分.采用一种新的锁存比较器复位电路,该电路仅由一个P沟道金属氧化物半导体(PMOS)管构成,实现电荷的再利用,减小了延迟,降低了功耗.SR锁存器输入端口的寄... 提出一种高速低功耗动态锁存比较器,电路包含预放大器、锁存比较器和SR锁存器3部分.采用一种新的锁存比较器复位电路,该电路仅由一个P沟道金属氧化物半导体(PMOS)管构成,实现电荷的再利用,减小了延迟,降低了功耗.SR锁存器输入端口的寄生电容为锁存比较器的负载电容,对SR锁存器的输入端口进行改进,避免由于锁存比较器的负载电容失配导致的输入失调电压偏移的问题.电路采用TSMC 0.18μm互补金属氧化物半导体(CMOS)工艺实现.结果表明:电源电压为1.8V,时钟频率为1GHz时,比较器精度达0.3mV;最大输入失调电压为8mV,功耗为0.2mW;该比较器具有电路简单易实现、功耗低的特点. 展开更多
关键词 动态锁存比较器 互补金属氧化物半导体 高速低功耗 失调电压
在线阅读 下载PDF
应用于锁相环中的锁定检测电路设计 被引量:1
2
作者 崔冰 杨骁 +1 位作者 娄付军 邱伟彬 《华侨大学学报(自然科学版)》 CAS 北大核心 2018年第3期457-460,共4页
设计一种应用于锁相环(PLL)中的锁定检测电路(LDC).该电路采用移位寄存器的方式,当连续18个时钟周期内检测到锁定时,输出通过正反馈置为高电平.同时,在该电路中加入复位及强制锁定端口,采用SMIC 28nm CMOS标准工艺库实现.仿真结果表明:... 设计一种应用于锁相环(PLL)中的锁定检测电路(LDC).该电路采用移位寄存器的方式,当连续18个时钟周期内检测到锁定时,输出通过正反馈置为高电平.同时,在该电路中加入复位及强制锁定端口,采用SMIC 28nm CMOS标准工艺库实现.仿真结果表明:当电源电压为0.9V,参考频率在10~100 MHz范围内时,均可完成锁定检测. 展开更多
关键词 锁相环 锁定检测电路 移位寄存器 正反馈 复位
在线阅读 下载PDF
低抖动高线性压控振荡器设计与仿真分析
3
作者 崔冰 杨骁 徐锦里 《华侨大学学报(自然科学版)》 北大核心 2017年第6期858-861,共4页
设计一种应用于锁相环(PLL)电路的压控振荡器(VCO).该电路采用浮空电容结构,相对传统接地电容结构,可提高电容充放电幅值,减小时钟抖动.快速电平检测电路,使电路在未采用反馈和补偿的前提下,减小环路延时,从而实现高线性.电路采用CSMC ... 设计一种应用于锁相环(PLL)电路的压控振荡器(VCO).该电路采用浮空电容结构,相对传统接地电容结构,可提高电容充放电幅值,减小时钟抖动.快速电平检测电路,使电路在未采用反馈和补偿的前提下,减小环路延时,从而实现高线性.电路采用CSMC 0.6μm CMOS标准工艺库实现.仿真结果表明:振荡频率为0.79,24,30 MHz时的相位噪声达到-128,-122,-120dBc·Hz-1@1 MHz.通过调节外接电阻电容,使得电路在36V电源电压下,输出100.03.0×107 MHz的矩形波,电路兼具低相位噪声和高线性特性. 展开更多
关键词 锁相环 压控振荡器 浮空电容 相位噪声
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部