期刊导航
期刊开放获取
上海教育软件发展有限公..
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
3
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于PCIE总线主模式DMA高速数据传输系统设计
被引量:
9
1
作者
李超
邱柯妮
+2 位作者
张伟功
罗俊鹏
徐远超
《电子技术应用》
北大核心
2015年第9期142-145,共4页
介绍了一种基于PCIE总线主模式DMA高速数据传输系统的设计。该系统利用Xilinx公司V5系列的FPGA芯片搭建了x1通道的PCIE系统。实验利用自行开发的PCIE接口板实现了单字读写及DMA读写的传输方式,并在上位机软件界面上及Chip Scope中显示...
介绍了一种基于PCIE总线主模式DMA高速数据传输系统的设计。该系统利用Xilinx公司V5系列的FPGA芯片搭建了x1通道的PCIE系统。实验利用自行开发的PCIE接口板实现了单字读写及DMA读写的传输方式,并在上位机软件界面上及Chip Scope中显示并验证了读写数据的正确性,经实验表明传输速率可稳定在400 MB/s左右。
展开更多
关键词
PCIE
数据传输系统
DMA
高速串行总线
在线阅读
下载PDF
职称材料
基于PCIe的DMA传输在UM-BUS测试系统中的设计与应用
被引量:
2
2
作者
李昱青
邱柯妮
+1 位作者
张伟功
徐远超
《电子技术应用》
北大核心
2015年第8期128-130,134,共4页
动态可重构高速串行总线(UM-BUS)是一种利用多通道并发冗余的方式来实现总线动态容错的高速串行总线。它的测试系统可以实现对总线的通信过程进行监测、存储与分析。由于测试系统需要在数据采集终端与PC之间建立高带宽的通信通道,设计了...
动态可重构高速串行总线(UM-BUS)是一种利用多通道并发冗余的方式来实现总线动态容错的高速串行总线。它的测试系统可以实现对总线的通信过程进行监测、存储与分析。由于测试系统需要在数据采集终端与PC之间建立高带宽的通信通道,设计了UM-BUS总线测试系统的PCIe2.0 x1通道的应用方案,设计并实现了基于FPGA的PCIe总线DMA数据传输方案。实验测试结果表明,实际传输速度可以稳定达到200 MB/s以上,完全满足总线测试系统中对数据传输速率的要求。
展开更多
关键词
PCIe总线
DMA数据传输
动态可重构高速串行总线
测试系统
在线阅读
下载PDF
职称材料
UM-BUS总线传输系统的建模与仿真
3
作者
王钊
张伟功
《电子技术应用》
北大核心
2015年第4期32-35,共4页
UM-BUS(动态可重构高速串行总线)是一种基于故障实时检测和动态重构的新型多通道高速串行总线。UM-BUS总线的传输介质为屏蔽双绞线,传输通道采用MLVDS(TIA/EIA-899-2002)信号传送方式,能够支持多个节点设备直接连接。基于传输线理论,采...
UM-BUS(动态可重构高速串行总线)是一种基于故障实时检测和动态重构的新型多通道高速串行总线。UM-BUS总线的传输介质为屏蔽双绞线,传输通道采用MLVDS(TIA/EIA-899-2002)信号传送方式,能够支持多个节点设备直接连接。基于传输线理论,采用Hyperlynx建立了UM-BUS总线物理线路的电阻隔离型、电容隔离型、阻容隔离型3种传输模型,并对仿真眼图及实测眼图进行了分析,确定了UM-BUS总线物理链路模型,为进一步研究UM-BUS总线传输系统提供了支持。
展开更多
关键词
建模
仿真
眼图
动态可重构高速串行总线
HYPERLYNX
在线阅读
下载PDF
职称材料
题名
基于PCIE总线主模式DMA高速数据传输系统设计
被引量:
9
1
作者
李超
邱柯妮
张伟功
罗俊鹏
徐远超
机构
首都师范大学信息
工程
学院
北京市高可靠嵌入式系统技术工程研究中心
出处
《电子技术应用》
北大核心
2015年第9期142-145,共4页
基金
国家自然科学基金项目(61170009)
北京市自然科学基金项目(4132016
+1 种基金
4143060)
北京市属高等学校创新团队建设与教师职业发展计划项目(IDHT20150507)
文摘
介绍了一种基于PCIE总线主模式DMA高速数据传输系统的设计。该系统利用Xilinx公司V5系列的FPGA芯片搭建了x1通道的PCIE系统。实验利用自行开发的PCIE接口板实现了单字读写及DMA读写的传输方式,并在上位机软件界面上及Chip Scope中显示并验证了读写数据的正确性,经实验表明传输速率可稳定在400 MB/s左右。
关键词
PCIE
数据传输系统
DMA
高速串行总线
Keywords
PCIE
data transmission system
DMA
high-speed serial bus
分类号
TN914 [电子电信—通信与信息系统]
在线阅读
下载PDF
职称材料
题名
基于PCIe的DMA传输在UM-BUS测试系统中的设计与应用
被引量:
2
2
作者
李昱青
邱柯妮
张伟功
徐远超
机构
首都师范大学信息
工程
学院
北京市高可靠嵌入式系统技术工程研究中心
出处
《电子技术应用》
北大核心
2015年第8期128-130,134,共4页
基金
国家自然科学基金项目(61170009)
北京市自然科学基金项目(4132016
+1 种基金
4143060)
北京市属高等学校创新团队建设与教师职业发展计划项目(IDHT20150507)
文摘
动态可重构高速串行总线(UM-BUS)是一种利用多通道并发冗余的方式来实现总线动态容错的高速串行总线。它的测试系统可以实现对总线的通信过程进行监测、存储与分析。由于测试系统需要在数据采集终端与PC之间建立高带宽的通信通道,设计了UM-BUS总线测试系统的PCIe2.0 x1通道的应用方案,设计并实现了基于FPGA的PCIe总线DMA数据传输方案。实验测试结果表明,实际传输速度可以稳定达到200 MB/s以上,完全满足总线测试系统中对数据传输速率的要求。
关键词
PCIe总线
DMA数据传输
动态可重构高速串行总线
测试系统
Keywords
PCIe bus
DMA data transfer
dynamically reconfigurable high-speed serial bus
test system
分类号
TP391 [自动化与计算机技术—计算机应用技术]
在线阅读
下载PDF
职称材料
题名
UM-BUS总线传输系统的建模与仿真
3
作者
王钊
张伟功
机构
首都师范大学信息
工程
学院
北京市高可靠嵌入式系统技术工程研究中心
出处
《电子技术应用》
北大核心
2015年第4期32-35,共4页
基金
国家自然科学基金项目(61170009)
北京市自然科学基金项目(4132016)
北京市属高等学校创新团队建设与教师职业发展计划项目(京教人[2012]14)
文摘
UM-BUS(动态可重构高速串行总线)是一种基于故障实时检测和动态重构的新型多通道高速串行总线。UM-BUS总线的传输介质为屏蔽双绞线,传输通道采用MLVDS(TIA/EIA-899-2002)信号传送方式,能够支持多个节点设备直接连接。基于传输线理论,采用Hyperlynx建立了UM-BUS总线物理线路的电阻隔离型、电容隔离型、阻容隔离型3种传输模型,并对仿真眼图及实测眼图进行了分析,确定了UM-BUS总线物理链路模型,为进一步研究UM-BUS总线传输系统提供了支持。
关键词
建模
仿真
眼图
动态可重构高速串行总线
HYPERLYNX
Keywords
modeling
simulation
eye diagram
dynamic reconfigurable high-speed serial bus
Hyperlynx
分类号
TN914 [电子电信—通信与信息系统]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于PCIE总线主模式DMA高速数据传输系统设计
李超
邱柯妮
张伟功
罗俊鹏
徐远超
《电子技术应用》
北大核心
2015
9
在线阅读
下载PDF
职称材料
2
基于PCIe的DMA传输在UM-BUS测试系统中的设计与应用
李昱青
邱柯妮
张伟功
徐远超
《电子技术应用》
北大核心
2015
2
在线阅读
下载PDF
职称材料
3
UM-BUS总线传输系统的建模与仿真
王钊
张伟功
《电子技术应用》
北大核心
2015
0
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部