期刊导航
期刊开放获取
上海教育软件发展有限公..
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
10bit 40MS/s流水线模数转换器的研制
被引量:
1
1
作者
陈利杰
周玉梅
卫宝跃
《半导体技术》
CAS
CSCD
北大核心
2010年第7期727-731,共5页
设计了一种10 bit 40 MS/s流水线模数转换器。通过采用自举开关和增益提升的套筒式共源共栅运放,保证了采样保持电路和级电路的性能。该模数转换器采用TSMC0.35μmCMOS3.3 V工艺流片验证,芯片核心面积为5.6 mm2。测试结果表明,该模数转...
设计了一种10 bit 40 MS/s流水线模数转换器。通过采用自举开关和增益提升的套筒式共源共栅运放,保证了采样保持电路和级电路的性能。该模数转换器采用TSMC0.35μmCMOS3.3 V工艺流片验证,芯片核心面积为5.6 mm2。测试结果表明,该模数转换器在采样率为40 MHz输入频率为280 kHz时,获得54.5 dB的信噪比和60.2 dB的动态范围;在采样率为46 MHz输入频率为12.6 MHz时,获得52.1 dB的信噪比和60.6 dB的动态范围。
展开更多
关键词
流水线模数转换
采样保持电路
运算放大器
自举开关
在线阅读
下载PDF
职称材料
用于12 bit 40 MS/s低功耗流水线ADC的采样保持电路
2
作者
陈利杰
周玉梅
《半导体技术》
CAS
CSCD
北大核心
2010年第5期489-494,共6页
设计了一个可降低12 bit 40 MHz采样率流水线ADC功耗的采样保持电路。通过对运放的分时复用,使得一个电路模块既实现了采样保持功能,又实现了MDAC功能,达到了降低整个ADC功耗的目的。通过对传统栅压自举开关改进,减少了电路的非线性失...
设计了一个可降低12 bit 40 MHz采样率流水线ADC功耗的采样保持电路。通过对运放的分时复用,使得一个电路模块既实现了采样保持功能,又实现了MDAC功能,达到了降低整个ADC功耗的目的。通过对传统栅压自举开关改进,减少了电路的非线性失真。通过优化辅助运放的带宽,使得高增益运放能够快速稳定。本设计在TSMC0.35μm mix signal 3.3 V工艺下实现,在40 MHz采样频率,输入信号为奈奎斯特频率时,其动态范围(SFDR)为85 dB,信噪比(SNDR)为72 dB,有效位数(ENOB)为11.6 bit,整个电路消耗的动态功耗为14 mW。
展开更多
关键词
流水线模数转换
采样保持
运算放大器
自举开关
低功耗
在线阅读
下载PDF
职称材料
题名
10bit 40MS/s流水线模数转换器的研制
被引量:
1
1
作者
陈利杰
周玉梅
卫宝跃
机构
中国科学院微电子研究所
内蒙古科技大学科技中心
出处
《半导体技术》
CAS
CSCD
北大核心
2010年第7期727-731,共5页
基金
国家自然科学基金资助项目(60676015)
文摘
设计了一种10 bit 40 MS/s流水线模数转换器。通过采用自举开关和增益提升的套筒式共源共栅运放,保证了采样保持电路和级电路的性能。该模数转换器采用TSMC0.35μmCMOS3.3 V工艺流片验证,芯片核心面积为5.6 mm2。测试结果表明,该模数转换器在采样率为40 MHz输入频率为280 kHz时,获得54.5 dB的信噪比和60.2 dB的动态范围;在采样率为46 MHz输入频率为12.6 MHz时,获得52.1 dB的信噪比和60.6 dB的动态范围。
关键词
流水线模数转换
采样保持电路
运算放大器
自举开关
Keywords
pipelined A/D converter
sample/hold circuit
amplifier
bootstrap switch
分类号
TN431.2 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
用于12 bit 40 MS/s低功耗流水线ADC的采样保持电路
2
作者
陈利杰
周玉梅
机构
中国科学院微电子研究所
内蒙古科技大学科技中心
出处
《半导体技术》
CAS
CSCD
北大核心
2010年第5期489-494,共6页
基金
国家自然科学基金(60676015)
文摘
设计了一个可降低12 bit 40 MHz采样率流水线ADC功耗的采样保持电路。通过对运放的分时复用,使得一个电路模块既实现了采样保持功能,又实现了MDAC功能,达到了降低整个ADC功耗的目的。通过对传统栅压自举开关改进,减少了电路的非线性失真。通过优化辅助运放的带宽,使得高增益运放能够快速稳定。本设计在TSMC0.35μm mix signal 3.3 V工艺下实现,在40 MHz采样频率,输入信号为奈奎斯特频率时,其动态范围(SFDR)为85 dB,信噪比(SNDR)为72 dB,有效位数(ENOB)为11.6 bit,整个电路消耗的动态功耗为14 mW。
关键词
流水线模数转换
采样保持
运算放大器
自举开关
低功耗
Keywords
pipelined A/D converter
sample/hold circuit
amplifier
bootstrap switch
low power
分类号
TN43 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
10bit 40MS/s流水线模数转换器的研制
陈利杰
周玉梅
卫宝跃
《半导体技术》
CAS
CSCD
北大核心
2010
1
在线阅读
下载PDF
职称材料
2
用于12 bit 40 MS/s低功耗流水线ADC的采样保持电路
陈利杰
周玉梅
《半导体技术》
CAS
CSCD
北大核心
2010
0
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部