期刊文献+
共找到16篇文章
< 1 >
每页显示 20 50 100
基于申威SIMD指令的H.264编码优化 被引量:2
1
作者 黄朴 刘世巍 +1 位作者 张昊 王聪 《现代电子技术》 北大核心 2024年第6期49-54,共6页
国产化申威处理器出现较晚,其在多媒体领域中的性能还不突出,同时通用处理器中的单指令流多数据流(SIMD)因能有效提升并行处理能力而受到处理器厂商的青睐。为提高国产化自主平台申威架构的多媒体处理能力,结合申威架构Core3B体系的SIM... 国产化申威处理器出现较晚,其在多媒体领域中的性能还不突出,同时通用处理器中的单指令流多数据流(SIMD)因能有效提升并行处理能力而受到处理器厂商的青睐。为提高国产化自主平台申威架构的多媒体处理能力,结合申威架构Core3B体系的SIMD指令系统,提出一种基于申威架构的SIMD指令集H.264编码优化方法。结合申威处理器的并行结构特点,利用申威适配的Perf、Top指令等系统性能分析工具,采集两种主流视频分辨率下与编码性能强相关的高频热点函数,详细分析其程序并行化可行性,采用手工嵌入申威SIMD和访存扩展等汇编指令进行细粒度优化。实验结果表明,该方法在申威架构下的H.264平均编码性能提升了约30%。相应工作成果已推送到申威社区,增强了基于申威处理器的国产计算机在桌面多媒体应用领域的工作体验。 展开更多
关键词 单指令流多数据流 H.264标准 申威处理器 热点函数 程序并行化 细粒度
在线阅读 下载PDF
基于威焱831平台的H.264视频解码优化 被引量:1
2
作者 王聪 张昊 +1 位作者 刘世巍 黄朴 《现代电子技术》 北大核心 2024年第10期86-90,共5页
为提高威焱831平台的多媒体处理能力,解决H.264解码器解码效率低的问题,在提出SIMD指令级优化方法的同时,提出一种面向帧拷贝的优化方法。通过分析开源软件FFmpeg中H.264解码器的并行化特性,使用威焱平台性能分析工具解析影响视频解码... 为提高威焱831平台的多媒体处理能力,解决H.264解码器解码效率低的问题,在提出SIMD指令级优化方法的同时,提出一种面向帧拷贝的优化方法。通过分析开源软件FFmpeg中H.264解码器的并行化特性,使用威焱平台性能分析工具解析影响视频解码性能的热点函数。采用手工嵌入SIMD汇编指令的方式对关键模块热点函数进行优化,通过FFmpeg源码编译过程链接汇编实现的内存操作函数memcpy提升内存拷贝速度。实验结果表明,威焱831平台视频解码的平均性能提高26%,推动了威焱831处理器在多媒体应用领域的发展。 展开更多
关键词 威焱831平台 SIMD H.264解码器 FFMPEG 热点函数 解码效率
在线阅读 下载PDF
一种嵌入式接口功能检测系统设计与实现 被引量:1
3
作者 郭旭 邓甜甜 +1 位作者 李文学 徐彬 《信息技术与信息化》 2024年第1期78-82,共5页
目前嵌入式技术的快速发展以及日益增多的芯片应用和设计,使用前的功能检测变得尤为重要,设计了一种嵌入式接口功能检测系统,将FPGA作为主控系统,上位机应用程序通过串口接收主控发送的测试命令,通过界面设置被测芯片序号ID,然后选择对... 目前嵌入式技术的快速发展以及日益增多的芯片应用和设计,使用前的功能检测变得尤为重要,设计了一种嵌入式接口功能检测系统,将FPGA作为主控系统,上位机应用程序通过串口接收主控发送的测试命令,通过界面设置被测芯片序号ID,然后选择对嵌入式系统各部分模块进行功能检测,判断功能模块是否达到使用要求,测试完毕后可显示测试结果,用户存储测试信息。将FPGA和电路功能检测结合起来,既提高了检测的速度,又降低了测试难度和操作复杂度。测试结果表明,系统工作性能稳定,可视化显示可快速定位故障模块,满足设计要求。 展开更多
关键词 嵌入式 FPGA 自动检测 可视化
在线阅读 下载PDF
基于先进CMOS工艺的多通道Gbps LVDS接收器
4
作者 赵达 沈丹丹 +3 位作者 王亚军 杨亮 桂江华 邵健 《电子技术应用》 2024年第5期24-29,共6页
在SIP(System In a Package)系统中集成具有LVDS(Low-Voltage Differential Signal)接口的多通道高速模数转换器(Analog-to-Digital Converter,ADC)时,面临不同LVDS输出通道延时不同所导致的数据采集错误的问题,为此设计了一个多通道自... 在SIP(System In a Package)系统中集成具有LVDS(Low-Voltage Differential Signal)接口的多通道高速模数转换器(Analog-to-Digital Converter,ADC)时,面临不同LVDS输出通道延时不同所导致的数据采集错误的问题,为此设计了一个多通道自适应LVDS接收器。通过采用数据时钟恢复技术产生一个多相位的采样时钟,并结合ADC的测试模式来确认每一个通道的采样相位,能够自动对每一个通道的延时分别进行调整,以达到对齐各通道采样相位点,保证数据正确采集的目的。最后,基于先进CMOS工艺进行了接收器的设计、仿真、后端设计实现和流片测试,仿真和流片后的板级测试结果均表明该接收器能够对通道延迟进行自动调节以对齐采样相位,且最大的采样相位调节范围为±3 bit,信噪比大于65 dB,满足了设计要求和应用需求。 展开更多
关键词 模数转换器 多通道LVDS 锁相环 时钟数据恢复
在线阅读 下载PDF
基于RISC-V的硬件管理控制器设计
5
作者 王亚军 李俊龙 +1 位作者 赵达 杨亮 《电子技术应用》 2024年第6期32-36,共5页
随着云计算、大数据等先进计算产业的发展,基于硬件的管理模式实现智能化管理具有重要意义。基于RISC-V核心设计实现一种硬件管理控制芯片,利用网络通信工具,实现对应用系统的有效管理。基于UVM验证方法学构建验证平台进行仿真验证,基于... 随着云计算、大数据等先进计算产业的发展,基于硬件的管理模式实现智能化管理具有重要意义。基于RISC-V核心设计实现一种硬件管理控制芯片,利用网络通信工具,实现对应用系统的有效管理。基于UVM验证方法学构建验证平台进行仿真验证,基于FPGA构建芯片原型验证平台与上位机进行协同验证与稳定性测试。物理设计采用40 nm工艺,设计频率为250 MHz。 展开更多
关键词 硬件管理控制器 智能化管理 RISC-V
在线阅读 下载PDF
基于异或门的动态可重构的ROPUF设计与验证
6
作者 赵达 张竣昊 +2 位作者 魏江杰 张锐 骆思成 《集成电路应用》 2024年第1期8-10,共3页
阐述物理不可克隆函数(Physical Unclonable Function,PUF)技术的新结构、响应纠错、安全性及其应用,这是可重构物理不可克隆技术电路结构的研究,属于PUF新结构研究的一个分支。针对已提出的环形振荡器物理不可克隆函数(Ring Oscillator... 阐述物理不可克隆函数(Physical Unclonable Function,PUF)技术的新结构、响应纠错、安全性及其应用,这是可重构物理不可克隆技术电路结构的研究,属于PUF新结构研究的一个分支。针对已提出的环形振荡器物理不可克隆函数(Ring Oscillator Physical Unclonable Functions,RO PUF)鲁棒性不足的缺点,提出基于异或门的可重构环形振荡器(XOR Ring Oscillator,XOR RO)的物理不可克隆函数电路。为了验证新型PUF结构的有效性。借助Vivado工具制造硬宏,在多块同型号Xilinx XCVU440上分析基于异或门的可重构环形振荡器的物理不可克隆函数电路。相比传统ROPUF,基于异或门的可重构环形振荡器的物理不可克隆函数电路,展现更高的片间汉明距离和更低的片内汉明距离。 展开更多
关键词 物理不可克隆函数 环形振荡器 可重构 异或门
在线阅读 下载PDF
基于Chiplet架构的国产芯片上电时序设计
7
作者 潘志浩 王宇 魏江杰 《信息技术与信息化》 2024年第11期93-96,共4页
论述了基于Chiplet架构的国产芯片上电时序的设计和验证。所使用的Chiplet芯片,集成了国产处理器及国产FPGA,并以此为核心设计出板卡。而电源的上电顺序影响着高速复杂板卡能否正常工作。严格的上电顺序能够避免设计板卡各功能器件被损... 论述了基于Chiplet架构的国产芯片上电时序的设计和验证。所使用的Chiplet芯片,集成了国产处理器及国产FPGA,并以此为核心设计出板卡。而电源的上电顺序影响着高速复杂板卡能否正常工作。严格的上电顺序能够避免设计板卡各功能器件被损坏,也能使设计板卡正常进入工作状态。由于Chiplet架构的复杂性,通过CPLD对整板电源进行控制,保证上电时序的精确与可靠。经Modelsim仿真实验和实际上板验证,上电时序设计较为灵活可靠,可对设计板卡上各模块电源上电顺序进行有效控制,保证复杂板卡的工作稳定性。 展开更多
关键词 Chiplet 复杂板卡 上电时序 CPLD
在线阅读 下载PDF
基于PCI6540的通用PCI-X扩展平台设计 被引量:1
8
作者 刘鑫 《电子设计工程》 2020年第12期183-187,193,共6页
针对目前IC测试系统中对PCI接口外设的动态可扩展应用需求,提出了一种基于桥芯片PCI6540透明桥模式的通用PCI-X/PCI总线扩展方案。采用可编程逻辑器件CPLD及Verilog硬件编程语言实现模式控制及传输状态监控功能,并根据PCI总线规范设计... 针对目前IC测试系统中对PCI接口外设的动态可扩展应用需求,提出了一种基于桥芯片PCI6540透明桥模式的通用PCI-X/PCI总线扩展方案。采用可编程逻辑器件CPLD及Verilog硬件编程语言实现模式控制及传输状态监控功能,并根据PCI总线规范设计了通用扩展平台板卡。通过对扩展板的系统集成及应用,测试验证PCI-X总线扩展平台,测试结果表明该扩展板功能完备、性能可靠稳定,现已应用于国产化芯片测试系统。 展开更多
关键词 透明桥 PCI6540 PCI-X CPLD
在线阅读 下载PDF
边界扫描寄存器电路的性能分析和优化设计 被引量:3
9
作者 孙诚 邵健 《电子与封装》 2022年第3期60-68,共9页
从边界扫描链(Boundary Scan Chain,BSC)和边界扫描寄存器(Boundary Scan Register,BSR)的电路模型展开讨论,分析其电路结构和工作原理,包括几个重要的控制信号,对其结构的优化提供了理论支撑。在此基础上论述了DesignWare BSR电路的几... 从边界扫描链(Boundary Scan Chain,BSC)和边界扫描寄存器(Boundary Scan Register,BSR)的电路模型展开讨论,分析其电路结构和工作原理,包括几个重要的控制信号,对其结构的优化提供了理论支撑。在此基础上论述了DesignWare BSR电路的几种设计方法,阐述电路如何进行基于边界扫描的仿真,分别分析输出功能和输入功能仿真下测试数据在电路中的流向,并将两种仿真功能下的数据流向合二为一,以实现电路结构的优化设计。同时针对门数量、面积、延迟和静态功耗这些参数指标对BSR电路进行性能分析,并根据优化后的电路构建最优的BSC模型。 展开更多
关键词 边界扫描链 边界扫描寄存器 性能分析 优化设计 仿真 数据流
在线阅读 下载PDF
一种CPU芯片功能自动测试平台的设计 被引量:4
10
作者 侯庆庆 刘凯 李文学 《电子与封装》 2021年第11期9-13,共5页
针对CPU芯片的复杂性,芯片的自动化测试可节约测试时间,提高测试的准确度。设计了一种CPU芯片功能自动测试平台,该测试平台由待测CPU芯片、主控芯片和FPGA组成,主控芯片实现对待测电路的功能测试,FPGA负责协助处理,测试平台可实现CPU芯... 针对CPU芯片的复杂性,芯片的自动化测试可节约测试时间,提高测试的准确度。设计了一种CPU芯片功能自动测试平台,该测试平台由待测CPU芯片、主控芯片和FPGA组成,主控芯片实现对待测电路的功能测试,FPGA负责协助处理,测试平台可实现CPU芯片的自动测试,测试结果通过串口输出表格化信息,便于观察测试结果与故障判断,弥补了测试机的不足。验证结果表明,该测试平台操作方便,可实现对复杂CPU的自动化测试,提高产品的测试效率。 展开更多
关键词 测试平台 自动化测试 CPU芯片
在线阅读 下载PDF
一种可多功能应用的芯片测试验证平台设计 被引量:2
11
作者 王婷婷 吴会祥 葛秀梅 《集成电路应用》 2023年第5期36-37,共2页
阐述测试验证平台可实现快速安全的管脚检测与功能测试,测试结果通过串口输出表格化信息,便于观察测试结果与故障判断,可节约测试时间。
关键词 集成电路测试 多功能应用 测试验证平台
在线阅读 下载PDF
基于国产处理器的Chiplet原型系统设计与验证 被引量:1
12
作者 郭旭 陆晓峰 潘志浩 《集成电路应用》 2023年第4期1-3,共3页
阐述国产处理器的Chiplet原型系统验证板的整体设计、硬件设计,包括高速接口设计、低速接口设计、电源设计、时钟设计、互连接口设计,系统软件设计。经验证该原型系统可满足基于PCIe2.0协议下的传输速率,实现高性能、高可靠性的异构通信。
关键词 电路设计 国产处理器 Chiplet PCIE 异构通信
在线阅读 下载PDF
基于ZYNQ的通用集成电路测试系统设计 被引量:1
13
作者 魏江杰 张竣昊 孙碧垚 《集成电路应用》 2023年第7期28-30,共3页
阐述基于ZYNQ的通用集成电路测试系统设计,可以根据集成电路的实际需求,满足集成电路在扫描链功能测试、通用接口通信功能测试的双重需求,可以实现对多种通用芯片的关键参数进行测试。在测试阶段,降低了测试成本,系统有比较好的复用性。
关键词 集成电路测试 ZYNQ 扫描链 复用性
在线阅读 下载PDF
基于UOS系统下威焱831的PCIE-DMA设计 被引量:1
14
作者 张昊 崔镭 陈慎慎 《集成电路应用》 2023年第6期16-18,共3页
阐述一种国产化WY-831处理器和FPGA芯片异构通信方案的设计,此方案有效解决国产操作系统的异构计算场景下,国产处理器与FPGA进行高速通信和数据交互问题。探讨硬件框架设计和内核驱动软件设计,对方案进行测试验证,针对不同的数据量进行... 阐述一种国产化WY-831处理器和FPGA芯片异构通信方案的设计,此方案有效解决国产操作系统的异构计算场景下,国产处理器与FPGA进行高速通信和数据交互问题。探讨硬件框架设计和内核驱动软件设计,对方案进行测试验证,针对不同的数据量进行吞吐量测试。 展开更多
关键词 WY-831处理器 FPGA芯片 异构通信 内核驱动
在线阅读 下载PDF
一种基于威焱831处理器的多功能板卡设计与验证 被引量:1
15
作者 潘志浩 郭旭 陆晓峰 《集成电路应用》 2023年第5期1-3,共3页
阐述威焱831处理器是申威系列针对桌面PC端、车载、工业控制等领域推出的一款8核芯片。探讨以申威威焱831为核心,设计了一块用于工业、桌面级、车载等领域的多功能板卡。该设计采用了上叠方式,将主芯片、CPLD放置在核心板上。其余的时钟... 阐述威焱831处理器是申威系列针对桌面PC端、车载、工业控制等领域推出的一款8核芯片。探讨以申威威焱831为核心,设计了一块用于工业、桌面级、车载等领域的多功能板卡。该设计采用了上叠方式,将主芯片、CPLD放置在核心板上。其余的时钟、LPC、UART等信号通过连接器与底板相连。此设计方案较为灵活,仅将几个必要的芯片放置于核心板上,底板可根据用户需求定制相应的接口外设。 展开更多
关键词 电路设计 威焱831 上叠设计 接口灵活
在线阅读 下载PDF
基于块对角稀疏表示的子空间聚类方法
16
作者 丁熠 苏大勇 《中国新通信》 2025年第5期30-32,共3页
稀疏子空间聚类(SSC)是一种基于谱聚类的方法,通过稀疏表示处理高维数据。当子空间相互独立时,SSC得到的系数矩阵呈块对角结构,能够揭示数据的子空间属性。然而,由于存在噪声数据且子空间间具有相关性,块对角结构很容易被破坏。为解决... 稀疏子空间聚类(SSC)是一种基于谱聚类的方法,通过稀疏表示处理高维数据。当子空间相互独立时,SSC得到的系数矩阵呈块对角结构,能够揭示数据的子空间属性。然而,由于存在噪声数据且子空间间具有相关性,块对角结构很容易被破坏。为解决该问题,本文提出了块对角SSC方法。该方法直接在系数矩阵上添加块对角正则项来获取块对角结构。利用稀疏先验和块对角正则项,系数矩阵具有更好的块对角结构,从而提高聚类性能。实验结果表明,本文所提方法优于其他基线方法。 展开更多
关键词 子空间聚类 块对角表示 稀疏学习 交替方向法
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部