期刊文献+
共找到33篇文章
< 1 2 >
每页显示 20 50 100
高能物理实验中电子学逻辑在线升级功能的实现 被引量:3
1
作者 刘小桦 刘树彬 安琪 《核电子学与探测技术》 CAS CSCD 北大核心 2006年第6期972-975,989,共5页
大型物理实验中电子学逻辑经常需要在线升级,现场可编程门阵列器件(FPGA)的大量使用使得在线升级成为可能。介绍了一种通过串行Flash和复杂可编程逻辑器件(CPLD)采用被动串行模式(PS)配置FPGA芯片的方案,可以实现电子学系统的上电自动... 大型物理实验中电子学逻辑经常需要在线升级,现场可编程门阵列器件(FPGA)的大量使用使得在线升级成为可能。介绍了一种通过串行Flash和复杂可编程逻辑器件(CPLD)采用被动串行模式(PS)配置FPGA芯片的方案,可以实现电子学系统的上电自动配置、远程更新配置文件和系统运行模式的切换。给出了方案的基本原理、系统框图和硬件电路。 展开更多
关键词 FPGA配置 远程更新 PS模式
在线阅读 下载PDF
CSR外靶实验终端大型探测器读出电子学研制 被引量:4
2
作者 刘小桦 安琪 +2 位作者 刘树彬 苏弘 詹文龙 《核电子学与探测技术》 CAS CSCD 北大核心 2008年第6期1076-1080,共5页
兰州重离子加速器-冷却储存环外靶实验终端大型探测器中子墙和TOF墙分别共有504个和360个通道用于测量中子和带电粒子的飞行时间,需要高精度时间测量的读出电子学系统。研制的8通道读出电子学模块采用了前沿定时的时间测量方法、基于TO... 兰州重离子加速器-冷却储存环外靶实验终端大型探测器中子墙和TOF墙分别共有504个和360个通道用于测量中子和带电粒子的飞行时间,需要高精度时间测量的读出电子学系统。研制的8通道读出电子学模块采用了前沿定时的时间测量方法、基于TOT技术的电荷测量方法和PXI总线平台,电子学测试结果显示时间测量精度好于25ps。 展开更多
关键词 时间测量 前沿定时 电荷测量 TOT PXI
在线阅读 下载PDF
量子密钥分发实验数据采集系统
3
作者 宋克柱 杨小军 张凌云 《核电子学与探测技术》 CAS CSCD 北大核心 2008年第6期1290-1294,共5页
介绍了为验证量子密钥分发协议而设计的专用数据采集系统。目前,国外实验中通常采用的是用Rb原子钟来做基准时钟的模拟系统,价格昂贵,相比之下本系统是采用全数字技术,利用现在功能强大的现场可编程逻辑阵列(FPGA)来实现所有的逻辑,总... 介绍了为验证量子密钥分发协议而设计的专用数据采集系统。目前,国外实验中通常采用的是用Rb原子钟来做基准时钟的模拟系统,价格昂贵,相比之下本系统是采用全数字技术,利用现在功能强大的现场可编程逻辑阵列(FPGA)来实现所有的逻辑,总线接口设计成PCI插卡方式,使用方便,容易升级,并提供多种工作模式,可以连续不问断的采样数据。所采样数据直接存储到计算机,为量子密钥分发实验提供了一个简单、有力的实验工具。 展开更多
关键词 量子密钥 PCI接口 现场可编程逻辑阵列
在线阅读 下载PDF
低功耗FPGA电子系统优化方法 被引量:2
4
作者 万娟 武杰 +1 位作者 孔阳 谢明璞 《电子技术应用》 北大核心 2009年第10期66-69,共4页
首先与实测系统功耗进行对比,验证了Xilinx公司ISE软件包中FPGA功耗估算工具XPower的准确性。然后对FPGA设计中影响系统功耗的几个相互关联的参数进行取样,通过软件估算不同样点下的系统功耗,找到功耗最低的取样点,得到最佳设计参数,从... 首先与实测系统功耗进行对比,验证了Xilinx公司ISE软件包中FPGA功耗估算工具XPower的准确性。然后对FPGA设计中影响系统功耗的几个相互关联的参数进行取样,通过软件估算不同样点下的系统功耗,找到功耗最低的取样点,得到最佳设计参数,从而达到优化系统设计的目的。实验中通过这种方法,在一个FPGA读写SRAM的系统中,在单位时间读写操作数固定的条件下,选取了读写频率与读写时间占空比这两个参数来优化系统功耗。最终测试数据证明了该方法的正确性。 展开更多
关键词 XPower 现场可编程门阵列 低功耗 SRAM
在线阅读 下载PDF
BES III触发系统与TOF读出电子学系统控制信号的远距离传输 被引量:1
5
作者 刘广栋 刘树彬 安琪 《核电子学与探测技术》 CAS CSCD 北大核心 2007年第2期354-358,共5页
介绍了BES Ⅲ改造工程中主触发系统与飞行时间计数器电子学系统之间的控制命令以及状态信号的远距离同步传输问题的解决方案。该电路基于高速光纤传输,采用现场可编程门阵列芯片和专用芯片,具备自动纠错和从错误中自动恢复的能力,设计... 介绍了BES Ⅲ改造工程中主触发系统与飞行时间计数器电子学系统之间的控制命令以及状态信号的远距离同步传输问题的解决方案。该电路基于高速光纤传输,采用现场可编程门阵列芯片和专用芯片,具备自动纠错和从错误中自动恢复的能力,设计可靠、灵活,通过测试证明符合北京谱仪的需求。 展开更多
关键词 可靠性 光纤 串并-并串变换 FPGA
在线阅读 下载PDF
基于LVDS技术的高密度信号同步传输在BESⅢ TOF触发子系统中的实现 被引量:1
6
作者 刘序宗 刘树彬 安琪 《核电子学与探测技术》 CAS CSCD 北大核心 2010年第7期920-924,共5页
在北京谱仪BESⅢ升级改造工程TOF触发子系统的设计中,提出了采用LVDS电平扇出触发处理结果的方案,以获得足够的驱动以及抗干扰能力。考虑到传输数据量非常大,为了节省空间以及提供传输效率,决定引入并串/串并转换传输技术并设计了相应... 在北京谱仪BESⅢ升级改造工程TOF触发子系统的设计中,提出了采用LVDS电平扇出触发处理结果的方案,以获得足够的驱动以及抗干扰能力。考虑到传输数据量非常大,为了节省空间以及提供传输效率,决定引入并串/串并转换传输技术并设计了相应的接收板对其进行深入研究。通过结合FPGA中FIFO的同步功能设计,成功实现了多通道LVDS并串/串并转换传输的同步接收,从而在一个9U VME背板总线后插数据传输模块上完成了全部TOF触发处理结果的高密度同步输出。同时也为复杂仪器系统中高速大量数据的实时同步传输和接收提供了一个可靠且高效的解决方案。 展开更多
关键词 TOF触发系统 LVDS VME!并串/串并转换FIFO多通道同步
在线阅读 下载PDF
外热式等离子体实验装置数据获取和处理系统
7
作者 刘广栋 安琪 刘树彬 《核电子学与探测技术》 CAS CSCD 北大核心 2007年第3期507-511,共5页
介绍了外热式等离子体实验装置数据获取和处理系统的设计与实现。该数据获取和处理系统支持20通道差分信号采样,每通道最高采样率1Msps,基于USB2.0的数据接口的实时传输能力为10M Byte/sec,能够满足外热式等离子体实验装置等离子体流场... 介绍了外热式等离子体实验装置数据获取和处理系统的设计与实现。该数据获取和处理系统支持20通道差分信号采样,每通道最高采样率1Msps,基于USB2.0的数据接口的实时传输能力为10M Byte/sec,能够满足外热式等离子体实验装置等离子体流场采样测量的技术要求。 展开更多
关键词 数据获取和处理 诊断系统 模拟光耦合 ADC USB2.0
在线阅读 下载PDF
多通道同步高速数据采集系统研制 被引量:12
8
作者 何浩 杨俊峰 +1 位作者 武杰 王砚方 《核电子学与探测技术》 CAS CSCD 北大核心 2003年第2期179-181,共3页
介绍了一个最高采样率为100MHz,采样精度为8bit,基于PCI总线和计算机并口的8通道同步高速数据采集系统的设计,整套系统具有同步误差小、触发方式多样、操作灵活等特点。
关键词 高速A/D变换 PCI 并口 WINDOWS98 WINDRIVER
在线阅读 下载PDF
一个雷达中频信号数字复解调系统的实现 被引量:3
9
作者 刘树彬 吴义宝 +1 位作者 安琪 王砚方 《核电子学与探测技术》 CAS CSCD 北大核心 2003年第4期364-366,342,共4页
在阐述数字复解调原理的基础上实现了一个基于专用芯片的数字复解调测试系统。对比模拟复解调,说明数字复解调的优越性以及它们的应用和发展前景。
关键词 雷达 中频信号 数字复解调系统 信号处理 稳定性 灵活性 滤波器
在线阅读 下载PDF
基于 DSP 的数字式γ相机系统及其实时校正 被引量:6
10
作者 徐顺江 李洪第 严世奎 《核电子学与探测技术》 CAS CSCD 北大核心 1998年第2期122-124,149,共4页
本文介绍了一个PC平台下的基于DSP的数字γ相机系统,描述了系统的基本结构,并着重介绍了在此系统下对采集数据实时校正的实现。
关键词 DSP 实时校正 γ相机系统 数字式 医用
在线阅读 下载PDF
TBC控制器在高性能时间测量系统中的应用 被引量:3
11
作者 宋健 刘树彬 +1 位作者 刘小桦 安琪 《核电子学与探测技术》 CAS CSCD 北大核心 2006年第6期863-865,862,共4页
在高性能时间测量系统中,高性能时间数字转换芯片只能通过JTAG进行初始化和控制,为此选择了TBC控制器来实现的方法。介绍了TBC控制器对该转换芯片配置的方案,并详述了该方案的软件编程。
关键词 JTAG 北京谱仪 高性能时间数字转换芯片 TBC
在线阅读 下载PDF
基于DirectShow的MPEG4网络视频流处理系统 被引量:2
12
作者 刘尉悦 郁专 +3 位作者 武杰 谢明璞 张俊杰 王砚方 《核电子学与探测技术》 CAS CSCD 北大核心 2007年第1期82-84,95,共4页
介绍了一种基于DirectShow的MPEG4网络视频流处理系统。该系统采用Microsoft Di-rectShow框架技术,接收以MPEG4压缩的网络视频流,对视频流进行切帧、实时解码和播放。系统的关键技术是DirectShow Source Filter的设计和实现。
关键词 MPECr4 DIRECTSHOW FILTER 视频压缩 视频流
在线阅读 下载PDF
光纤在合肥同步辐射装置新时序系统定时信号传输中的应用 被引量:3
13
作者 张鹏杰 安琪 王砚方 《核电子学与探测技术》 EI CAS CSCD 北大核心 1998年第5期368-370,共3页
本文讨论一种利用高速光纤传输高定时精度、低重复率触发信号的方法,此方法在两相邻定时脉冲的时间间隔内加入周期脉冲,在接收端剔除叠加的周期脉冲,检出定时脉冲,解决了由于光接收器低端截止频率高于定时脉冲频率的矛盾。
关键词 光纤 加速器 时序控制 定时信号传输 同步辐射
在线阅读 下载PDF
500兆/秒高速A/D系统的实现 被引量:6
14
作者 武杰 王砚方 《电子技术应用》 北大核心 2001年第3期69-72,共4页
介绍采样率为500兆/秒、采样精度为8bit的高速A/D系统的设计结构以及高速电路设计中的问题,最后还讨论了如何在Windows95下设计具有实时性要求的程序。
关键词 高速电路设计 WINDOWS95 实时程序设计 A/D转换器
在线阅读 下载PDF
基于GTL技术的高速背板总线设计 被引量:1
15
作者 安琪 张庆民 +2 位作者 刘树彬 陈家琴 王砚方 《核电子学与探测技术》 CAS CSCD 北大核心 2001年第1期1-4,8,共5页
介绍了一个高速背板总线的设计尝试。采用新型的 GTL总线收发器、时钟相位调节和组合式匹配等技术措施 ,解决了总线设计的驱动、时序和信号完整性问题。实现了 10 0 Mbd/
关键词 背板总线 GTL总线收发器 组合式匹配 时钟相位调整 设计
在线阅读 下载PDF
基于MPEG4的嵌入式远程监控系统设计
16
作者 刘尉悦 武杰 +3 位作者 乔崇 郁专 谢明璞 王砚方 《核电子学与探测技术》 CAS CSCD 北大核心 2006年第6期828-830,共3页
介绍了一种基于MPEG4的嵌入式远程监控系统的设计方案。该方案采用硬件ASIC对视频和音频数据进行压缩,通过以太网传输视频流和音频流。系统的配置和状态也是通过以太网远程监视和控制。该方案具有系统体积小,建造成本低等优点,支持多用... 介绍了一种基于MPEG4的嵌入式远程监控系统的设计方案。该方案采用硬件ASIC对视频和音频数据进行压缩,通过以太网传输视频流和音频流。系统的配置和状态也是通过以太网远程监视和控制。该方案具有系统体积小,建造成本低等优点,支持多用户连接,适用于银行、交通、教育等多种领域的监控需求。 展开更多
关键词 MPEG4 嵌入式系统 视频压缩 远程监控
在线阅读 下载PDF
多功能微机核子秤系统
17
作者 郑明权 孙金华 +2 位作者 贾昌春 王明谦 唐轲 《核电子学与探测技术》 EI CAS CSCD 北大核心 1998年第2期125-127,共3页
本文介绍了上位机为工控机386,下位机为8098单片机的基于RS485协议的多功能微机核子秤的硬件、软件的基本原理和主要性能。
关键词 核子秤 上位机 下位机 通讯 多功能 硬件 软件
在线阅读 下载PDF
自相似网络业务流量的研究与实现 被引量:14
18
作者 石江涛 王永纲 +1 位作者 戴雪龙 颜天信 《通信学报》 EI CSCD 北大核心 2005年第6期112-117,共6页
为了准确测试和评估网络交换设备及其调度算法的性能,一个能够真实反映实际网络业务流量特点的业务流量产生系统是十分必要的。近年来通过对大量网络业务流量的测量和分析,人们认识到网络业务流量呈现为长相关、自相似的特性,而非泊松... 为了准确测试和评估网络交换设备及其调度算法的性能,一个能够真实反映实际网络业务流量特点的业务流量产生系统是十分必要的。近年来通过对大量网络业务流量的测量和分析,人们认识到网络业务流量呈现为长相关、自相似的特性,而非泊松过程。将这一特性和现有的业务流量描述模型相结合,利用具有重尾特性的概率分布函数:Pareto分布和截尾重尾分布,构造了在宏观上表现为自相似特性的业务流量模型。针对路由交换机构调度算法的性能测试的实际需要,建立了一个可用于软件测试的网络业务流量产生系统。 展开更多
关键词 网络通信 业务流量 ON/OFF模型 自相似 重尾分布
在线阅读 下载PDF
基于FPGA的PCI接口设计 被引量:13
19
作者 宋克柱 杨小军 王砚方 《电子技术应用》 北大核心 2001年第9期74-77,共4页
介绍一种使用PCI宏核逻辑进行的更加简单高效的PCI接口设计方法。该方法将PCI接口和PCI用户逻辑集成在一片FPGA里,可以对整个逻辑进行仿真调试,大大缩短了开发周期、提高了系统集成度和性能。重点叙述了ALTERA公司提供的32位TARGET接... 介绍一种使用PCI宏核逻辑进行的更加简单高效的PCI接口设计方法。该方法将PCI接口和PCI用户逻辑集成在一片FPGA里,可以对整个逻辑进行仿真调试,大大缩短了开发周期、提高了系统集成度和性能。重点叙述了ALTERA公司提供的32位TARGET接口宏核pci_t32的原理和结构,分析了时序设计要点,给出了典型应用的逻辑设计框图和注意事项。 展开更多
关键词 PCI总线 接口 现场可编程逻辑阵列 集成电路
在线阅读 下载PDF
基于DSP的等效采样电路设计 被引量:10
20
作者 廖维平 安琪 廖娟娟 《核电子学与探测技术》 CAS CSCD 北大核心 2000年第6期440-443,共4页
介绍了一个利用 DSP实现等效采样的电路 ,该电路的实际采样率为 4 0 MHz,采用等效采样技术之后 ,最高等效采样率可达到 1 0 GHz。详细介绍了此电路的设计原理及其优点。
关键词 等效采样 DSP 电路设计 等效采样电路 实时采样
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部