-
题名FIR数字滤波器的FPGA实现研究
被引量:17
- 1
-
-
作者
刘庆良
卢荣军
李建清
-
机构
东南大学仪器科学与工程学院
东南大学ams研究中心
-
出处
《电子设计工程》
2010年第3期59-61,64,共4页
-
文摘
为了研究不同结构的FIR数字滤波器FPGA实现对数字多普勒接收机中FPGA器件资源消耗及其实现的滤波器的速度性能,在Xilinx ISE10.1开发平台中,采用Verilog HDL语言分别实现了FIR数字滤波器的改进的串行结构、并行结构以及DA结构,并在ModelSim仿真验证平台中仿真了实现设计。结果表明,改进串行结构的实现消耗资源少但滤波速度慢,并行结构的实现滤波速度快但消耗资源多,而DA算法的实现速度仅取决于输入数据的宽度,所以滤波速度通常较快且消耗的资源较少。
-
关键词
FIR数字滤波器
改进的串行结构
并行结构
DA结构
FPGA
-
Keywords
FIR digital filter
improved serial structure
parallel structure
DA structure
FPGA
-
分类号
TN713
[电子电信—电路与系统]
-
-
题名数字多普勒系统中的窄带滤波器的设计方法
被引量:1
- 2
-
-
作者
郝秋赟
卢荣军
-
机构
东南大学信息科学与工程学院
东南大学ams研究中心
-
出处
《中国新通信》
2008年第13期60-63,共4页
-
基金
深空探测数字多普勒数据采集系统
-
文摘
随着软件无线电技术的发展,使信号的采样频率越来越高,而在高采样率的条件下,进行窄带FIR滤波器的设计是非常困难的。本文采用多抽样率结构来设计窄带FIR滤波器,使窄带FIR滤波器易于实现。另外利用多级结构并使用特殊滤波器可以有效地实现窄带FIR滤波器,通过多个滤波器的级联,放宽了对每个滤波器的要求,从而使滤波器的总的乘法系数个数减少,乘法运算率减小,同时又不增加滤波器结构的复杂。
-
关键词
抽取
内插
CIC滤波器
半带滤波器
-
Keywords
decimation, interpolation, CIC filter, half band filter
-
分类号
TN713
[电子电信—电路与系统]
TN959.4
[电子电信—信号与信息处理]
-
-
题名基于FPGA的空间存储器的纠错系统
- 3
-
-
作者
左祥慧
李建清
宋爱国
-
机构
东南大学ams研究中心
-
出处
《中国集成电路》
2007年第12期19-21,27,共4页
-
文摘
国际空间站上AMS存储系统受到高能粒子的轰击,可能对随机存储器(RAM)电路产生影响,改变半导体存储器件的逻辑状态,导致存储单元在逻辑‘0’与‘1’之间发生翻转,产生一些关键存储数据出错和控制程序跑飞等问题。本文提出了基于纠错编码基本原理的BCH(31,16)算法,该算法能够有效解决三位随机错误的纠正问题,其译码算法采用错误图样查找法。利用Verilog DHL编程语言来设计BCH(31,16)码的编码与解码,并下载到FPGA开发板上进行电路验证。
-
关键词
BCH码
FPGA
VERILOGHDL
AMS
-
Keywords
BCH
FPGA
VerilogHDL
AMS
-
分类号
TP333
[自动化与计算机技术—计算机系统结构]
-