期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
采用数据驱动机制的多核处理器 被引量:2
1
作者 毕卓 徐云川 王镇 《上海交通大学学报》 EI CAS CSCD 北大核心 2013年第1期81-85,共5页
针对当前工艺条件下多核处理器存在程序并行性不足的问题,设计了一种采用数据驱动机制、支持函数语言风格编程的多核处理器,包括通用处理器核、数据驱动模块和片内路由器.其中:通用处理器核用于执行常规程序;数据驱动模块用于检测数据... 针对当前工艺条件下多核处理器存在程序并行性不足的问题,设计了一种采用数据驱动机制、支持函数语言风格编程的多核处理器,包括通用处理器核、数据驱动模块和片内路由器.其中:通用处理器核用于执行常规程序;数据驱动模块用于检测数据的完备性;片内路由器则可提供处理器核之间及簇之间的通信.实验结果表明,所设计的多核处理器能够支持C语言"函数式语言"风格的编程模板.每个C代码段执行纯函数的操作,消除了函数间的共享变量,使得并行编程的复杂度有所降低.同时,所采用的数据驱动机制没有执行顺序的严格限制,充分挖掘了算法潜在的并行性.经测试,数据驱动多核处理器的加速比随着计算资源的增加而增大,从而验证了数据流计算机的加速倍数随处理器数目增加而线性增长的结论. 展开更多
关键词 数据驱动 并行编程模型 数据流机 多核处理器
在线阅读 下载PDF
一款超高压LDMOS管的物理建模 被引量:1
2
作者 程东方 汪维勇 +1 位作者 易志飞 沈伟星 《半导体技术》 CAS CSCD 北大核心 2010年第6期538-541,共4页
借助二维数值模拟软件ATHENA和ATLAS,研究分析了一款耐压为700 V的外延型LDMOS管的工作特性。按其工作机制,提出了用一个MOST和两个JFET有源器件构建成可用于电路仿真的LDMOST宏模型,并在电路仿真器HSPICE上验证了该宏模型的正确性;证明... 借助二维数值模拟软件ATHENA和ATLAS,研究分析了一款耐压为700 V的外延型LDMOS管的工作特性。按其工作机制,提出了用一个MOST和两个JFET有源器件构建成可用于电路仿真的LDMOST宏模型,并在电路仿真器HSPICE上验证了该宏模型的正确性;证明了LDMOST输出曲线中的准饱和特性源自寄生JFET的自偏置效应;采用参数提取软件UTMOSTⅢ,提取了相应的参数;给出了该LDMOST开关延迟时间的表达式和相关模型参数的提取方法等。所得结论与实测结果基本吻合。 展开更多
关键词 LDMOS 宏模型 准饱和效应 物理模型
在线阅读 下载PDF
高阻衬底集成电路抗闩锁效应研究 被引量:1
3
作者 程东方 张铮栋 吕洪涛 《半导体技术》 CAS CSCD 北大核心 2008年第6期517-519,共3页
研究用增加多子保护环的方法抑制功率集成电路的闩锁效应,首次给出环距、环宽设计与寄生闩锁触发阈值的数量关系,并比较了不同结深的工序作为多子环的效果。对于确定的设计规则,还比较了不同电阻率衬底材料的CMOS单元中的闩锁效应,结果... 研究用增加多子保护环的方法抑制功率集成电路的闩锁效应,首次给出环距、环宽设计与寄生闩锁触发阈值的数量关系,并比较了不同结深的工序作为多子环的效果。对于确定的设计规则,还比较了不同电阻率衬底材料的CMOS单元中的闩锁效应,结果表明合理设计可以有效地改善高阻衬底的寄生闩锁效应,仿真结果验证了正确性。 展开更多
关键词 闩锁效应 多子保护环 高阻衬底
在线阅读 下载PDF
BP神经网络法在高压LDMOS器件设计中的应用
4
作者 程东方 吕洪涛 张铮栋 《半导体技术》 CAS CSCD 北大核心 2008年第5期381-383,408,共4页
利用一个3×5×1的3层BP神经网络结构对高压LDMOS的器件性能进行优化设计。将3个重要的工艺参数n-drift层注入剂量、p-top层注入剂量和p-top层长度作为网络的输入,LDMOS击穿电压作为网络的输出,利用训练得到的网络对工艺参数进... 利用一个3×5×1的3层BP神经网络结构对高压LDMOS的器件性能进行优化设计。将3个重要的工艺参数n-drift层注入剂量、p-top层注入剂量和p-top层长度作为网络的输入,LDMOS击穿电压作为网络的输出,利用训练得到的网络对工艺参数进行优化。结果表明,训练样本和测试样本的网络输出值和通过TCAD工具得到的测量值均非常接近,得到的最优工艺参数非常理想。 展开更多
关键词 高压横向扩散金属氧化物半导体 优化 反向传播神经网络
在线阅读 下载PDF
深亚微米工艺下逻辑功效法延时估算的改进
5
作者 毕卓 陈晓君 《计算机工程与科学》 CSCD 北大核心 2014年第4期589-595,共7页
逻辑功效法延时估算是由Sutherland I E提出的,可以在设计初期快速估算逻辑门和逻辑电路的延时,减小逻辑电路设计的难度。但是,随着深亚微米CMOS工艺的普及,短沟道效应开始影响经典逻辑功效法的正确性。为了提高逻辑功效法估算精度,提... 逻辑功效法延时估算是由Sutherland I E提出的,可以在设计初期快速估算逻辑门和逻辑电路的延时,减小逻辑电路设计的难度。但是,随着深亚微米CMOS工艺的普及,短沟道效应开始影响经典逻辑功效法的正确性。为了提高逻辑功效法估算精度,提出一种考虑速度饱和效应的改进方法,该方法主要分两步:首先,考虑反相器PMOS与NMOS宽之比,精确估算反相器的延时,并归一化;然后,基于反相器的延时和速度饱和的影响,估算逻辑门的延时。仿真模型采用了美国亚利桑那州立大学的PTM 32nm、65nm、90nm和130nm的模型,45nm采用了北卡罗来纳州立大学的FreePDK的模型,结合hspice仿真。经实验数据对比,该方法对与非门延时的估算精度提高约10%。 展开更多
关键词 逻辑功效 延时估算 速度饱和 深亚微米
在线阅读 下载PDF
基于16位定点DSP的并行乘法器的设计 被引量:1
6
作者 王叶辉 林贻侠 严伟 《半导体技术》 CAS CSCD 北大核心 2004年第5期101-105,共5页
设计了一种用于16位定点DSP中的片内乘法器。该乘法器采用了改进型Booth算法,使用CSA构成的乘法器阵列,并采用跳跃进位加法器实现进位传递,该设计具有可扩展性,并提出了更高位扩展时应改进型方向。设计时综合考虑了高性能定点DSP对乘法... 设计了一种用于16位定点DSP中的片内乘法器。该乘法器采用了改进型Booth算法,使用CSA构成的乘法器阵列,并采用跳跃进位加法器实现进位传递,该设计具有可扩展性,并提出了更高位扩展时应改进型方向。设计时综合考虑了高性能定点DSP对乘法器在面积和速度上的要求,具有极其规整的布局布线。 展开更多
关键词 DSP 并行乘法器 阵列乘法器 改进型Booth编码 部分积产生器
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部