期刊文献+
共找到257篇文章
< 1 2 13 >
每页显示 20 50 100
Avalon总线与SOPC系统架构实例 被引量:24
1
作者 徐宁仪 周祖成 《半导体技术》 CAS CSCD 北大核心 2003年第2期17-20,共4页
介绍了可编程系统集成(SOPC)的基本概念和Avalon总线,着重描述了Avalon总线的内容和操作,利用SOPC Builder搭建了一个SOPC的实例,在Altera的Excalibur Nios开发板上进行了仿真验证。
关键词 aVaLon总线 sopc 系统架 嵌入式微处理器 集成电路 可编程系统集成
在线阅读 下载PDF
最新的SOPC技术与EDA实验教学 被引量:18
2
作者 韦思健 张驰 +1 位作者 韩文龙 马博坤 《实验技术与管理》 CAS 2006年第1期113-115,共3页
本文以清华大学科教仪器厂开发的TPG-EDA/SOPC教学实验平台为例介绍了传统的EDA(电子设计自动化)实验以及最新的SOPC(基于可编程片系统)技术,基于SOPC技术的系统级设计可以使用RISC(精简指令集)处理器软核,用来支持学生各种不... 本文以清华大学科教仪器厂开发的TPG-EDA/SOPC教学实验平台为例介绍了传统的EDA(电子设计自动化)实验以及最新的SOPC(基于可编程片系统)技术,基于SOPC技术的系统级设计可以使用RISC(精简指令集)处理器软核,用来支持学生各种不同的实验项目。通过使用EDA设计工具,RISC软核处理器的C编泽器以及大量的FPGA(现场可编程门阵列)资源,可以使用或者重复使用IP来完成各种学生感兴趣的实验项目,培养和锻炼学生的系统级设计能力。 展开更多
关键词 系统设计 sopc(基于可编程片系统) 软核处理器 FPGa(现场可编程门阵列)
在线阅读 下载PDF
基于Avalon总线TLC5628自定义IP核的开发 被引量:2
3
作者 史雪峰 傅华明 阿日贡巴彦尔 《现代电子技术》 2008年第4期84-86,共3页
简要介绍SoPC及Avalon总线,详细阐述基于Avalon总线TLC5628自定义IP核的开发流程。在软硬件设计通过测试后利用SoPC Builder提供的"元件编辑器"进行TLC5628自定义IP核的封装和发布。TLC5628自定义IP核的开发及发布对其他用户... 简要介绍SoPC及Avalon总线,详细阐述基于Avalon总线TLC5628自定义IP核的开发流程。在软硬件设计通过测试后利用SoPC Builder提供的"元件编辑器"进行TLC5628自定义IP核的封装和发布。TLC5628自定义IP核的开发及发布对其他用户在使用TLC5628进行项目开发时能明显缩短研发周期、降低工作强度。此外,对开发较复杂的IP核具有一定的借鉴作用。 展开更多
关键词 可编程片上系统 aVaLon总线 自定义IP核 TLC5628数/模转换器
在线阅读 下载PDF
基于SOPC的RSA密码芯片设计
4
作者 陈颂 刘欣宇 《计算机工程与设计》 CSCD 北大核心 2010年第21期4587-4591,共5页
为了提高RSA密码算法在密码芯片上的实现性能,基于SOPC技术设计了一款RSA密码芯片,完成了NIOS II的软硬件协同设计。该硬件系统由处理器、存储模块和自定义指令3部分组成,其关键的模乘模块采用改进的模乘算法和交叉存取设计方案设计实现... 为了提高RSA密码算法在密码芯片上的实现性能,基于SOPC技术设计了一款RSA密码芯片,完成了NIOS II的软硬件协同设计。该硬件系统由处理器、存储模块和自定义指令3部分组成,其关键的模乘模块采用改进的模乘算法和交叉存取设计方案设计实现,显著提高了系统性能。整体设计在ALTERA的CYCLONEII器件上进行了验证与测试,并进行了逻辑综合及布局布线。与传统的RSA密码芯片设计相比,该芯片系统灵活性高,资源占用少。 展开更多
关键词 可编程逻辑阵列 可编程片上系统 RSa 模乘运算 密码芯片
在线阅读 下载PDF
基于SOPC的多路HART协议转换及智能I/O模块设计
5
作者 倪晓明 田雨聪 《电网技术》 EI CSCD 北大核心 2008年第22期68-71,共4页
该设计基于可编程芯片上系统的解决方案,在单片现场可编程门阵列芯片上同时实现CPU控制器、8路异步收发器、8路可寻址远程传感器高速通道(highway addressable remote transducer,HART)协议设备的独立调制解调器等部件,可实现8路HART协... 该设计基于可编程芯片上系统的解决方案,在单片现场可编程门阵列芯片上同时实现CPU控制器、8路异步收发器、8路可寻址远程传感器高速通道(highway addressable remote transducer,HART)协议设备的独立调制解调器等部件,可实现8路HART协议转换及智能I/O采集功能,不仅结构简单,而且成本低廉,解决了多路HART设备的快速数据采集和响应问题。此外,该模块采用异步采集的方法,自动对HART设备进行周期性的采集和数据的实时缓冲,有效地提高了对上位机通信的响应速度。该设计已成功应用于EDPF-NT分散控制系统中。 展开更多
关键词 可寻址远程传感器高速通道(HaRT) 可编程芯片上系统(sopc) 协议转换 调制解调器
在线阅读 下载PDF
基于SoPC的前端RapidIO接口设计 被引量:3
6
作者 施春辉 柴小丽 +1 位作者 宋慰军 章乐 《计算机工程》 CAS CSCD 北大核心 2011年第20期239-241,245,共4页
针对现代高性能嵌入式系统高速RapidIO信号接入的应用需求,提出一种基于可编程片上系统(SoPC)的前端RapidIO接口设计方案,以VirtexII Pro现场可编程门阵列芯片为核心,利用RapidIO IP核等库资源及硬件编程实现RapidIO接口、低压差分信号... 针对现代高性能嵌入式系统高速RapidIO信号接入的应用需求,提出一种基于可编程片上系统(SoPC)的前端RapidIO接口设计方案,以VirtexII Pro现场可编程门阵列芯片为核心,利用RapidIO IP核等库资源及硬件编程实现RapidIO接口、低压差分信号图像接口、RS422控制接口间的信息转发逻辑。该方案能够提高信息采集和输出的时效性。 展开更多
关键词 嵌入式系统 可编程片上系统 RaPIDIO协议 低压差分信号
在线阅读 下载PDF
基于Avalon-MM突发传输的LCD控制器的设计与实现 被引量:1
7
作者 陆耀强 肖铁军 郎沁争 《计算机应用》 CSCD 北大核心 2012年第5期1467-1469,1473,共4页
针对不同液晶显示器(LCD)规格导致的驱动差异,提出一种LCD显示控制器的可编程片上系统(SOPC)系统架构,并完成了该架构的软硬件实现。设计基于Avalon主端口突发传输方式,采用参数化设计方法,实验证明,所设计的LCD控制器能够满足较高分辨... 针对不同液晶显示器(LCD)规格导致的驱动差异,提出一种LCD显示控制器的可编程片上系统(SOPC)系统架构,并完成了该架构的软硬件实现。设计基于Avalon主端口突发传输方式,采用参数化设计方法,实验证明,所设计的LCD控制器能够满足较高分辨率的要求,可以运用于不同型号的LCD。 展开更多
关键词 LCD控制器 可编程片上系统 参数化 avalon主端口 突发
在线阅读 下载PDF
基于SOPC和CPCI总线的ARINC429数据接收卡 被引量:1
8
作者 谢东辉 齐伟民 《科学技术与工程》 2009年第12期3244-3250,共7页
介绍了基于SOPC的ARINC429接收卡的硬件构建过程和软件设计流程。该系统使用嵌入式NiosII软核处理器作为整个系统的控制器;使用ARINC429收发芯片HS3282,实现了两路高速ARINC429数据的接收;并将接收到的ARINC429数据通过CPCI总线上传至... 介绍了基于SOPC的ARINC429接收卡的硬件构建过程和软件设计流程。该系统使用嵌入式NiosII软核处理器作为整个系统的控制器;使用ARINC429收发芯片HS3282,实现了两路高速ARINC429数据的接收;并将接收到的ARINC429数据通过CPCI总线上传至主控计算机。结果证明能够实时高效的接收和传输两路ARINC429数据。 展开更多
关键词 NIOSII处理器 可编程片上系统(sopc) HS3282 航空无线电公司(aeronautical Radio Incorporated aRINC429)总线 紧凑型总线接口标准(Compact Peripheral Component Interconnect CPCI总线)
在线阅读 下载PDF
基于龙芯LA132软核处理器的宇航级SoPC设计 被引量:1
9
作者 刘珍妮 安军社 胡婉如 《电讯技术》 北大核心 2024年第5期772-777,共6页
针对现有星载计算机主控系统灵活性差和在空间辐射环境中存在单粒子翻转等问题,设计了一种灵活性强、可靠性高、自主可控的宇航级片上可编程系统(System-on-Programmable-Chip,SoPC)。该系统将龙芯LA132软核处理器应用于航天领域,降低... 针对现有星载计算机主控系统灵活性差和在空间辐射环境中存在单粒子翻转等问题,设计了一种灵活性强、可靠性高、自主可控的宇航级片上可编程系统(System-on-Programmable-Chip,SoPC)。该系统将龙芯LA132软核处理器应用于航天领域,降低了星载计算机主控系统的体积。为系统存储单元设计实现了一种基于矩阵算法的RS(8,4)码,可在无延迟的情况下实现错误检测与纠正功能,增强了系统的可靠性。测试结果表明,该SoPC系统在Xilinx KCU105硬件平台上可实现单周期内对两个错误符号的检测与纠正,满足宇航级安全性与可靠性的需求,为星载计算机主控系统的小型化提供了一种新的解决方案。 展开更多
关键词 星载计算机 片上可编程系统(sopc) 软核处理器 错误检测与纠正(EDaC)
在线阅读 下载PDF
基于FPGA的图像采集与VGA显示系统 被引量:45
10
作者 朱奕丹 方怡冰 《计算机应用》 CSCD 北大核心 2011年第5期1258-1261,1264,共5页
针对传统的PCI图像采集卡的弊端,利用Altera公司的DE2开发平台,设计了基于现场可编程门阵列(FPGA)的图像采集与VGA显示系统。该系统以嵌入了NiosⅡ软核的可编程逻辑芯片FPGA作为控制器,以图像传感器、数字存储器、视频D/A转换器、VGA显... 针对传统的PCI图像采集卡的弊端,利用Altera公司的DE2开发平台,设计了基于现场可编程门阵列(FPGA)的图像采集与VGA显示系统。该系统以嵌入了NiosⅡ软核的可编程逻辑芯片FPGA作为控制器,以图像传感器、数字存储器、视频D/A转换器、VGA显示接口等作为FPGA外设,利用可编程片上系统(SOPC)技术实现对FPGA及其外设的编程与控制,最终实现对实时图像的采集、处理与显示。设计结果表明,利用SOPC技术实现的电子系统具有设计方法灵活高效、可移植性强、易于实现高速数据采集、通用性好等优势。 展开更多
关键词 可编程片上系统技术 现场可编程门阵列 DE2 NiosⅡ CMOS图像传感器 视频D/a转换器 VGa显示接口
在线阅读 下载PDF
基于SOPC的宽幅喷墨打印机控制系统 被引量:6
11
作者 廖强 文荣 +2 位作者 夏洋 延威 罗建 《计算机工程》 CAS CSCD 北大核心 2009年第19期260-262,265,共4页
针对宽幅喷墨打印机大量图像数据的传输和处理、系统运动控制器的复杂算法实现及产品后续的升级开发等问题,采用Nios II嵌入式软核处理器为核心,通过添加外围相应的存储、通信及控制模块,设计基于可编程片上系统的宽幅喷墨打印机控制系... 针对宽幅喷墨打印机大量图像数据的传输和处理、系统运动控制器的复杂算法实现及产品后续的升级开发等问题,采用Nios II嵌入式软核处理器为核心,通过添加外围相应的存储、通信及控制模块,设计基于可编程片上系统的宽幅喷墨打印机控制系统。实验结果表明,该系统集成度高、对大量图像数据的传输和处理速度快、工作可靠性好。 展开更多
关键词 宽幅喷墨打印机 控制系统 可编程片上系统
在线阅读 下载PDF
基于SOPC的LCD控制器IP核的设计与实现 被引量:8
12
作者 王刚 肖铁军 时建雷 《计算机工程与设计》 CSCD 北大核心 2009年第6期1404-1406,1431,共4页
介绍了一种针对LCD控制器IP核的设计方法该方法以Altera的软核处理器Nios Ⅱ为核心,通过对Avalon主端口的使用成功实现了对帧缓存读操作的硬件加速,并且本IP核以参数化概念设计,大大提高了控制器的可复用性。设计生成的LCD控制器IP核可... 介绍了一种针对LCD控制器IP核的设计方法该方法以Altera的软核处理器Nios Ⅱ为核心,通过对Avalon主端口的使用成功实现了对帧缓存读操作的硬件加速,并且本IP核以参数化概念设计,大大提高了控制器的可复用性。设计生成的LCD控制器IP核可以非常容易地添加到SOPC系统中,简化了底层编程人员对LCD屏的操作。实验结果表明,该设计具有较强的实用性和通用性。 展开更多
关键词 可编程片上系统 LCD控制器 IP核 avalon主端口 参数化
在线阅读 下载PDF
基于SOPC的复合式生理信号检测系统设计 被引量:7
13
作者 钟维 黄启俊 +2 位作者 常胜 孙尽尧 王豪 《传感技术学报》 CAS CSCD 北大核心 2014年第4期446-451,共6页
设计完成了一种多生物电信号采集能力并能完成生物电信号模式识别和辅助诊断的复合式生物电信号检测系统。系统通过具备双通道的低噪声高共模抑制比的前置采集放大电路,可实现心电信号和表面肌电信号两种体表生物电信号的检测。通过FPG... 设计完成了一种多生物电信号采集能力并能完成生物电信号模式识别和辅助诊断的复合式生物电信号检测系统。系统通过具备双通道的低噪声高共模抑制比的前置采集放大电路,可实现心电信号和表面肌电信号两种体表生物电信号的检测。通过FPGA硬件化实现的小波分解模块和在NiosⅡ软核中实现的FFT和BP神经网络算法,可以完成对采集到的心电信号心率监测、QRS波群的检测和ST段形态识别反馈监护者的健康信息;并通过提取表面肌电信号活跃段数据和时频域参数为运动性肌肉疲劳评估提供参考。系统通过LCD屏、音频输出和SD卡存储能够完成对信号实时波形和监护参数显示、报警输出和长时间监护数据的存储。 展开更多
关键词 片上可编程系统 表面肌电信号 心电信号 小波分析 BP神经网络 ST段形态识别
在线阅读 下载PDF
基于SOPC技术的视频点播系统设计 被引量:5
14
作者 王建国 洪胜峰 +1 位作者 綦声波 吴书铭 《计算机工程》 CAS CSCD 北大核心 2007年第22期277-279,282,共4页
提出一种以Altera公司高性能的FPGA芯片为平台,利用SOPC技术和双Nios II处理器设计实现16终端视频点播系统的方法。阐述了在可编程逻辑设计中使用"乒乓操作"实现高速数据传输的设计思想与实现方法。介绍多CPU系统中各CPU之间... 提出一种以Altera公司高性能的FPGA芯片为平台,利用SOPC技术和双Nios II处理器设计实现16终端视频点播系统的方法。阐述了在可编程逻辑设计中使用"乒乓操作"实现高速数据传输的设计思想与实现方法。介绍多CPU系统中各CPU之间同步通信技术的设计方法。 展开更多
关键词 可编程片上系统技术 视频点播 NIOSII软核处理器 双处理器系统
在线阅读 下载PDF
CPLD/FPGA的发展与应用之比较 被引量:13
15
作者 徐伟业 江冰 虞湘宾 《现代电子技术》 2007年第2期4-7,共4页
可编程逻辑器件(Programmable Logic Device,PLD)是一种可由用户对其进行编程的大规模通用集成电路[1]。从PLD的发展历程着眼,主要对PLD的2个发展分支———复杂可编程逻辑器件和现场可编程门阵列的基本结构、功能优势和应用场合进行了... 可编程逻辑器件(Programmable Logic Device,PLD)是一种可由用户对其进行编程的大规模通用集成电路[1]。从PLD的发展历程着眼,主要对PLD的2个发展分支———复杂可编程逻辑器件和现场可编程门阵列的基本结构、功能优势和应用场合进行了较详尽的分析和比较;并从结构和定义上指出二者的区别,同时根据不同技术要求和设计环境指出了相应的CPLD和FPGA的选择方法,最后给出了PLD最新研究热点和未来的发展趋势。 展开更多
关键词 可编程逻辑器件(PLD) 复杂可编程逻辑器件(CPLD) 现场可编程门阵列(FPGa) 可编程片上系统(sopc)
在线阅读 下载PDF
基于SOPC的扩频接收机设计与实现 被引量:3
16
作者 魏敬法 胡永辉 李滚 《计算机工程》 CAS CSCD 北大核心 2009年第18期224-226,共3页
采用FPGA+DSP模式实现的扩频接收机存在开发周期长、实现难度大等缺点。针对该问题,基于可编程片上系统,利用FPGA内的嵌入式软核NiosⅡ代替DSP处理器和通用控制器,在单片FPGA内实现整个BD/GLONASS组合导航定位接收机。阐述匹配滤波器、... 采用FPGA+DSP模式实现的扩频接收机存在开发周期长、实现难度大等缺点。针对该问题,基于可编程片上系统,利用FPGA内的嵌入式软核NiosⅡ代替DSP处理器和通用控制器,在单片FPGA内实现整个BD/GLONASS组合导航定位接收机。阐述匹配滤波器、相关器、载波跟踪环和码跟踪环的算法理论与实现方法。在24h内的静态定位结果表明,该接收机的定位精度满足要求。 展开更多
关键词 导航 BD/GLonaSS接收机 可编程片上系统 嵌入式软核NiosⅡ
在线阅读 下载PDF
基于SOPC的说话人识别算法的实现与优化 被引量:3
17
作者 何伟 徐阳 张玲 《计算机应用》 CSCD 北大核心 2012年第5期1463-1466,共4页
利用可编程片上系统(SOPC)灵活的可编程性和现场可编程门阵列(FPGA)强大的并行处理能力,在FPGA上实现说话人识别算法,并从识别速度和识别精度两个方面对系统进行优化。研究了说话人识别算法的原理,针对其特点构建了SOPC系统,用乒乓操作... 利用可编程片上系统(SOPC)灵活的可编程性和现场可编程门阵列(FPGA)强大的并行处理能力,在FPGA上实现说话人识别算法,并从识别速度和识别精度两个方面对系统进行优化。研究了说话人识别算法的原理,针对其特点构建了SOPC系统,用乒乓操作实现语音采集和处理,利用FPGA的硬件实现算法中较为耗时的模块,提高了识别速度,同时又利用遗传算法来生成模板码书,提高了识别精度。最终,实现对说话人身份进行识别的功能,系统具有较高的实时性和识别精度。 展开更多
关键词 可编程片上系统 现场可编程门阵列 说话人识别 乒乓操作 遗传算法
在线阅读 下载PDF
基于SoPC的微小卫星姿轨控计算机设计与实现 被引量:3
18
作者 康国华 夏青 成婧 《南京航空航天大学学报》 EI CAS CSCD 北大核心 2013年第6期763-768,共6页
为满足微小卫星对姿轨控计算机高性能、低功耗以及丰富的外设接口的要求,采用Cyclone IV FPGA芯片设计了姿轨控计算机,并且通过硬件编程实现外设接口控制器IP核,并将其集成到现场可编程门阵列(Field programmable gate array,FPGA)中,... 为满足微小卫星对姿轨控计算机高性能、低功耗以及丰富的外设接口的要求,采用Cyclone IV FPGA芯片设计了姿轨控计算机,并且通过硬件编程实现外设接口控制器IP核,并将其集成到现场可编程门阵列(Field programmable gate array,FPGA)中,提高系统集成度。此外,使用可编程片上系统(System on programmable chip,SoPC)技术在FPGA中实现了硬浮点运算,加快了NiosII软核处理浮点运算的速度。实测表明,采用Cyclone IV FPGA设计的姿轨控计算机具有功耗低、运算速度快以及接口丰富等特点,能够满足微小卫星对姿轨控计算机的要求。 展开更多
关键词 微小卫星 姿轨控计算机 现场可编程门阵列(FPGa) 可编程片上系统(sopc) 硬浮点运算
在线阅读 下载PDF
基于SOPC的三相电参数采集系统设计 被引量:2
19
作者 徐植坚 罗旗舞 +1 位作者 罗志坤 黎福海 《计算机工程》 CAS CSCD 北大核心 2011年第19期224-226,共3页
现有电网企业在线校表系统的操作流程较繁琐。为此,设计一种基于可编程片上系统的三相电参数采集系统。该系统以现场可编程门阵列器件XC3S1600E为核心,选用三相电信号采集芯片AD7656进行高精度同步采样,扩充大容量DDR SDRAM作为系统运... 现有电网企业在线校表系统的操作流程较繁琐。为此,设计一种基于可编程片上系统的三相电参数采集系统。该系统以现场可编程门阵列器件XC3S1600E为核心,选用三相电信号采集芯片AD7656进行高精度同步采样,扩充大容量DDR SDRAM作为系统运算缓存,内置媒体访问控制器建立以太网通信链路,配置MicroBlaze处理器管理各模块,并提供配套软件。测试结果证明,该系统各项性能指标均符合要求,且运行稳定。 展开更多
关键词 高精度数据采集 现场可编程门阵列 MICROBLaZE处理器 处理器本地总线 可编程片上系统
在线阅读 下载PDF
基于内嵌Cortex-M3内核FPGA的等精度频率计设计 被引量:3
20
作者 王立华 周松江 +1 位作者 高世皓 张恒 《实验室研究与探索》 CAS 北大核心 2017年第7期139-143,181,共6页
为了提高频率计的测量精度和系统性能,解决在传统的频率计中无法实现高低频率等精度测量的情况,采用京微雅格公司的M7系列FPGA,设计了一种基于SOPC技术的等精度多功能频率计。该频率计以内嵌Cortex-M3内核的FPGA芯片为控制核心,通过对F... 为了提高频率计的测量精度和系统性能,解决在传统的频率计中无法实现高低频率等精度测量的情况,采用京微雅格公司的M7系列FPGA,设计了一种基于SOPC技术的等精度多功能频率计。该频率计以内嵌Cortex-M3内核的FPGA芯片为控制核心,通过对FPGA模块和Cortex-M3内核部分的设计,并借助AHB接口的FIFO实现FPGA与Cortex-M3内核之间的数据通信,完成了1Hz^50MHz范围内等精度频率计的设计。通过Model Sim软件仿真和硬件实测表明,该频率计可以完成等精度频率和占空比的测量功能,具有精度高、实时性好等特点。 展开更多
关键词 频率计 等精度 可编程片上系统 现场可编程门阵列 高性能总线 CORTEX-M3
在线阅读 下载PDF
上一页 1 2 13 下一页 到第
使用帮助 返回顶部