期刊文献+
共找到44篇文章
< 1 2 3 >
每页显示 20 50 100
新型双声道音频Σ-ΔDAC小面积插值滤波器的设计实现 被引量:2
1
作者 刘素娟 张特 陈建新 《电子与信息学报》 EI CSCD 北大核心 2011年第3期749-753,共5页
该文提出了一种新型双声道音频Σ-Δ数模转换器(DAC)小面积插值滤波器设计方法。该方法采用左右两个声道复用一个插值滤波器的新型结构,并利用存储器实现第1级半带滤波器,从而降低芯片的实现面积。提出重新排序方法,保证复用后两个声道... 该文提出了一种新型双声道音频Σ-Δ数模转换器(DAC)小面积插值滤波器设计方法。该方法采用左右两个声道复用一个插值滤波器的新型结构,并利用存储器实现第1级半带滤波器,从而降低芯片的实现面积。提出重新排序方法,保证复用后两个声道的同步。设计在TSMC 0.18μm 1.8 V/3.3 V 1P5M CMOS工艺上实现,测试信噪比为106 dB,数字部分芯片的面积仅为0.198 mm2,功耗为0.65 mW。这种设计方法降低了Σ-ΔDAC系统中数字部分的面积和功耗,给模拟部分留有较大的设计裕量,这对模数混合系统的设计具有重要的意义。 展开更多
关键词 σ-Δ数模转换器(dac) 插值滤波器 双声道复用 重新排序
在线阅读 下载PDF
基于DAC阵列的光交叉芯片控制驱动系统
2
作者 欧阳傲奇 吕昕雨 +5 位作者 许馨如 曾国宴 尹悦鑫 李丰军 张大明 郜峰利 《吉林大学学报(信息科学版)》 CAS 2024年第2期232-241,共10页
为标定光交叉芯片驱动电压,控制光交叉芯片实现光路由功能,提出并搭建了基于多通道DAC(Digital to Analog Converter)阵列的控制驱动电路系统。系统主要由控制系统模块、多路驱动电路模块及上位机控制模块构成。控制电路和驱动电路具有... 为标定光交叉芯片驱动电压,控制光交叉芯片实现光路由功能,提出并搭建了基于多通道DAC(Digital to Analog Converter)阵列的控制驱动电路系统。系统主要由控制系统模块、多路驱动电路模块及上位机控制模块构成。控制电路和驱动电路具有调校简单、可双极性输出、输出路数多、加电精确度较高的特点,解决了当前驱动电路工作繁琐、加电极性单一、加电路数少、精度差的问题。上位机控制模块除了可控制驱动电路施加控制电压外,还可接收来自数据采集装置采集到的光功率信号作为控制驱动系统的反馈信号。通过分析控制电压与光功率之间的关系,可得到最佳的光交叉芯片控制驱动电压。系统测试实验结果表明,该系统能提供高精确度的双极性驱动电压,有效地对光交叉芯片进行驱动。可在较短的时间内标定出光开关的控制电压,完全可以满足有源光交叉芯片控制中对驱动电压的需求。该系统在光交叉芯片控制方面具有一定的应用价值。 展开更多
关键词 光交叉芯片 dac阵列 双极性电压 电路系统 反馈控制
在线阅读 下载PDF
一种16位高速数模转换器(DAC)的设计与实现 被引量:7
3
作者 孔瀛 王宗民 许军 《微电子学与计算机》 CSCD 北大核心 2011年第6期31-35,共5页
基于Mixed-Signal CMOS工艺,设计了一种采用分段式电流舵结构的高速高精度DAC.电路设计中同时在该DAC的内部电路中采用了一种新的电流校准技术,既保证了DAC电路的高精度,又减小了梯度误差的影响.电路流片后的实际测试结果表明,该16位DAC... 基于Mixed-Signal CMOS工艺,设计了一种采用分段式电流舵结构的高速高精度DAC.电路设计中同时在该DAC的内部电路中采用了一种新的电流校准技术,既保证了DAC电路的高精度,又减小了梯度误差的影响.电路流片后的实际测试结果表明,该16位DAC在400MSPS转换速率下仍具有良好的性能. 展开更多
关键词 数模转换器(dac) 自校准 校准dac(CALdac)
在线阅读 下载PDF
多路并行延迟锁相式射频DAC设计 被引量:2
4
作者 蒋颖丹 苏小波 +1 位作者 杨霄垒 赵霖 《固体电子学研究与进展》 CAS CSCD 北大核心 2015年第5期472-477,共6页
提出了一种适用于2GS/s以上速率射频DAC设计的结构——多路并行延迟锁相式DAC,并基于该结构实现了一款14位2.5GS/s高性能DAC。测试结果显示:积分非线性误差INL为±0.5LSB,微分非线性误差DNL为±0.4LSB;2.5GS/s转换速率条件下,输... 提出了一种适用于2GS/s以上速率射频DAC设计的结构——多路并行延迟锁相式DAC,并基于该结构实现了一款14位2.5GS/s高性能DAC。测试结果显示:积分非线性误差INL为±0.5LSB,微分非线性误差DNL为±0.4LSB;2.5GS/s转换速率条件下,输出100 MHz正弦波时SFDR为67.08dBc,IMD达到93.08dBc,输出550 MHz正弦波时,SFDR为56.42dBc。 展开更多
关键词 多路并行 延迟锁相 射频数模转换器 电流舵
在线阅读 下载PDF
用于DRFM的4 bit相位量化DAC 被引量:1
5
作者 张敏 张有涛 +2 位作者 李晓鹏 陈新宇 杨磊 《固体电子学研究与进展》 CAS CSCD 北大核心 2014年第1期24-28,共5页
设计了一种应用于DRFM系统的4bit相位量化DAC,采用非线性的电流舵结构在标准半导体工艺下实现,芯片面积2.1mm×1.4mm,功耗420mW。测试结果显示该DAC瞬时带宽高于1GHz,与4bit相位量化ADC级联测试时,SFDR在工作带宽内小于-20dBc,性能... 设计了一种应用于DRFM系统的4bit相位量化DAC,采用非线性的电流舵结构在标准半导体工艺下实现,芯片面积2.1mm×1.4mm,功耗420mW。测试结果显示该DAC瞬时带宽高于1GHz,与4bit相位量化ADC级联测试时,SFDR在工作带宽内小于-20dBc,性能明显优于3bit相位量化DAC。 展开更多
关键词 数模转换器 相位量化 数字射频存储器 电流舵 无杂散噪声动态范围
在线阅读 下载PDF
InP双异质结晶体管工艺ROM-Less架构14 GHz DDS 被引量:1
6
作者 张翼 李晓鹏 +4 位作者 张有涛 张敏 杨磊 CAI Zhi-kuang GUO Yu-feng 《微波学报》 CSCD 北大核心 2020年第6期24-28,37,共6页
介绍了采用ft/fmax为250/280 GHz的0.7μm InP双异质结晶体管工艺的14 GHz 8bit ROM-Less直接数字频率合成器。电路采用正弦加权非线性数模转换器实现了一种ROM-Less相幅转换,充分发挥了InP-DHBT技术在中大规模混合信号集成电路中的速... 介绍了采用ft/fmax为250/280 GHz的0.7μm InP双异质结晶体管工艺的14 GHz 8bit ROM-Less直接数字频率合成器。电路采用正弦加权非线性数模转换器实现了一种ROM-Less相幅转换,充分发挥了InP-DHBT技术在中大规模混合信号集成电路中的速度优势。为降低功耗,采用了简化的流水线相位累加器。在整个频率控制字范围内,测试得到的平均无杂散动态范围为24.8 dBc。该电路由2122个晶体管组成,功耗为2.4 W,其优值系数为5.83 GHz/W。 展开更多
关键词 直接数字频率合成器 InP双异质结晶体管 数模转换器 相位累加器
在线阅读 下载PDF
14-bit 200MS/s数字自校准电流舵式D/A转换器
7
作者 戴澜 张扬 孙海燕 《微电子学与计算机》 CSCD 北大核心 2017年第4期94-97,共4页
采用一种新型数字校准算法,改变了传统方法对电流源单元总是从最低位地址选取的方法,通过对电流源单元选取起点和终点的计算和存储,对电流源单元采用"选取方向随机"和特殊代码全随机选取的办法,将电流源的失配转换为白噪声并... 采用一种新型数字校准算法,改变了传统方法对电流源单元总是从最低位地址选取的方法,通过对电流源单元选取起点和终点的计算和存储,对电流源单元采用"选取方向随机"和特殊代码全随机选取的办法,将电流源的失配转换为白噪声并有效提高了DAC的动态性能.在采用SMIC18 1P6M工艺的情况下获得的后仿真结果表明,相对于不加校准的设计,SFDR从88.3dB提高到92.3dB,而总体芯片面积不变. 展开更多
关键词 电流舵D/A 数字自校准 SFDR
在线阅读 下载PDF
内嵌于DDS高速DAC的动态参数测试 被引量:1
8
作者 张凯虹 陈真 王建超 《电子与封装》 2015年第2期16-18,共3页
对基于ATE和频谱仪的内嵌于DDS的高速DAC的动态参数进行测试实验,通过编程由ATE提供数字正弦波和时钟信号;通过频谱仪对DAC输出模拟信号采样,并通过VBT编程得到DAC的动态参数。最后将结果返回到ATE的Excel环境下与其他测试参数结果一起... 对基于ATE和频谱仪的内嵌于DDS的高速DAC的动态参数进行测试实验,通过编程由ATE提供数字正弦波和时钟信号;通过频谱仪对DAC输出模拟信号采样,并通过VBT编程得到DAC的动态参数。最后将结果返回到ATE的Excel环境下与其他测试参数结果一起输出。整个流程由ATE主机控制,避免了芯片的二次测试,缩减了测试成本,实验证明在实际应用中该方法有很好的效果。 展开更多
关键词 数字模拟转换器 动态参数测试 直接数字频率合成
在线阅读 下载PDF
一种应用于14 bit 200 MS/s电流舵型DAC的数字校准技术 被引量:1
9
作者 程龙 林宇婧 +2 位作者 叶凡 李宁 任俊彦 《固体电子学研究与进展》 CAS CSCD 北大核心 2013年第5期472-478,共7页
电流舵型数模转换器(DAC)广泛应用于通信系统。采用电流分叉结构的电流舵型DAC可以极大地减小电流源阵列的面积。提出一种可以应用于采用电流分叉结构的电流舵型DAC的数字校准技术。提出的后台校准技术可以同时消除高位电流源阵列和低... 电流舵型数模转换器(DAC)广泛应用于通信系统。采用电流分叉结构的电流舵型DAC可以极大地减小电流源阵列的面积。提出一种可以应用于采用电流分叉结构的电流舵型DAC的数字校准技术。提出的后台校准技术可以同时消除高位电流源阵列和低位电流源阵列的失配误差。基于0.18μm CMOS工艺,设计并流片了一款14bit 200MS/s电流舵型DAC,经过数字校准后,无杂散动态范围(SFDR)能够提高至少24dB。在时钟频率为200MS/s,输出信号为2MHz时,SFDR能够达到80dB以上。芯片面积为1.26mm2,功耗为125mW。 展开更多
关键词 电流舵型 数模转换器 校准
在线阅读 下载PDF
一种应用于DDS 14位1GS/s电流舵型DAC的设计 被引量:2
10
作者 杨俊浩 张甘英 张涛 《电子与封装》 2016年第8期30-33,共4页
设计了一种基于SMIC 0.13μm CMOS工艺的14位1 GS/s分段式电流舵型DAC。该DAC采用6+8的分段结构,1.2 V/3.3 V双电源供电,满摆幅输出电流为20 m A。采用两级行列温度计译码结构、输出形式可调开关驱动电路以及四开关结构,应用于直接数字... 设计了一种基于SMIC 0.13μm CMOS工艺的14位1 GS/s分段式电流舵型DAC。该DAC采用6+8的分段结构,1.2 V/3.3 V双电源供电,满摆幅输出电流为20 m A。采用两级行列温度计译码结构、输出形式可调开关驱动电路以及四开关结构,应用于直接数字频率合成器中。线性度性能满足指标要求,DNL≤1LSB,INL≤1.5LSB。 展开更多
关键词 分段式 电流舵 数模转换器 直接数字频率合成器
在线阅读 下载PDF
一种采用DEM技术的16-bit 2.5 GHz电流舵数模转换器设计 被引量:1
11
作者 吴俊杰 吴建辉 智贺 《电子器件》 CAS 北大核心 2023年第3期624-629,共6页
电流舵数模转换器(DAC)的动态性能受电流源失配的影响。采用6+10的分段方式,分析比较了几种动态元件匹配(DEM)算法,采用了一种分段温度数据权重平均(Segmented Thermo Data-Weighted Average, STDWA)技术,并将其应用于高6位的温度计编码... 电流舵数模转换器(DAC)的动态性能受电流源失配的影响。采用6+10的分段方式,分析比较了几种动态元件匹配(DEM)算法,采用了一种分段温度数据权重平均(Segmented Thermo Data-Weighted Average, STDWA)技术,并将其应用于高6位的温度计编码中,消除对输入编码的依赖,弱化电流源失配的影响,以优化动态性能。基于TSMC 55 nm工艺,设计实现了一种16位2.5 GHz的电流舵DAC,测试结果显示,在2.5 GHz采样率和94.15 MHz输入信号频率条件下,无杂散动态范围(SFDR)提升了6 dB。 展开更多
关键词 数模转换器(dac) 电流舵 分段译码 动态元件匹配(DEM) 无杂散动态范围(SFDR)
在线阅读 下载PDF
用于Σ-Δ数模转换器的重构滤波器的设计
12
作者 沈奇臻 戎蒙恬 +1 位作者 刘文江 褚炜路 《上海交通大学学报》 EI CAS CSCD 北大核心 2009年第7期1121-1124,共4页
基于重构滤波器在Σ-Δ数模转换器(Σ-ΔDAC)中的作用,选用有限冲击响应滤波器来满足重构滤波功能,并采用Kasier窗函数法设计滤波器系数.提出了一种用电阻抽头网络与电流源组合从而实现滤波器系数的方法.Matlab仿真结果表明,该电路性能... 基于重构滤波器在Σ-Δ数模转换器(Σ-ΔDAC)中的作用,选用有限冲击响应滤波器来满足重构滤波功能,并采用Kasier窗函数法设计滤波器系数.提出了一种用电阻抽头网络与电流源组合从而实现滤波器系数的方法.Matlab仿真结果表明,该电路性能满足设计要求. 展开更多
关键词 σ-Δ数模转换器 有限冲击响应滤波器 Kasier窗 重构滤波器
在线阅读 下载PDF
应用于GFSK开环调制的幅度可编程DAC设计
13
作者 陈伟庆 李富华 阴亚东 《半导体技术》 CAS CSCD 北大核心 2013年第12期899-904,共6页
采用中芯国际(SMIC)公司的0.18μm 1.8 V CMOS工艺设计实现了一款应用于高斯频移键控(GFSK)开环频率调制系统中的数模转换器(DAC)电路。为实现GFSK调制系数可编程,并有效降低DAC电路的功耗和芯片面积,该DAC的低7位数据位通过R-2R梯形结... 采用中芯国际(SMIC)公司的0.18μm 1.8 V CMOS工艺设计实现了一款应用于高斯频移键控(GFSK)开环频率调制系统中的数模转换器(DAC)电路。为实现GFSK调制系数可编程,并有效降低DAC电路的功耗和芯片面积,该DAC的低7位数据位通过R-2R梯形结构的二进制加权电阻网络完成高速数模转换功能;同时高3位数据位通过逻辑译码电路调整R-2R梯形电路的偏置电压,实现DAC输出电压幅度的可编程,从而完成了GFSK调制系数的编程控制。芯片测试结果显示,在1.8 V电源电压供电下,当数据转换频率为16 MHz时,DAC能有效完成数模转换功能,消耗电流约为0.55 mA,并且DAC芯片版图面积小于0.02 mm2。 展开更多
关键词 高斯频移键控(GFSK) 数模转换器(dac) 低功耗 数模转换器 R-2R梯形 网络 锁相环(PLL)
在线阅读 下载PDF
基于InP DHBT工艺的6 bit DAC设计与实现
14
作者 王子青 赵子润 龚剑 《半导体技术》 CAS CSCD 北大核心 2018年第8期579-583,638,共6页
基于In P双异质结双极晶体管(DHBT)工艺设计并实现了一款6 bit高速数模转换器(DAC)芯片,该In P工艺DHBT器件的电流增益截止频率大于200 GHz,最高振荡频率大于285 GHz。DAC芯片采用R-2R梯形电阻电流舵结构,输入级采用缓冲预放大器结... 基于In P双异质结双极晶体管(DHBT)工艺设计并实现了一款6 bit高速数模转换器(DAC)芯片,该In P工艺DHBT器件的电流增益截止频率大于200 GHz,最高振荡频率大于285 GHz。DAC芯片采用R-2R梯形电阻电流舵结构,输入级采用缓冲预放大器结构,实现输入缓冲及足够高的增益;D触发器单元采用采样/保持两级锁存拓扑结构实现接收数据的时钟同步;采用开关电流源单元及R-2R电阻单元,减小芯片体积,实现高速采样。该DAC最终尺寸为4.5 mm×3.5 mm,功耗为3.5 W。实测结果表明,该DAC可以很好地实现10 GHz采样时钟下的斜坡输出,微分非线性为+0.4/-0.24 LSB,积分非线性为+0.61/-0.64 LSB。 展开更多
关键词 数模转换器(dac) R-2R电阻梯 InP双异质结双极晶体管(DHBT) 电流舵 主从D触发器
在线阅读 下载PDF
一种用于14 bit SAR ADC的DAC设计
15
作者 刘永红 何明华 《中国集成电路》 2010年第11期29-33,共5页
本文设计了用于14bit逐次逼近型模数转换器(SAR ADC)的DAC电路。针对该DAC,介绍一种全差分分段电容阵列结构以缩小DAC的版图面积;高二位权电容采用热码控制,用以改善高位电容在转换时跳变的尖峰以及DAC的单调性;对电容阵列采用数字校准... 本文设计了用于14bit逐次逼近型模数转换器(SAR ADC)的DAC电路。针对该DAC,介绍一种全差分分段电容阵列结构以缩小DAC的版图面积;高二位权电容采用热码控制,用以改善高位电容在转换时跳变的尖峰以及DAC的单调性;对电容阵列采用数字校准技术,减小电容阵列存在的失配,以提高SAR ADC精度。校准前,SAR ADC的INL达到10LSB,DNL达到4LSB;与校准前相比,校准后,INL<0.5LSB,DNL<0.6LSB。仿真结果表明,本DAC设计极大改善SAR ADC的性能,已达到设计要求。 展开更多
关键词 逐次逼近型模数转换器 dac 分段电容阵列 热码控制 数字校准技术
在线阅读 下载PDF
基于FPGA和LabWindows的音频DAC测试方案开发与实现 被引量:1
16
作者 王兵 王美娟 汪芳 《电声技术》 2023年第4期150-153,共4页
电子设备集成度的提高对于音频集成电路生产和测试等环节的要求越来越高,尤其是音频数模转换器(Digital to Analog Converter,DAC),本质上为数模混合信号电路,采用数模混合信号自动化测试设备(Automatic Test Equipment,ATE)价格昂贵,... 电子设备集成度的提高对于音频集成电路生产和测试等环节的要求越来越高,尤其是音频数模转换器(Digital to Analog Converter,DAC),本质上为数模混合信号电路,采用数模混合信号自动化测试设备(Automatic Test Equipment,ATE)价格昂贵,而采用传统自动测试仪测试覆盖率低、测试时间长,导致这类电路的测试成本较高且测试产能不足。介绍了一种基于现场可编程门阵列(Field Programmable Gate Array,FPGA)和LabWindows的音频DAC电路测试方案,硬件上用FPGA实现音频测试所需的直接数字频率合成(Direct Digital Frequency Synthesizers,DDFS)模块,软件上通过运用LabWindows自带的采样、加窗、快速傅里叶变换(Fast Fourier Transform,FFT)等数字信号处理函数,快速准确地测试各项模拟参数,并在用户界面(User Interface,UI)显示测试值和后台保存测试数据。 展开更多
关键词 音频数模转换器(dac)测试 LABWINDOWS 现场可编程门阵列(FPGA) 直接数字频率合成(DDFS) 自动化测试设备(ATE) 数字信号处理
在线阅读 下载PDF
基于0.18μm SiGe BiCMOS工艺的4GS/s、14 bit数模转换器
17
作者 张翼 戚骞 +4 位作者 张有涛 韩春林 王洋 张长春 郭宇锋 《南京邮电大学学报(自然科学版)》 北大核心 2024年第3期42-47,共6页
基于0.18μm SiGe BiCMOS工艺,设计了超高速高精度数模转换器(DAC),其时钟采样率为4 GS/s、精度为14 bit。为满足4 GHz处理速度,该DAC中所有电路均采用异质结晶体管(HBTs)搭建。为了降低功耗和节约面积,本设计采用10+4分段译码的方式,... 基于0.18μm SiGe BiCMOS工艺,设计了超高速高精度数模转换器(DAC),其时钟采样率为4 GS/s、精度为14 bit。为满足4 GHz处理速度,该DAC中所有电路均采用异质结晶体管(HBTs)搭建。为了降低功耗和节约面积,本设计采用10+4分段译码的方式,其中低10位电流舵使用R-2R梯形电阻网络,而高4位使用温度计码结构。仿真结果表明,所设计DAC的DNL、INL分别为0.54 LSB和0.39 LSB,全奈奎斯特频域内的无杂散动态范围均大于82 dBc。在3.3 V和5 V混合电源供电下,整个DAC的平均功耗为2.39 W。芯片总面积为11.22 mm^(2)。 展开更多
关键词 数模转换器 SiGe HBT 电流模逻辑 电流舵
在线阅读 下载PDF
一种16位110 dB无杂散动态范围的低功耗SAR ADC
18
作者 邢向龙 王倩 +3 位作者 康成 彭姜灵 李清 俞军 《电子科技大学学报》 EI CAS CSCD 北大核心 2024年第2期185-193,共9页
该文设计了一款16位、转换速率为625 kS/s的逐次逼近寄存器型模数转换器(SAR ADC)。改进的采样保持电路结构,优化了采样线性度和噪声性能。采用分段结构设计电容型数模转换器并使用混合方式的电容切换方案,减小面积和能耗。利用扰动注... 该文设计了一款16位、转换速率为625 kS/s的逐次逼近寄存器型模数转换器(SAR ADC)。改进的采样保持电路结构,优化了采样线性度和噪声性能。采用分段结构设计电容型数模转换器并使用混合方式的电容切换方案,减小面积和能耗。利用扰动注入技术提升ADC的线性度。比较器采用两级积分型预放大器减小噪声,利用输出失调存储技术及优化的电路设计减小了比较器失调电压和失调校准引入的噪声,优化并提升了比较器速度。芯片采用CMOS 0.18μm工艺设计和流片,ADC核心面积为1.15 mm^(2)。测试结果表明,在1 kHz正弦信号输入下,ADC差分输入峰峰值幅度达8.8 V,信纳比为85.9 dB,无杂散动态范围为110 dB,微分非线性为-0.27/+0.32 LSB,积分非线性为-0.58/+0.53 LSB,功耗为4.31 mW。 展开更多
关键词 模数转换器 数模转换器 低噪声比较器 失调校准 采样保持 逐次逼近寄存器
在线阅读 下载PDF
12 bit高稳定性数模转换器设计 被引量:6
19
作者 王志宇 邱仅朋 +3 位作者 刘童 刘家瑞 吕晶晶 郁发新 《半导体技术》 CAS CSCD 北大核心 2017年第4期252-258,274,共8页
设计了一款12 bit高稳定性控制类数模转换器(DAC),该DAC集成了带有稳定启动电路的新型低失调带隙基准源(BGR),改善了基准电路的稳定性以及对温度和工艺的敏感性;DAC采用了改进的两级电阻串结构,通过开关电阻匹配和特殊版图布局,在既不... 设计了一款12 bit高稳定性控制类数模转换器(DAC),该DAC集成了带有稳定启动电路的新型低失调带隙基准源(BGR),改善了基准电路的稳定性以及对温度和工艺的敏感性;DAC采用了改进的两级电阻串结构,通过开关电阻匹配和特殊版图布局,在既不增加电路功耗又不扩大版图面积的前提下,提高了DAC的精度并降低了工艺浓度梯度对整体性能的影响。基于CSMC 0.5μm 5 V 1P4M工艺对所设计的DAC芯片进行了流片验证。测试结果表明:常温下DAC的微分非线性(DNL)小于0.45 LSB,积分非线性(INL)小于1.5 LSB,并且在-55~125℃内DNL小于1 LSB,INL小于2.5 LSB;5 V电源电压供电时功耗仅为3.5 m W,实现了高精度、高稳定性的设计目标。 展开更多
关键词 数模转换器(dac) 低失调 高精度 两级电阻串 带隙基准源(BGR)
在线阅读 下载PDF
DDS自动测试技术研究 被引量:5
20
作者 张凯虹 陆锋 +1 位作者 周亚丽 于宗光 《半导体技术》 CAS CSCD 北大核心 2009年第3期262-265,共4页
重点研究了如何快速又精确地输出DDS的测试值并使测试值符合测试规范。基于NI卡板、信号分析仪、示波器和信号发生器,对DDS的特性参数进行测试研究。信号发生器提供时钟信号与比较器输入;信号分析仪对频域和调制域信号进行测试;示波器... 重点研究了如何快速又精确地输出DDS的测试值并使测试值符合测试规范。基于NI卡板、信号分析仪、示波器和信号发生器,对DDS的特性参数进行测试研究。信号发生器提供时钟信号与比较器输入;信号分析仪对频域和调制域信号进行测试;示波器对时域信号进行测试;通过LabVIEW编程得到DAC数字正弦波和输入数字码并实现测试自动化;最后将结果返回计算机,测试结果符合规范。实验证明,在实际应用中该方法快速精确并具有很好的通用性,可拓展到其他芯片的测试。 展开更多
关键词 快速测试 直接数字频率合成 LABVIEW 数模转换器
在线阅读 下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部