期刊文献+
共找到23篇文章
< 1 2 >
每页显示 20 50 100
FIR滤波器的FPGA实现方法 被引量:14
1
作者 徐远泽 戴立新 +2 位作者 高晓蓉 王黎 郭建强 《现代电子技术》 2010年第22期64-67,70,共5页
为了给实际应用中选择合适FIR滤波器的FPGA实现结构提供参考,首先从FIR数字滤波器的基本原理出发,分析了FIR滤波器的结构特点,然后分别介绍了基于FPGA的FIR滤波器的串行、并行、转置型、FFT型和分布式结构型的实现方法,对于各种实现的... 为了给实际应用中选择合适FIR滤波器的FPGA实现结构提供参考,首先从FIR数字滤波器的基本原理出发,分析了FIR滤波器的结构特点,然后分别介绍了基于FPGA的FIR滤波器的串行、并行、转置型、FFT型和分布式结构型的实现方法,对于各种实现的结构做了分析、比较以及优化处理,特别是对基于FFT的FIR滤波器与传统卷积结构进行了精确的数值计算比较,最后得出满足于低阶或高阶的各种FIR滤波器实现结构的适用范围及其优缺点,并针对实际工程应用提出了下一步需解决的问题。 展开更多
关键词 fir滤波器 fpga FFT 分布式算法
在线阅读 下载PDF
基于分布式算法的FIR数字滤波器的FPGA实现 被引量:5
2
作者 薛严冰 韩雪 邵远 《大连交通大学学报》 CAS 2009年第4期84-87,共4页
根据基于查找表结构的分布式算法的基本原理,提出了基于分布式算法的有限脉冲响应数字滤波器(FIR)的实现方法.用FPGA设计并实现了一个32阶低通有限脉冲响应数字滤波器.利用有限脉冲响应数字滤波器线性相位的特性减小了电路规模,采用分... 根据基于查找表结构的分布式算法的基本原理,提出了基于分布式算法的有限脉冲响应数字滤波器(FIR)的实现方法.用FPGA设计并实现了一个32阶低通有限脉冲响应数字滤波器.利用有限脉冲响应数字滤波器线性相位的特性减小了电路规模,采用分割查找表的方法减小了存储空间,采用并行分布式算法结构和流水线技术提高了滤波器的速度.对滤波器性能进行了分析. 展开更多
关键词 fir滤波器 分布式算法 查找表 fpga
在线阅读 下载PDF
基于FPGA的改进型FIR滤波器的实现 被引量:9
3
作者 黄晓红 蔡江利 《电子技术应用》 北大核心 2009年第5期32-34,38,共4页
利用分布式算法对FIR滤波器的硬件实现进行了探讨,在数乘累加的理论上,对分布式算法的串行、并行和拆分查找表法的FPGA硬件实现方法进行了研究。结合FPGA查找表结构,兼顾资源及运行速度的要求,用拆分查找表的方法设计了16阶8位常系数FI... 利用分布式算法对FIR滤波器的硬件实现进行了探讨,在数乘累加的理论上,对分布式算法的串行、并行和拆分查找表法的FPGA硬件实现方法进行了研究。结合FPGA查找表结构,兼顾资源及运行速度的要求,用拆分查找表的方法设计了16阶8位常系数FIR滤波器,并在Quartus Ⅱ 5.0下进行仿真,仿真结果验证了该算法的有效性和实时性。 展开更多
关键词 fpga 分布式算法 拆分查找表 fir滤波器
在线阅读 下载PDF
高速FIR滤波器设计与FPGA实现 被引量:4
4
作者 鲁迎春 李祥 汪壮兵 《合肥工业大学学报(自然科学版)》 CAS CSCD 北大核心 2007年第12期1705-1707,共3页
文章主要研究了基于传统的乘累加(MAC)结构的FIR滤波器设计的2种方法,在此基础上研究了一种新的基于分布式算法(DA)的FIR滤波器设计的硬件结构,分析了DA算法结构较MAC结构的优点。最后设计了一个8阶8 bits的基于DA结构的FIR低通滤波器,... 文章主要研究了基于传统的乘累加(MAC)结构的FIR滤波器设计的2种方法,在此基础上研究了一种新的基于分布式算法(DA)的FIR滤波器设计的硬件结构,分析了DA算法结构较MAC结构的优点。最后设计了一个8阶8 bits的基于DA结构的FIR低通滤波器,并在Altera FPGA上进行硬件实现。 展开更多
关键词 有限长度脉冲响应数字滤波器 现场可编程逻辑门阵列 乘法累加器 分布式算法
在线阅读 下载PDF
基于FPGA的FIR低通滤波器的设计与实现 被引量:2
5
作者 丁伟 《舰船电子工程》 2013年第10期117-119,共3页
论文主要研究基于FPGA技术、采用分布式算法实现FIR低通滤波器的原理和方法。该设计利用Matlab工具箱设计窗函数计算FIR滤波器系数,并用QuartusⅡ进行硬件仿真,仿真结果表明设计FIR滤波器的正确性。最后以16阶的FIR低通滤波器为例,给出... 论文主要研究基于FPGA技术、采用分布式算法实现FIR低通滤波器的原理和方法。该设计利用Matlab工具箱设计窗函数计算FIR滤波器系数,并用QuartusⅡ进行硬件仿真,仿真结果表明设计FIR滤波器的正确性。最后以16阶的FIR低通滤波器为例,给出了仿真波形、硬件验证方法和实际测量结果。 展开更多
关键词 fpga fir滤波器 低通 分布式算法
在线阅读 下载PDF
基于FPGA高阶FIR滤波器的实现 被引量:4
6
作者 戴曜泽 王春雷 朱智强 《现代电子技术》 2012年第8期110-113,共4页
从FIR数字滤波器的基本结构模型出发,分析了FIR滤波器的设计思路及具体实现方法,详细介绍了FIR滤波器的分布式算法(DA)结构。通过分析计算,得到普通DA结构实现高阶滤波器会消耗大量的查找表资源,这样的资源消耗甚至令硬件资源不可接受... 从FIR数字滤波器的基本结构模型出发,分析了FIR滤波器的设计思路及具体实现方法,详细介绍了FIR滤波器的分布式算法(DA)结构。通过分析计算,得到普通DA结构实现高阶滤波器会消耗大量的查找表资源,这样的资源消耗甚至令硬件资源不可接受。针对普通DA的不足,提出了改进型DA结构。并利用FPGA仿真软件分别对64阶FIR带通滤波器的两种改进型DA结构进行仿真,结果表明改进型DA结构所消耗的资源大幅度降低。从而验证了改进型DA结构在降低运算资源和提高性能等方面的优越性。 展开更多
关键词 fir数字滤波器 分布式算法结构 改进型分布式算法结构 fpga
在线阅读 下载PDF
一种用于数字下变频的高阶分布式FIR滤波器及FPGA实现 被引量:4
7
作者 程远东 郑晶翔 《电子技术应用》 北大核心 2011年第2期57-59,共3页
设计了一种用于数字下变频的256阶分布式FIR滤波器。通过分析分布式FIR滤器结构给实现电路所需资源和运算速度带来的影响,确定了适用于Cyclone Ⅲ系列FPGA的实现结构。在Cyclone Ⅲ系列EP3C40F484C6N芯片上实现该算法并分析了资源消耗... 设计了一种用于数字下变频的256阶分布式FIR滤波器。通过分析分布式FIR滤器结构给实现电路所需资源和运算速度带来的影响,确定了适用于Cyclone Ⅲ系列FPGA的实现结构。在Cyclone Ⅲ系列EP3C40F484C6N芯片上实现该算法并分析了资源消耗与电路速度。 展开更多
关键词 fpga fir滤波器 分布式算法
在线阅读 下载PDF
基于DA算法的FIR滤波器硬件实现 被引量:10
8
作者 徐以涛 王呈贵 王金龙 《解放军理工大学学报(自然科学版)》 EI 2003年第3期22-25,共4页
高速 FIR滤波器是数字接收机中中频处理的关键组成部分 ,传统的基于通用 DSP的实现方法往往满足不了要求 ,而基于 FPGA的硬件设计在速度上有很大的优势。因此 ,研究了采用 DA算法的 FIR硬件设计 ,分析了如何在逻辑资源占用和处理速度上... 高速 FIR滤波器是数字接收机中中频处理的关键组成部分 ,传统的基于通用 DSP的实现方法往往满足不了要求 ,而基于 FPGA的硬件设计在速度上有很大的优势。因此 ,研究了采用 DA算法的 FIR硬件设计 ,分析了如何在逻辑资源占用和处理速度上进一步提高性能 ,并以 1 6抽头 8bits FIR滤波器为例在XCS0 5的 FPGA芯片中进行了实现。 展开更多
关键词 DA算法 现场可编程逻辑器件 fir滤波器 查询表
在线阅读 下载PDF
基于分布式算法的高速高FIR滤波器实现 被引量:3
9
作者 邵婷 刘国华 赵军朝 《火炮发射与控制学报》 北大核心 2007年第4期23-26,共4页
为处理高速实时信号,利用分布式算法对FIR滤波器的硬件实现进行了探讨。在数乘累加运算的理论上,对分布式算法的串行、并行和串并结合的FPGA硬件实现方法进行了研究。结合FPGA查找表结构,兼顾资源及运行速度的要求,用串并结合的方法设计... 为处理高速实时信号,利用分布式算法对FIR滤波器的硬件实现进行了探讨。在数乘累加运算的理论上,对分布式算法的串行、并行和串并结合的FPGA硬件实现方法进行了研究。结合FPGA查找表结构,兼顾资源及运行速度的要求,用串并结合的方法设计了16阶常系数FIR滤波器,并在Quartus II4.1下进行仿真,仿真结果证明了该算法的有效性和实时性。该方法较用乘法器实现的直接FIR滤波有处理速度快,占有资源小的优点,在处理实时信号方面有较大的实用价值。 展开更多
关键词 信息处理技术 fpga 分布式算法 fir滤波器
在线阅读 下载PDF
CORDIC算法和FPGA在线性脉冲数字压缩系统中的应用 被引量:1
10
作者 龚小年 张兴敢 《华东交通大学学报》 2005年第2期111-114,共4页
脉冲压缩技术是为了提高雷达的发现距离的同时又保证高的距离分辨率.脉冲压缩信号种类繁多,线性调频信号由于其突出优点在脉冲压缩系统中应用最为广泛.本文从脉冲压缩基本理论出发,介绍了线性脉冲数字压缩系统,重点阐述了CORDIC算法和F... 脉冲压缩技术是为了提高雷达的发现距离的同时又保证高的距离分辨率.脉冲压缩信号种类繁多,线性调频信号由于其突出优点在脉冲压缩系统中应用最为广泛.本文从脉冲压缩基本理论出发,介绍了线性脉冲数字压缩系统,重点阐述了CORDIC算法和FPGA在数字脉压系统中的应用,最后给出了实际完成的数字脉压系统相应实验结果. 展开更多
关键词 CORDIC算法 数字压缩系统 fpga 应用 脉冲压缩信号 脉冲压缩技术 线性调频信号 脉压系统 距离分辨率 发现距离 雷达
在线阅读 下载PDF
3G移动通信中脉冲成形FIR滤波器的ASIC实现结构 被引量:3
11
作者 牟丹 《电讯技术》 北大核心 2004年第3期153-156,共4页
数字滤波器是语音与图像处理和模式识别等应用中的一种基本数字信号处理部件。本文提出了一种3G移动通信脉冲成形FIR滤波器的定向系统芯片实现结构:基于分布式运算(DA,即Dis tributedArithmetic)结构的查表法。使用了Alter公司的FPGA芯... 数字滤波器是语音与图像处理和模式识别等应用中的一种基本数字信号处理部件。本文提出了一种3G移动通信脉冲成形FIR滤波器的定向系统芯片实现结构:基于分布式运算(DA,即Dis tributedArithmetic)结构的查表法。使用了Alter公司的FPGA芯片-EP1K50QC208-3,阶数和位数以及滤波器特性均可方便改变。 展开更多
关键词 CDMA2000 脉冲成形滤波器 分布式运算结构 ASIC fpga 数字信号处理
在线阅读 下载PDF
基于FPGA动态分布式算法的研究与应用
12
作者 张邦成 戴群亮 +1 位作者 王占礼 刘晨 《长春工业大学学报》 CAS 2005年第4期298-300,共3页
基于有符号数分布式算法原理,提出了动态分布式算法。该算法不仅继承了分布式算法提高乘积和计算速度的优点,还为系数可编程FIR滤波器的实现提供了有效的解决方案。在Maxplus2环境下,对动态分布式算法进行了仿真和综合,仿真结果证明了... 基于有符号数分布式算法原理,提出了动态分布式算法。该算法不仅继承了分布式算法提高乘积和计算速度的优点,还为系数可编程FIR滤波器的实现提供了有效的解决方案。在Maxplus2环境下,对动态分布式算法进行了仿真和综合,仿真结果证明了该算法的有效性。 展开更多
关键词 fpga 动态分布式算法 fir
在线阅读 下载PDF
基于FPGA分布式算法的滤波器设计 被引量:8
13
作者 崔永强 高晓丁 贺素馨 《现代电子技术》 2010年第16期117-119,共3页
设计了FPGA的分布式算法结构和具体的硬件环境。基于FPGA的分布式算法充分利用FPGA的并行处理特性设计算法,简化了滤波器系统设计。采用了分割查找表技术,节省了FPGA硬件资源。对查找表(LUT)中内容经过相应的修改即可方便地实现低通、... 设计了FPGA的分布式算法结构和具体的硬件环境。基于FPGA的分布式算法充分利用FPGA的并行处理特性设计算法,简化了滤波器系统设计。采用了分割查找表技术,节省了FPGA硬件资源。对查找表(LUT)中内容经过相应的修改即可方便地实现低通、高通、带通滤波。对基于FPGA分布式算法的滤波器进行了仿真及工况环境下的测试实验。实验结果表明,该算法不仅提高了系统运行速度,而且节省了大量的FPGA资源,还具有极大的灵活性。 展开更多
关键词 fpga fir滤波器 分布式算法 LUT
在线阅读 下载PDF
基于FPGA的超声波无损检测信号处理研究 被引量:2
14
作者 熊晓薇 郭宝增 +1 位作者 武丽晓 刘少鹏 《电子设计工程》 2013年第19期152-155,共4页
针对超声波无损检测中检测信号存在噪声干扰这一问题,采用了将乘加运算转化为查找表的并行分布式算法,在FPGA上实现了一个16阶FIR低通滤波器。通过QuartusII进行硬件仿真,仿真结果表明设计的FIR滤波器滤波效果良好,且运行速度较快。
关键词 无损检测 fpga 分布式算法 fir滤波 查找表
在线阅读 下载PDF
基于CSD方法滤波器的FPGA优化设计 被引量:1
15
作者 李虎虎 罗丰 《现代雷达》 CSCD 北大核心 2007年第8期44-47,共4页
在高速信号处理中,特别是在大时宽带宽积条件下,高速雷达信号的数字正交采样和脉冲压缩包含大量的乘加运算,运算量非常大,使用DSP芯片实现需多片处理完成,使系统的工作延迟大、成本高、功耗大、调试困难。文中采用CSD(Canonic Signed-Di... 在高速信号处理中,特别是在大时宽带宽积条件下,高速雷达信号的数字正交采样和脉冲压缩包含大量的乘加运算,运算量非常大,使用DSP芯片实现需多片处理完成,使系统的工作延迟大、成本高、功耗大、调试困难。文中采用CSD(Canonic Signed-Digital)算法的思想,实现数字正交采样和脉冲压缩滤波器算法优化,可显著降低运算量,使用可编程逻辑器件迅速快捷完成系统的硬件设计,并用Altera公司的FPGA芯片进行了验证,最后给出了结果比较和分析。 展开更多
关键词 CSD算法 现场可编程门阵列 数字正交采样 脉冲压缩
在线阅读 下载PDF
基于FPGA的时域脉冲压缩器研究 被引量:3
16
作者 吴太亮 刘峥 《制导与引信》 2007年第4期45-50,共6页
数字脉冲压缩技术已被广泛应用于现代雷达中,对于中小压缩比的脉压系统,时域脉压具有实现简单、成本低廉、功耗低等特点。针对此,文章提出了一种基于复数乘累加法、位串分布式算法和位并分布式算法的时域脉压处理器实现方案。并将三种... 数字脉冲压缩技术已被广泛应用于现代雷达中,对于中小压缩比的脉压系统,时域脉压具有实现简单、成本低廉、功耗低等特点。针对此,文章提出了一种基于复数乘累加法、位串分布式算法和位并分布式算法的时域脉压处理器实现方案。并将三种方法进行比较,得出它们的适用性。 展开更多
关键词 脉冲压缩 分布式算法 数字信号处理 时域
在线阅读 下载PDF
基于FPGA的脉冲压缩仿真与实现 被引量:1
17
作者 潘琳 《电子设计工程》 2009年第4期42-44,共3页
为解决雷达探测能力与距离分辨力之间的问题,在线性调频信号脉冲压缩的原理的基础上,利用MATLAB软件对数字脉冲压缩算法进行仿真,给出一种基于FPGA分布式算法的时域脉冲压缩实现结构,利用图形编辑和VHDL硬件描述语言混合编程,完成脉冲... 为解决雷达探测能力与距离分辨力之间的问题,在线性调频信号脉冲压缩的原理的基础上,利用MATLAB软件对数字脉冲压缩算法进行仿真,给出一种基于FPGA分布式算法的时域脉冲压缩实现结构,利用图形编辑和VHDL硬件描述语言混合编程,完成脉冲压缩处理各模块设计以及波形仿真。利用基于分布式算法大大减少数字脉冲压缩的运算量,提高脉冲压缩的效率。 展开更多
关键词 fpga 脉冲压缩 匹配滤波器 分布式算法 VHDL
在线阅读 下载PDF
基于APEX20KE系列FPGA的超长M序列限幅脉冲压缩实现
18
作者 沈光 高梅国 王飞 《电讯技术》 北大核心 2002年第3期60-65,共6页
首先介绍了高占空比、长M序列搜索雷达信号处理中超长M序列脉冲限幅压缩的实现及其特点以及APEX2 0KE系列FPGA的特点 ,指出实现超长M序列实时脉冲压缩的困难。在此基础上介绍一种以ALTERA的APEX2 0KE系列FPGA为处理器的超长M序列实时脉... 首先介绍了高占空比、长M序列搜索雷达信号处理中超长M序列脉冲限幅压缩的实现及其特点以及APEX2 0KE系列FPGA的特点 ,指出实现超长M序列实时脉冲压缩的困难。在此基础上介绍一种以ALTERA的APEX2 0KE系列FPGA为处理器的超长M序列实时脉冲压缩算法的实现。 展开更多
关键词 APEX20KE系列fpga 雷达 信号处理 M序列 脉冲压缩 可编程门阵列
在线阅读 下载PDF
基于FPGA及分布式算法滤波器 被引量:2
19
作者 周龙 王红玲 +1 位作者 崔新莹 黄琳华 《电子设计工程》 2017年第23期139-142,共4页
文中基于分布式算法实现FIR数字滤波器的设计方案。该方案分为3部分,首先是利用Matlab软件产生需要的数据;使用FDATool工具包生成滤波算法所需要的系数;完成ROM查找表中数据的计算。第二部分是采用分布式算法设计基于FPGA的实现结构,完... 文中基于分布式算法实现FIR数字滤波器的设计方案。该方案分为3部分,首先是利用Matlab软件产生需要的数据;使用FDATool工具包生成滤波算法所需要的系数;完成ROM查找表中数据的计算。第二部分是采用分布式算法设计基于FPGA的实现结构,完全避免了乘法运算,资源优化性高;第三部分通过对FPGA的滤波器设计方案进行仿真验证,并与使用Matlab模拟滤波算法产生的波形进行比较,两者能够达到几乎一致,得出电路设计合理,滤波效果达标的结论。 展开更多
关键词 fir fpga 分布式 并行结构
在线阅读 下载PDF
基于分布式算法的多项抽取滤波器设计 被引量:3
20
作者 石立国 侯鸿杰 +1 位作者 王竹刚 熊蔚明 《现代电子技术》 北大核心 2016年第23期68-71,共4页
实现高阶FIR滤波器时,在降低FPGA硬件资源占用方面,分布式算法和多相分解技术应用广泛。详细介绍了分布式算法和多相分解技术的原理,并结合FPGA的特点提出了适用于高阶FIR滤波器的新算法,解决了分布式算法实现高阶FIR滤波器查找表过大... 实现高阶FIR滤波器时,在降低FPGA硬件资源占用方面,分布式算法和多相分解技术应用广泛。详细介绍了分布式算法和多相分解技术的原理,并结合FPGA的特点提出了适用于高阶FIR滤波器的新算法,解决了分布式算法实现高阶FIR滤波器查找表过大的问题,提高了硬件资源的利用率。推导了基于分布式算法和多相分解技术的实现原理,通过ISE实现并验证了该算法的高效性。最后,给出了滤波器性能随滤波器系数量化位宽变化的关系。 展开更多
关键词 fir滤波器 fpga 分布式算法 多相分解
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部