期刊导航
期刊开放获取
上海教育软件发展有限公..
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
FPGA实现的基4FFT处理器高效排序算法研究
被引量:
7
1
作者
伍万棱
邵杰
冼楚华
《南京航空航天大学学报》
EI
CAS
CSCD
北大核心
2005年第2期222-226,共5页
在FFT处理器的设计中,蝶形处理部件是关系整个处理器运行速度与资源的核心部分。对于1 0 2 4点的FFT复数浮点运算,本文旨在提出一种高效的基4排序算法,该算法基于按时间抽取的基4FFT,结合了流水线和并行方式的特点,利用4个循环序列进行...
在FFT处理器的设计中,蝶形处理部件是关系整个处理器运行速度与资源的核心部分。对于1 0 2 4点的FFT复数浮点运算,本文旨在提出一种高效的基4排序算法,该算法基于按时间抽取的基4FFT,结合了流水线和并行方式的特点,利用4个循环序列进行时序控制,用3个实数乘法器实现基4蝶形的3次复数乘法,相对于传统的基4FFT算法可以节省75 %的乘法器逻辑资源。实验结果表明,用该算法设计的1 0 2 4点复数基4FFT处理器在1 0 0 MHz的主时钟频率下运算速度为5 1 .2 9μs,满足了FFT运算的高速实时性要求。由于该排序思想可以较方便地扩展到基8或基1 6,但不增加进行一次基本蝶算的时钟周期数,依然是4个,故对于高基数将具有更高的效率。
展开更多
关键词
FFT处理器
基
4
排序算法
流水线方式
并行方式
基
4
蝶形
在线阅读
下载PDF
职称材料
基于FPGA的高速定点FFT处理器的设计
被引量:
1
2
作者
刘万明
王鲁平
杨卫平
《现代电子技术》
2007年第22期41-42,45,共3页
为了用硬件实现信号从时域向频域的转换,用Xilinx公司推出的Virtex-Ⅱ系列FPGA实现了512点的FFT处理器。为达到系统高速实时处理要求,在FFT处理器中利用流水线结构和并行技术,采用基-4蝶形算法与基-2蝶形算法相结合的方法,及高效复数乘...
为了用硬件实现信号从时域向频域的转换,用Xilinx公司推出的Virtex-Ⅱ系列FPGA实现了512点的FFT处理器。为达到系统高速实时处理要求,在FFT处理器中利用流水线结构和并行技术,采用基-4蝶形算法与基-2蝶形算法相结合的方法,及高效复数乘法器和双端口RAM存储结构,提高了处理速度。在外部时钟为100 MHz时,处理时间为18.3μs,满足了系统设计要求。
展开更多
关键词
FPGA
FFT处理器
流水线结构
并行技术
基
4
蝶形运算单元
在线阅读
下载PDF
职称材料
题名
FPGA实现的基4FFT处理器高效排序算法研究
被引量:
7
1
作者
伍万棱
邵杰
冼楚华
机构
南京航空航天大学信息科学与技术学院
出处
《南京航空航天大学学报》
EI
CAS
CSCD
北大核心
2005年第2期222-226,共5页
基金
南京航空航天大学本科生科技创新基金资助项目。
文摘
在FFT处理器的设计中,蝶形处理部件是关系整个处理器运行速度与资源的核心部分。对于1 0 2 4点的FFT复数浮点运算,本文旨在提出一种高效的基4排序算法,该算法基于按时间抽取的基4FFT,结合了流水线和并行方式的特点,利用4个循环序列进行时序控制,用3个实数乘法器实现基4蝶形的3次复数乘法,相对于传统的基4FFT算法可以节省75 %的乘法器逻辑资源。实验结果表明,用该算法设计的1 0 2 4点复数基4FFT处理器在1 0 0 MHz的主时钟频率下运算速度为5 1 .2 9μs,满足了FFT运算的高速实时性要求。由于该排序思想可以较方便地扩展到基8或基1 6,但不增加进行一次基本蝶算的时钟周期数,依然是4个,故对于高基数将具有更高的效率。
关键词
FFT处理器
基
4
排序算法
流水线方式
并行方式
基
4
蝶形
Keywords
FFT processor
radix
-
4
sorting architecture
pipeline
scheme
parallel
scheme
radix
-
4
butterfly
分类号
TN431.2 [电子电信—微电子学与固体电子学]
在线阅读
下载PDF
职称材料
题名
基于FPGA的高速定点FFT处理器的设计
被引量:
1
2
作者
刘万明
王鲁平
杨卫平
机构
国防科技大学ATR国家重点实验室
出处
《现代电子技术》
2007年第22期41-42,45,共3页
文摘
为了用硬件实现信号从时域向频域的转换,用Xilinx公司推出的Virtex-Ⅱ系列FPGA实现了512点的FFT处理器。为达到系统高速实时处理要求,在FFT处理器中利用流水线结构和并行技术,采用基-4蝶形算法与基-2蝶形算法相结合的方法,及高效复数乘法器和双端口RAM存储结构,提高了处理速度。在外部时钟为100 MHz时,处理时间为18.3μs,满足了系统设计要求。
关键词
FPGA
FFT处理器
流水线结构
并行技术
基
4
蝶形运算单元
Keywords
FPGA
FFT processor
pipeline configuration
,
parallel technology
,
radix 4 butterflies
分类号
TN911 [电子电信—通信与信息系统]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
FPGA实现的基4FFT处理器高效排序算法研究
伍万棱
邵杰
冼楚华
《南京航空航天大学学报》
EI
CAS
CSCD
北大核心
2005
7
在线阅读
下载PDF
职称材料
2
基于FPGA的高速定点FFT处理器的设计
刘万明
王鲁平
杨卫平
《现代电子技术》
2007
1
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部