期刊文献+
共找到10篇文章
< 1 >
每页显示 20 50 100
基于高速安全存储SoC芯片的PCIe集成验证
1
作者 商建东 闫法瑞 +1 位作者 于哲 郭恒亮 《微电子学与计算机》 2025年第1期84-91,共8页
高速串行总线(Peripheral Component Interconnect express,PCIe)是一种计算机高速串行扩展总线协议,能够提供点对点高带宽传输。自研高速安全存储系统级芯片(System on Chip,SoC)在高速传输的需求之上提出了对PCIe接口需求。为验证自... 高速串行总线(Peripheral Component Interconnect express,PCIe)是一种计算机高速串行扩展总线协议,能够提供点对点高带宽传输。自研高速安全存储系统级芯片(System on Chip,SoC)在高速传输的需求之上提出了对PCIe接口需求。为验证自研高速安全存储SoC芯片集成PCIe模块满足设计应用需求,在对高速安全存储SoC芯片架构以及PCIe EP模块进行详细说明基础上,基于UVM通用验证方法学与PCIe VIP应用,搭建了高速安全存储SoC的PCIe集成验证平台。可配置的PCIe VIP验证平台方案简化了集成及验证工作,减少了验证所需的思考时间,解决了数据传输验证中针对性交互场景验证难题,缩短了验证平台的开发时间。通过对PCIe EP模块的功能分析,设计了相关寄存器配置、片内缓存数据交互等仿真测试用例。针对DMA传输功能验证难题则提出通过监测中断次数并联合波形以及日志来确认功能完整。最后结合仿真波形及相关日志记录结果分析,验证了存储SoC集成的PCIe模块传输相关功能正确性,数据传输涉及相关寄存器覆盖率达到了85%以上。该方案验证平台及测试用例适用于之后接口升级需求的验证工作中。 展开更多
关键词 集成验证 系统级芯片 高速串行总线 通用验证方法学 验证知识产权
在线阅读 下载PDF
基于FPGA与PCIe的回波模拟器采集组件设计
2
作者 李森 王建明 唐吉林 《空天预警研究学报》 2025年第1期67-73,共7页
针对雷达回波模拟器采集组件控制器局域网(CAN)通信接口总线利用率不高的问题,提出一种“流水型指令、数据配置+自动读取”的回波模拟器采集组件设计方法.采用8片模数转换器(ADC)芯片,对8个通道的数据进行并行实时采样;采用快速中值平... 针对雷达回波模拟器采集组件控制器局域网(CAN)通信接口总线利用率不高的问题,提出一种“流水型指令、数据配置+自动读取”的回波模拟器采集组件设计方法.采用8片模数转换器(ADC)芯片,对8个通道的数据进行并行实时采样;采用快速中值平均滤波算法,达到ADC数据滤波低延时的要求;针对回波模拟器采集组件用户数据报(UDP)协议通信功能,设计支持10/100/1000 Mbps三速自适应的以太网UDP协议栈.最后将该方法在现场可编程门阵列(FPGA)上进行设计与实现.实际测试结果表明:CAN通信接口的总线利用率由原有的42.29%提升到79.80%;ADC数据的滤波延迟仅为一个时钟周期,且相位对齐;UDP协议栈通信功能正确满足设计要求. 展开更多
关键词 现场可编程门阵列 外设组件互连扩展总线 控制器局域网通信 快速中值滤波 UDP协议栈
在线阅读 下载PDF
基于PCIE的多嵌入式人工智能处理器低延迟数据交换技术
3
作者 魏璇 温凯林 +3 位作者 李斌 刘淑涛 褚洁 蔡觉平 《电子科技》 2024年第5期32-37,46,共7页
针对多嵌入式人工智能(Artificial Intelligence,AI)处理器板卡之间的任务调度和数据交换冲突以及提高多板卡堆叠扩展时的可靠性和运行效率问题,文中提出了一种虫洞交换结构多嵌入式人工智能处理器高速数据交换技术和数据帧结构的解决... 针对多嵌入式人工智能(Artificial Intelligence,AI)处理器板卡之间的任务调度和数据交换冲突以及提高多板卡堆叠扩展时的可靠性和运行效率问题,文中提出了一种虫洞交换结构多嵌入式人工智能处理器高速数据交换技术和数据帧结构的解决方法。该方法基于PCIE(PCI Express)高速数据接口,将数据以数据单元的形式进行信息传递,并设计多重权重决策算法避免数据传输中的冲突,实现任务的并发多线程处理。搭建FPGA(Field Programmable Gate Array)平台进行设计和测试,结果表明PCIE的传输带宽利用效率达到了85%以上,数据交换延迟小于20μs,系统中断任务响应平均最大延迟时间为8.775μs。该技术适用于多处理器协同的高速交换电路,可扩展至混合PCIE和RapidIO交换电路结构。 展开更多
关键词 嵌入式人工智能处理器 数据交换 外围组件互连快速 PCI express 交换开关 虫洞技术 数据仲裁 多重权重决策
在线阅读 下载PDF
基于不同总线协议的DMA控制器研究进展
4
作者 任小龙 杨延飞 +4 位作者 王立涵 严登辉 张浩 李飞飞 李连碧 《半导体技术》 北大核心 2025年第2期117-126,共10页
随着计算机技术的飞速发展,对大规模数据传输和处理效率的要求越来越高。直接存取存储(DMA)控制允许设备和存储器之间直接进行高速数据传输,有效提升了数据传输效率,因而得到广泛的研究。综述了基于不同总线架构的DMA控制器的研究进展... 随着计算机技术的飞速发展,对大规模数据传输和处理效率的要求越来越高。直接存取存储(DMA)控制允许设备和存储器之间直接进行高速数据传输,有效提升了数据传输效率,因而得到广泛的研究。综述了基于不同总线架构的DMA控制器的研究进展。首先,在分析传统中央处理器(CPU)传输数据局限性的基础上,阐述了DMA控制器与总线结合的重要性。其次,重点探讨了基于高级微控制器总线架构(AMBA)和高速外设部件互连标准(PCIe)两种常用总线协议的DMA控制器的研究进展,从频率、传输速率、功耗等方面进行性能比较和分析总结,并在此基础上展望了未来基于这两种总线协议的DMA技术的发展方向。最后,介绍了基于其他总线协议的DMA控制器的研究进展,在分析其性能优势的基础上为新型DMA控制器设计提供新思路。 展开更多
关键词 直接存取存储(DMA)控制器 高级微控制器总线架构(AMBA) 高级高性能总线(AHB) 高级可拓展接口(AXI)总线 高速外设部件互连标准(pcie)总线 CoreConnect总线 片内总线(ICB)
在线阅读 下载PDF
基于FPGA的PCIe接口逻辑设计与实现 被引量:8
5
作者 李龙乾 方华 +1 位作者 冯姣 李鹏 《太赫兹科学与电子信息学报》 2022年第4期385-392,共8页
为了提升高速串行计算机扩展总线标准(PCIe)总线互联设备在高速通信过程中的系统性能,减少对中央处理器(CPU)资源的占用,基于Kintex-7系列现场可编程逻辑门阵列(FPGA)平台进行总线主控式直接存储访问(DMA)设计,通过PCIe接口实现了主机设... 为了提升高速串行计算机扩展总线标准(PCIe)总线互联设备在高速通信过程中的系统性能,减少对中央处理器(CPU)资源的占用,基于Kintex-7系列现场可编程逻辑门阵列(FPGA)平台进行总线主控式直接存储访问(DMA)设计,通过PCIe接口实现了主机设备(PC)与FPGA设备之间的高性能数据传输。同时,基于RootPort仿真平台设计DMA读写测试用例,仿真结果验证PCIe接口逻辑的正确性。通过连接上位机和配置驱动进行实际传输速率测试,结果表明,DMA写速率最高可达1620 MB/s,DMA读速率最高可达1427 MB/s,带宽最大值能够达到PCIe接口理论带宽值的84%。设计方案成本低,可靠性高,能够满足高性能、低延时的数据采集要求。 展开更多
关键词 高速串行计算机扩展总线标准 现场可编程逻辑门阵列 直接存储访问 数据传输
在线阅读 下载PDF
基于PCIe的无线电数据传输接口实现 被引量:2
6
作者 刘鹏 常振杰 《西安邮电大学学报》 2018年第6期68-73,共6页
基于快速外围设备互连(peripheral component interconnect express,PCIe)设计一种无线电数据传输接口,以提高无线电宽带记录仪的数据传输速率。分析PCIe总线协议的时序关系,以赛灵思公司的现场可编程门阵列(field programmable gate ar... 基于快速外围设备互连(peripheral component interconnect express,PCIe)设计一种无线电数据传输接口,以提高无线电宽带记录仪的数据传输速率。分析PCIe总线协议的时序关系,以赛灵思公司的现场可编程门阵列(field programmable gate array,FPGA)为载体,采用其内部的PCIe核,设计PCIe数据传输接口中的直接存储器读取(derect memery access,DMA)控制模块、寄存器控制模块、数据发送模块和数据接收模块程序。在Vavido平台上,利用在线逻辑分析仪抓取波形,时序分析结果显示,接口程序设计合理,传输系统稳定可靠,可以实现无线电数据的高速传输。 展开更多
关键词 无线电宽带记录仪 现场可编程门阵列 快速外围设备互连 直接存储器读取
在线阅读 下载PDF
Linux下PCI-Express驱动研究 被引量:1
7
作者 鲍中 徐嵩皓 鲍广建 《电子质量》 2023年第8期16-21,共6页
外设部件互连标准(PCI)是目前个人电脑中使用最为广泛的接口,其位宽为32位或64位,工作频率为33 MHz,最大数据传输率为133 MB/s(32位)和266 MB/s(64位)。PCI-E是PCI最新的发展方向,其具有串行、点对点传输,每个传输通道独享带宽、支持双... 外设部件互连标准(PCI)是目前个人电脑中使用最为广泛的接口,其位宽为32位或64位,工作频率为33 MHz,最大数据传输率为133 MB/s(32位)和266 MB/s(64位)。PCI-E是PCI最新的发展方向,其具有串行、点对点传输,每个传输通道独享带宽、支持双向传输模式和数据分通道传输模式等特点;在PCI-E 3.0规范中,X32端口的双向速率高达320 Gbps,可以满足新一代的I/O接口需求。 展开更多
关键词 外设部件互连标准 高速串行计算机扩展总线标准 LINUX
在线阅读 下载PDF
高性能CPCIe总线主模块散热热管设计与分析
8
作者 徐国强 《舰船电子对抗》 2016年第3期86-89,共4页
随着抗恶劣环境计算机技术的发展,计算机性能提高的同时对散热的要求也越来越高。传统的冷板被动散热方式已无法满足高性能模块的散热需求,因此,热管技术急需应用到抗恶劣环境计算机系统中。将热管技术与高性能紧凑型外设部件互连(快速)... 随着抗恶劣环境计算机技术的发展,计算机性能提高的同时对散热的要求也越来越高。传统的冷板被动散热方式已无法满足高性能模块的散热需求,因此,热管技术急需应用到抗恶劣环境计算机系统中。将热管技术与高性能紧凑型外设部件互连(快速)(CPCIe)、高性能计算架构设计技术相结合,提出了一种CPCIe主模块热管散热技术,并对其进行理论分析、设计和试验验证。该技术已成功应用,经测试能够有效提高主模块的散热性能。 展开更多
关键词 高性能 散热 紧凑型外设部件互连(快速) 热管
在线阅读 下载PDF
基于FPGA的多路视频采集及AI加速
9
作者 吴铭 黄国宁 +3 位作者 汪保祥 宋可平 鄢秋荣 吴武飞 《南昌大学学报(工科版)》 CAS 2024年第3期386-394,共9页
基于MES50HP开发板及PC主机实现了多源视频采集、拼接及AI协同处理的加速工作。所提出的系统可支持同时采集HDMI、网口、摄像头和光纤4路视频数据,视频采集拼接后,将缩放后存入双倍速率同步动态随机存储器(DDR)中,输出部分分为2路,其中... 基于MES50HP开发板及PC主机实现了多源视频采集、拼接及AI协同处理的加速工作。所提出的系统可支持同时采集HDMI、网口、摄像头和光纤4路视频数据,视频采集拼接后,将缩放后存入双倍速率同步动态随机存储器(DDR)中,输出部分分为2路,其中1路数据用于HDMI回环输出,另外1路通过PCIE传至PC主机用于结果显示,并在PC端读取PCIE传回的数据并显示目标检测结果,其中视频采集和目标识别加速部分主要由2块MES50HP开发板构成。本系统在FPGA上实现了卷积加速器,卷积加速器计算完神经网络的一层后再通过PCIE传至主机进行结果显示,卷积计算与图像采集进行深度融合,具有实时、低成本的特点,可广泛应用于边缘计算等领域。实验结果表明:针对红绿灯数据集,该方法在低成本PC主机上实现的最大平均精度均值(mAP)为0.746,最高帧率达45帧。 展开更多
关键词 现场可编程门阵列 外设组件互联快速总线 AI加速 视频采集 边缘计算 嵌入式人工智能
在线阅读 下载PDF
密码卡虚拟化技术研究与实现 被引量:2
10
作者 苏振宇 《集成技术》 2019年第3期31-41,共11页
密码卡是一种密码设备,位于网络安全平台的物理层,通过各种密码算法为上层应用系统提供加解密、数字签名等密码运算服务。从云计算安全方面考虑,密码卡需要具备高速运算的特点,并且需要通过虚拟化技术实现高并发性。密码卡作为输入/输出... 密码卡是一种密码设备,位于网络安全平台的物理层,通过各种密码算法为上层应用系统提供加解密、数字签名等密码运算服务。从云计算安全方面考虑,密码卡需要具备高速运算的特点,并且需要通过虚拟化技术实现高并发性。密码卡作为输入/输出(Input/Output,I/O)设备面临的挑战是,如何在虚拟化的情况下获得良好的I/O性能并有效地共享I/O设备。目前I/O虚拟化技术的发展相对滞后,影响了虚拟机的整体性能。基于此,该文提出了3种密码卡虚拟化设计方案,实现了基于现场可编程门阵列(FPGA)的软件虚拟化密码卡和基于单根I/O虚拟化技术的硬件虚拟化密码卡。在实际应用中,虚拟化密码卡通过高速外设部件互连标准(PCI-E)总线内置于服务器中,具备高性能并且通过软件调度可以被多用户共享。结果表明,该技术可应用于金融、电信等信息安全领域,具备广阔的应用前景。 展开更多
关键词 密码卡 虚拟化 现场可编程门阵列 单根I/O虚拟化 高速外设部件互连标准
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部