期刊文献+
共找到298篇文章
< 1 2 15 >
每页显示 20 50 100
一种用于高性能FPGA的多功能I/O电路
1
作者 罗旸 刘波 +3 位作者 曹正州 谢达 张艳飞 单悦尔 《半导体技术》 北大核心 2025年第3期265-272,共8页
为了满足等效系统门数为亿门级现场可编程门阵列(FPGA)的高速率、多功能数据传输需求,设计了一种用于高性能FPGA的多功能输入输出(I/O)电路,工作电压为0.95 V,单个I/O电路的最高数据传输速率为2 Gbit/s。通过在输入逻辑电路中设计同一... 为了满足等效系统门数为亿门级现场可编程门阵列(FPGA)的高速率、多功能数据传输需求,设计了一种用于高性能FPGA的多功能输入输出(I/O)电路,工作电压为0.95 V,单个I/O电路的最高数据传输速率为2 Gbit/s。通过在输入逻辑电路中设计同一边沿流水技术的双倍数据速率(DDR)电路,可以使数据不仅能在相同的时钟沿输出,而且能在同一个时钟周期输出。通过分级采样结合时钟分频和偏移技术,仅需4个时钟周期即可完成8∶1数据的转换。另外,该I/O电路还可以对数据输入输出的延时进行调节,采用粗调和细调相结合的方式,共提供512个延时抽头,并且延时的分辨率达到4 ps。仿真和实测结果表明,该多功能I/O电路能为高性能FPGA提供灵活、多协议的高速数据传输功能。 展开更多
关键词 现场可编程门阵列(FPGA) 输入输出(I/O)电路 多电平标准 双倍数据速率(DDR) 串并转换器(SerDes)
在线阅读 下载PDF
高速低消耗数字插值滤波器设计
2
作者 姚亚峰 王桐 +1 位作者 徐洋洋 辛拯宇 《湖南大学学报(自然科学版)》 北大核心 2025年第6期195-202,共8页
针对传统数字插值滤波器硬件资源消耗大、工作速度慢等问题,提出一种基于运算资源复用的改进数字插值滤波器的设计方法.该方法在多相数字插值滤波器的基础上,对滤波器架构进行了优化,实现核心运算资源的复用,可以明显降低电路资源消耗... 针对传统数字插值滤波器硬件资源消耗大、工作速度慢等问题,提出一种基于运算资源复用的改进数字插值滤波器的设计方法.该方法在多相数字插值滤波器的基础上,对滤波器架构进行了优化,实现核心运算资源的复用,可以明显降低电路资源消耗和功耗.提出的新型构架滤波器采用FPGA平台进行了原型验证,并与传统插值滤波器、多路并行插值滤波器和多相插值滤波器进行了对比.结果表明,改进滤波器所占用寄存器数量较传统结构减少65%,较多路并行结构减少73%,较多相结构减少28%;最大工作时钟频率较传统结构提升129%,较多路并行结构提升13.8%,功耗也要低于传统结构、多路并行结构,更适合高速、低消耗等应用场景. 展开更多
关键词 插值 数字滤波器 现场可编程门阵列(FPGA) 数模转换器 数字上变频
在线阅读 下载PDF
基于CC-Link/LT总线技术的低压供配电监控系统设计 被引量:8
3
作者 张迎辉 邓松 陈素芳 《电力系统保护与控制》 EI CSCD 北大核心 2009年第9期129-134,共6页
在对低压配电系统研究的基础上,分析了现有系统存在的不足,提出了基于CC-Link/LT总线技术的低压配电监控系统解决方案,实现了对低压供配电设备监视、控制和管理,达到了提高系统可靠性、可控性和快速响应的目的。文中对基于CC-Link/LT总... 在对低压配电系统研究的基础上,分析了现有系统存在的不足,提出了基于CC-Link/LT总线技术的低压配电监控系统解决方案,实现了对低压供配电设备监视、控制和管理,达到了提高系统可靠性、可控性和快速响应的目的。文中对基于CC-Link/LT总线的低压配电监控系统的硬件组成、网络拓扑进行了较详尽的介绍,并结合实际操作经验,设定了若干系统控制规则,给出了系统各控制部分的程序框图。 展开更多
关键词 现场总线 供配电管理 可编程控制器 断路器
在线阅读 下载PDF
一种可编程异构芯片设计方法应用于视频桥接
4
作者 王潘丰 蔡懿慈 《电子学报》 北大核心 2025年第1期72-83,共12页
随着智能时代的到来,越来越多的设备拥有摄像头和显示屏,而它们具有各种各样不同接口和视频格式,视频桥接面临新的挑战.以往的解决方案是根据接口和视频格式的需求采用不同的电路,如现场可编程门阵列(Field Programmable Gate Array,FP... 随着智能时代的到来,越来越多的设备拥有摄像头和显示屏,而它们具有各种各样不同接口和视频格式,视频桥接面临新的挑战.以往的解决方案是根据接口和视频格式的需求采用不同的电路,如现场可编程门阵列(Field Programmable Gate Array,FPGA)、图形处理器(Graphics Processing Unit,GPU)和专用集成电路(Application Specific Integrated Circuit,ASIC)等.但这种单一的电路模式难以同时满足低成本、超低功耗和小型化的要求,尤其是在移动显示领域.本文提出了一种新的异构体系架构,它将FPGA、微控制单元(MicroController Unit,MCU)、ASIC和存储器无缝集成到一个芯片中.该芯片不仅实现了小型化,而且具有低成本和低功耗的优势;更重要的是该款芯片可以支持不同接口和视频格式的桥接需求.针对不同算法的应用,本文给出了使用该芯片的评估方法和解决方案,为架构设计提供了依据.该芯片已成功在22 nm工艺流片,整体尺寸约为4 mm×4 mm,总功耗约为200 mW.它可以支持3840×2160分辨率和144 Hz刷新率的视频输入格式,1080×2340分辨率和90 Hz刷新率的视频输出格式.在实现同样视频桥接功能的应用时,本文所提芯片的面积和功耗均小于AMD芯片XC7K325T和Zynq Z7035的1/10.换而言之,针对此类场景的应用,本文方案在成本和功耗方面相比于传统商业FPGA有显著优化. 展开更多
关键词 异构架构 可编程 现场可编程门阵列(FPGA) 专用集成电路(ASIC) 视频桥接 低功耗
在线阅读 下载PDF
轻量级异构安全函数计算加速框架
5
作者 赵川 何章钊 +3 位作者 王豪 孔繁星 赵圣楠 荆山 《计算机科学》 北大核心 2025年第4期301-309,共9页
当前,数据已成为关键战略资源,数据挖掘和分析技术在各行业发挥着重要作用,但也存在着数据泄露的风险。安全函数计算(Secure Function Evaluation,SFE)可以在保证数据安全的前提下完成任意函数的计算。Yao协议是一种用于实现安全函数计... 当前,数据已成为关键战略资源,数据挖掘和分析技术在各行业发挥着重要作用,但也存在着数据泄露的风险。安全函数计算(Secure Function Evaluation,SFE)可以在保证数据安全的前提下完成任意函数的计算。Yao协议是一种用于实现安全函数计算的协议,该协议在混淆电路(Garbled Circuit,GC)生成和计算阶段含有大量加解密计算操作,且在不经意传输(Oblivious Transfer,OT)阶段具有较高的计算开销,难以满足复杂的现实应用需求。针对Yao协议的效率问题,基于现场可编程门阵列(Field Programmable Gate Array,FPGA)的异构计算对Yao协议进行加速,并结合提出的轻量级代理不经意传输协议,最终设计出轻量级异构安全计算加速框架。该方案中,混淆电路生成方和代理计算方都实现了CPU-FPGA异构计算架构。该架构借助CPU擅长处理控制流的优势和FPGA的并行处理优势对混淆电路生成阶段和计算阶段进行加速,提高了生成混淆电路和计算混淆电路的效率,减轻了计算压力。另外,相比于通过非对称密码算法实现的不经意传输协议,在轻量级代理不经意传输协议中,混淆电路生成方和代理计算方只需执行对称操作,代理计算方即可获取用户输入对应的生成方持有的随机数。该轻量级代理不经意传输协议减轻了用户和服务器在不经意传输阶段的计算压力。实验证明,在局域网环境下,与Yao协议的软件实现(TinyGarble框架)相比,该方案的计算效率至少提高了128倍。 展开更多
关键词 安全函数计算 现场可编程门阵列 混淆电路 不经意传输 异构计算
在线阅读 下载PDF
基于Intel 8254的运动平台数/模转换电路设计
6
作者 卢颖 王勇亮 +1 位作者 侯士豪 孙方义 《现代电子技术》 2011年第13期142-144,154,共4页
提出了一种新型的运动平台数/模转换(D/A)电路。利用可编程定时/计数器8254具有可编程单次脉冲、对主频进行分频等特点,设计了一种数/模转换电路。实际应用表明,这种数/模转换电路简单实用,工作稳定,且成本低、抗干扰能力较强、实时性好... 提出了一种新型的运动平台数/模转换(D/A)电路。利用可编程定时/计数器8254具有可编程单次脉冲、对主频进行分频等特点,设计了一种数/模转换电路。实际应用表明,这种数/模转换电路简单实用,工作稳定,且成本低、抗干扰能力较强、实时性好,已经成功地应用于某型飞行模拟器三自由度运动平台控制系统中。该电路还可推广应用于飞行模拟器的仪表控制系统、操纵负荷仿真系统的数/模转换电路中。 展开更多
关键词 运动平台 可编程定时/计数器8254 数/模转换电路 可编程单次脉冲
在线阅读 下载PDF
应用于NV系综量子实验调控的数字锁相放大器设计与实现
7
作者 邓宇轩 徐南阳 +1 位作者 陈宝 周明媞 《合肥工业大学学报(自然科学版)》 北大核心 2025年第1期44-49,共6页
文章设计一种应用于金刚石氮空位(nitrogen-vacancy,NV)系综量子实验的数字锁相放大器。为实现高速模拟与数字信号的采样、输出以及软硬件协同与同步处理能力,设计采用ZYNQ-7010芯片作为核心器件,基于现场可编程门阵列(field programmab... 文章设计一种应用于金刚石氮空位(nitrogen-vacancy,NV)系综量子实验的数字锁相放大器。为实现高速模拟与数字信号的采样、输出以及软硬件协同与同步处理能力,设计采用ZYNQ-7010芯片作为核心器件,基于现场可编程门阵列(field programmable gate array,FPGA)与精简指令集计算机(reduced instruction set computer,RISC)微处理器(advanced RISC machines,ARM)内核的基本架构,同时搭载双路高采样率的模数转换器(analog to digital converter,ADC)和数模转换器(digital to analog converter,DAC)。整套系统可以同时进行多路锁相放大处理,输入模拟噪声低至1 nV/Hz 1/2,采样率高达125 MS/s,数据传输带宽可达800 Mib/s,具有集成化程度高、易操控、锁相准确性较高等特点。该设计成功应用在NV系综实验平台上,光探测磁共振(optically detected magnetic resonance,ODMR)实验及后续计算结果表明,使用文中锁相放大器的磁强计灵敏度可以达到1.23 nT/Hz 1/2。 展开更多
关键词 现场可编辑门阵列(FPGA) 精简指令集计算机微处理器(ARM) 模数转换器(ADC) 锁相放大器 光探测磁共振(ODMR)
在线阅读 下载PDF
一种双三次插值实时超分辨率VLSI设计 被引量:4
8
作者 张思言 杜周南 +2 位作者 任一心 邓涛 唐曦 《西南大学学报(自然科学版)》 CAS CSCD 北大核心 2024年第4期202-212,共11页
视频超分辨率技术具有广阔的应用前景,但基于深度学习方法的算法复杂度过高,难以实现实时计算.因此,近年来研究者们开始探索基于现场可编程逻辑门阵列(Field Programmable Gate Array,FPGA)的超分辨率算法加速器,以利用FPGA的优势来提... 视频超分辨率技术具有广阔的应用前景,但基于深度学习方法的算法复杂度过高,难以实现实时计算.因此,近年来研究者们开始探索基于现场可编程逻辑门阵列(Field Programmable Gate Array,FPGA)的超分辨率算法加速器,以利用FPGA的优势来提高算法的性能和能耗,实现实时的视频超分辨率.设计了一种基于FPGA的高效高速双三次线性插值超大规模集成电路(Very Large Scale Integration Circuit,VLSI)架构,可用于4倍实时视频超分辨率.该FPGA架构解决了实现双三次插值过程中所需的复杂内存访问模式的问题,并提出了一种基于乒乓操作的数据重排硬件设计,将算法输出的特定顺序数据重新以行为主进行排列,使得硬件能够直接或较为简单地对接HDMI等视频接口.此外,采用状态机、流水线等方式降低设计功耗和减少时序违例,使得整个硬件设计可以更高频率运行.本研究在Zynq-7020 FPGA上实现了硬件架构,能够实时将qHD(960×540)的视频超采样为UHD(3840×2160)高清视频.实验结果表明,该硬件设计只需缓存1行图像像素,延迟仅为9.6μs,帧率达到192.9 Hz,成功实现实时处理.游戏图像数据集的测试结果表明,该设计峰值信噪比最高可达35.67 dB,结构相似度达到96.3%. 展开更多
关键词 双三次插值 实时超分辨率 现场可编程逻辑门阵列 超大规模集成电路
在线阅读 下载PDF
全国产化微弱信号调理电路 被引量:2
9
作者 赵星灵 张丹 +1 位作者 汪桂 刘海龙 《现代电子技术》 北大核心 2024年第20期27-32,共6页
为更好地处理微弱信号,提出一种新型的多通道信号前端调理模块。该模块不仅具有可编程增益功能,而且还整合了带通滤波器。在保证高输入阻抗和低噪声等关键性能的同时,提出一种全面而创新的调理模块设计方案。该方案的核心是采用可编程... 为更好地处理微弱信号,提出一种新型的多通道信号前端调理模块。该模块不仅具有可编程增益功能,而且还整合了带通滤波器。在保证高输入阻抗和低噪声等关键性能的同时,提出一种全面而创新的调理模块设计方案。该方案的核心是采用可编程增益放大电路,显著提高了模块在放大各类微弱信号时的适应性。此外,利用HC595系列芯片,实现了对增益的精确调控。该放大电路具备26 dB的固定增益和0~84 dB的可调增益范围,工作带宽设定在380~420 kHz。经过系统性能测试,结果表明该调理电路成功满足了设计目标的各项要求。 展开更多
关键词 微弱信号处理 调理电路 程控增益 带通滤波器 放大电路 运算放大器
在线阅读 下载PDF
用于多气象传感器的模拟前端集成电路设计 被引量:1
10
作者 华文浩 张加宏 +2 位作者 蒋相龙 张波 卢光林 《电子测量技术》 北大核心 2024年第17期16-22,共7页
设计了一款适用于多气象传感器的模拟前端集成电路,主要包含LDO、可编程增益放大器、SAR ADC以及湿度测量电路。可编程增益放大器采用全差分轨对轨运放作为主体结构来抑制噪声,同时采用连续时间Auto-Zero校准技术来降低其输入失调电压... 设计了一款适用于多气象传感器的模拟前端集成电路,主要包含LDO、可编程增益放大器、SAR ADC以及湿度测量电路。可编程增益放大器采用全差分轨对轨运放作为主体结构来抑制噪声,同时采用连续时间Auto-Zero校准技术来降低其输入失调电压。对于14位SAR ADC,为降低DAC电容阵列的平均功耗和面积,设计了基于V_(CM)-based开关切换策略的分段式差分DAC电容阵列。最后基于湿度传感器电容值与矩形波频率之间关系的原理,设计了湿度测量电路,湿度测量电路频率误差为0.03%。该模拟前端电路基于华虹0.18μm CMOS工艺,并通过Cadence Spectre软件进行电路设计、版图绘制以及仿真验证。后仿真结果表明,电路整体可以实现从输入模拟信号的放大,到最终输出数字码的功能,其有效数(ENOB)为11.40 bit,SINAD为70.37 dB,SNR为71.05 dB,SFDR为83.85 dBc,THD为-78.55 dB。 展开更多
关键词 模拟前端 线性稳压器 可编程增益放大器 逐次逼近型模数转换器 湿度测量电路
在线阅读 下载PDF
一种具有1~128倍可变增益放大器的低功耗Sigma⁃Delta ADC 被引量:1
11
作者 聂勇 吴旦昱 +2 位作者 王丹丹 唐朝 吴霖真 《半导体技术》 CAS 北大核心 2024年第5期476-482,共7页
为满足传感器应用的低功耗需求,设计并实现了一种低功耗Sigma⁃Delta模数转换器(ADC)芯片。该ADC采用一阶全差分开关电容Sigma⁃Delta调制器,且集成了可编程增益放大器(PGA)和Bandgap;使用1.5 bit量化结构,相较于1 bit量化结构减小了3 dB... 为满足传感器应用的低功耗需求,设计并实现了一种低功耗Sigma⁃Delta模数转换器(ADC)芯片。该ADC采用一阶全差分开关电容Sigma⁃Delta调制器,且集成了可编程增益放大器(PGA)和Bandgap;使用1.5 bit量化结构,相较于1 bit量化结构减小了3 dB的量化误差;使用优化的反馈电路,减小了电容失配引入的误差;PGA采用轨到轨的运放电路拓扑,增大了整个芯片的电压适应范围。基于180 nm CMOS工艺对该ADC进行了设计和流片。测试结果表明:该Sigma⁃Delta ADC在采样频率512 kHz、过采样率(OSR)为256时,峰值信噪谐波失真比(SNDR)和有效位数(ENOB)分别为75.29 dB和12.21 bit,芯片功耗仅为0.92 mW。芯片能在2.3~5.5 V宽电源电压范围内正常工作,可实现最大128 V/V的增益。适用于小型传感器的信号测量应用,可以满足小型传感器低功耗、高精度的需求。 展开更多
关键词 模数转换器(ADC) 全差分开关电容器 Sigma⁃Delta调制器 1.5 bit量化 低功耗 可编程增益放大器(PGA)
在线阅读 下载PDF
一种应用于毫米波雷达的小型化模拟基带电路 被引量:1
12
作者 李菲 马凯学 +1 位作者 刘兵 张新 《南京大学学报(自然科学版)》 CAS CSCD 北大核心 2024年第4期633-641,共9页
基于28 nm互补金属氧化物半导体(Complementary Metal Oxide Semiconductor,CMOS)工艺实现了一种应用于毫米波雷达接收机的小型化模拟基带电路,该电路包括三级内嵌有直流失调消除(DC Offset Cancellation,DCOC)电路的可编程增益放大器... 基于28 nm互补金属氧化物半导体(Complementary Metal Oxide Semiconductor,CMOS)工艺实现了一种应用于毫米波雷达接收机的小型化模拟基带电路,该电路包括三级内嵌有直流失调消除(DC Offset Cancellation,DCOC)电路的可编程增益放大器和六阶巴特沃斯型低通滤波器,实现可重构的增益和带宽.在模拟基带中采用可复用的电阻和电容阵列,并在直流失调消除环路中引入工作在亚阈值区的晶体管作为有源电阻,大幅减小了芯片的面积.测试结果表明,该模拟基带在0.1 mm^(2)的面积下实现了-0.6~68.4 dB的增益范围、5.8 dB的增益步进、500 kHz~17 MHz的带宽调节范围和22.4 dBm的输出三阶交调点,在1.8 V电源电压下消耗的功耗为12 mW. 展开更多
关键词 模拟基带 可编程增益放大器 低通滤波器 DCOC 小型化
在线阅读 下载PDF
基于超像素的硅基有机发光二极管微显示器
13
作者 王欣睿 季渊 +2 位作者 张引 陈鸿港 穆廷洲 《电子学报》 EI CAS CSCD 北大核心 2024年第7期2291-2299,共9页
基于超像素技术,针对彩色硅基OLED(Organic Light Emitting Diode)微显示器,提出一种数字驱动策略,通过复用相邻像素信息,使单像素用于多个相邻像素成像,大幅提高显示分辨率.设计了一种数字驱动彩色OLEDoS(Organic Light Emitting Diode... 基于超像素技术,针对彩色硅基OLED(Organic Light Emitting Diode)微显示器,提出一种数字驱动策略,通过复用相邻像素信息,使单像素用于多个相邻像素成像,大幅提高显示分辨率.设计了一种数字驱动彩色OLEDoS(Organic Light Emitting Diode on Silicon)微显示器驱动电路,在120 Hz帧频的条件下,可实现256级灰度和4K显示分辨率,且电路面积和每秒数据传输量仅为传统驱动方式的50%.经测试验证,该驱动电路可实现的OLED像素平均电流范围为13.1 pA~3.74 nA,可满足微显示器近眼显示需求. 展开更多
关键词 硅基有机发光二极管 微显示 像素驱动电路 超像素 现场可编程门阵列
在线阅读 下载PDF
基于忆阻器的可编程电路设计与分析
14
作者 吴建新 王锡胜舜 钟祎 《现代电子技术》 北大核心 2024年第24期1-7,共7页
根据忆阻器及可编程电路在未来的广泛应用前景,设计使用简单、应用广泛的三种基于忆阻器的典型可编程电路:可编程放大电路、可编程电位器和可编程矩形波振荡器。电路仿真过程涉及Simulink和LTspice两种软件,它们分别从数字电路及模拟电... 根据忆阻器及可编程电路在未来的广泛应用前景,设计使用简单、应用广泛的三种基于忆阻器的典型可编程电路:可编程放大电路、可编程电位器和可编程矩形波振荡器。电路仿真过程涉及Simulink和LTspice两种软件,它们分别从数字电路及模拟电路两个方面实现可编程原理。在设计与分析电路时,首先介绍每种软件的元件建模方法;然后以此为基础,分别搭建电路;最后观察并记录忆阻器在电路中的表现。通过与传统的电路相比较,结果表明,基于忆阻器的可编程电路实现了可编程模块的具体电路结构,并依据其产生的调制信号,能够对电路中忆阻器元件进行实时可控编程,验证可编程电路的优越性能。 展开更多
关键词 忆阻器 可编程电路 放大电路 电位器 矩形波振荡器 SIMULinK LTspice
在线阅读 下载PDF
集成可编程光芯片的研究与功能验证
15
作者 李智慧 梁宇鑫 +4 位作者 范诗佳 廖海军 刘大鹏 冯靖 崔乃迪 《电子学报》 EI CAS CSCD 北大核心 2024年第5期1524-1533,共10页
随着对高速、超紧凑数据信号管理需求的日益增长,光子集成电路(Photonics Integrated Circuits,PIC)在先进的光子信号处理中受到广泛关注,其中可编程光芯片因其特有的通用性、可重构特性逐渐受到开发者的青睐.本文依托联合微电子中心有... 随着对高速、超紧凑数据信号管理需求的日益增长,光子集成电路(Photonics Integrated Circuits,PIC)在先进的光子信号处理中受到广泛关注,其中可编程光芯片因其特有的通用性、可重构特性逐渐受到开发者的青睐.本文依托联合微电子中心有限责任公司(United MicroElectronics Center Co.Ltd,CUMEC)的绝缘体上硅(Silicon-On-Insulator,SOI)自主工艺平台,设计并制备了包含9个六边形单元的3×3六边形架构可编程光芯片,利用迭代扫描法实现了消光比高达30 dB的开关电压标定,并通过扁平化版图优化设计使芯片尺寸降低了21%;采用此可编程光芯片进一步完成了典型功能验证:通过对输入输出端的可调基本单元(Tunable Basic Unit,TBU)耦合系数进行调谐,可实现消光比、谐振波长、自由光谱范围可调的马赫曾德尔干涉仪(Mach-Zehnder Interferometer,MZI)/微环谐振腔(Micro-Ring Resonator,MRR),消光比可高达42.3 dB/28 dB;可实现延时量大范围可调谐的延时线及任意输入/输出端口之间的路由.该芯片是目前世界上规模最大的六边形架构可编程光芯片,并实现了与有源单元的单片集成,在微波光子信号处理、化学生物传感、量子信息、光计算领域具有广阔的应用前景. 展开更多
关键词 光子集成电路 可编程光芯片 可重构 硅光平台 功能验证
在线阅读 下载PDF
一种用于IC测试的精密测量单元电路设计
16
作者 夏进 刘士兴 +2 位作者 李航 李帮金 梁华国 《电子测量技术》 北大核心 2024年第11期13-19,共7页
随着集成电路产业的快速发展,对集成电路测试要求越来越高,精密测量单元是集成电路直流参数测试的核心单元。本文设计了一种用于集成电路测试的PMU电路,该电路使用现场可编程门阵列控制DAC模块施加电压激励,激励信号经PI调节器和功率放... 随着集成电路产业的快速发展,对集成电路测试要求越来越高,精密测量单元是集成电路直流参数测试的核心单元。本文设计了一种用于集成电路测试的PMU电路,该电路使用现场可编程门阵列控制DAC模块施加电压激励,激励信号经PI调节器和功率放大器后,通过电阻匹配网络施加到被测器件,ADC采集测试响应数据,实现加压测流、加流测压等参数测试功能。所设计的PMU电路具有测试范围宽、测量精度高的优点,施加/测量电压范围-10~+15 V、最大电流±1.838 A。对不同测试模式下的系统性能进行了校准并采用高精度电阻负载进行功能验证,实验结果表明,系统校准后的测试误差优于0.05%,能够满足通用集成电路直流参数测试的要求。 展开更多
关键词 集成电路测试 直流参数测试 精密测量单元 现场可编程阵列
在线阅读 下载PDF
面向多功能模拟信号处理的开关电流型可重构模拟电路研究 被引量:7
17
作者 王友仁 祝鸣涛 +2 位作者 任晋华 崔江 林华 《电子学报》 EI CAS CSCD 北大核心 2011年第5期1047-1052,共6页
现有的离散时间型可重构模拟电路采用开关电容技术,存在功能有限、带宽低、与数字CMOS工艺不兼容等问题.本文提出了一种基于电流模取样数据技术的可重构模拟电路,能够与数字CMOS工艺技术兼容.设计了细粒度开关电流型可重构模拟单元,设... 现有的离散时间型可重构模拟电路采用开关电容技术,存在功能有限、带宽低、与数字CMOS工艺不兼容等问题.本文提出了一种基于电流模取样数据技术的可重构模拟电路,能够与数字CMOS工艺技术兼容.设计了细粒度开关电流型可重构模拟单元,设计了面向开关电流型CAB互连的可编程网络结构.在4×2规模的可重构模拟阵列上,重构实现了三个典型模拟电路应用实例,实验结果证明了所设计开关电流型可重构模拟电路是有效的,能重构实现多种功能的模拟电路. 展开更多
关键词 模拟信号处理 可重构模拟电路 开关电流技术 可重构模拟单元 可编程开关网络 多功能电路
在线阅读 下载PDF
可编程模拟器件与技术新进展 被引量:6
18
作者 赵曙光 陈丽萍 +1 位作者 殷廷瑞 赵明英 《半导体技术》 CAS CSCD 北大核心 2002年第4期12-15,共4页
简述可编程模拟器件的基本原理、典型应用和开发方法,介绍并比较主要的模拟可编程实现技术与主流器件系列,指出现存的主要问题并展望其未来发展方向。
关键词 可编程模拟器件 模拟可编程技术 设计 技术进展 PAD 模拟集成电路
在线阅读 下载PDF
可编程模拟器件的应用研究 被引量:5
19
作者 王成华 蒋爱民 吕勇 《数据采集与处理》 CSCD 2002年第3期345-348,共4页
介绍了在系统可编程模拟器件 ( isp PAC)的结构、功能与特点 ,利用可编程模拟器件 isp PAC1 0 ,isp PAC2 0和 isp PAC80 ,并借助于 PAC-Designer软件 ,分别设计并实现了放大器、数控振荡器、脉宽调制器 ( PWM)和滤波器等电路 ,并把仿真... 介绍了在系统可编程模拟器件 ( isp PAC)的结构、功能与特点 ,利用可编程模拟器件 isp PAC1 0 ,isp PAC2 0和 isp PAC80 ,并借助于 PAC-Designer软件 ,分别设计并实现了放大器、数控振荡器、脉宽调制器 ( PWM)和滤波器等电路 ,并把仿真结果与下载编程后的实际测量结果进行了比较。 展开更多
关键词 可编程模拟器件 模拟电路 设计 数控振荡器 脉宽调制器 滤波器
在线阅读 下载PDF
基于FPGA的红外焦平面成像电路的研究 被引量:8
20
作者 曾祥鸿 师汉民 +3 位作者 姜宏滨 朱英富 张国良 潘德彬 《红外技术》 CSCD 北大核心 2003年第1期72-73,98,共3页
介绍了以FPGA器件为核心的红外焦平面成像电路的组成原理 ,并对几个关键性技术进行了分析。
关键词 FPGA 红外 焦平面成像电路 原理 模数转换 固体图像传感器
在线阅读 下载PDF
上一页 1 2 15 下一页 到第
使用帮助 返回顶部