期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
基于0.18μm CMOS工艺8bit/150MHz折叠插值ADC 被引量:1
1
作者 周蕾 李冬梅 《半导体技术》 CAS CSCD 北大核心 2007年第6期524-527,531,共5页
折叠插值模数转换器的转换速度快,可实现并行一步转换,但由于受到面积、功耗以及CMOS工艺线性度和增益的限制,其精度较低。提出了一种电流模均衡电路,能够有效地消除折叠电路中的共模影响,提高折叠电路增益及线性度,从而提高电路的转换... 折叠插值模数转换器的转换速度快,可实现并行一步转换,但由于受到面积、功耗以及CMOS工艺线性度和增益的限制,其精度较低。提出了一种电流模均衡电路,能够有效地消除折叠电路中的共模影响,提高折叠电路增益及线性度,从而提高电路的转换精度。应用此技术,设计了一款折叠插值A/D转换器,工作电压为3.3 V,采样时钟为150 MHz,并通过0.18μmCMOS工艺实现,版图总面积为0.22 mm2。 展开更多
关键词 折叠 插值 模数转换器 电流模 均衡
在线阅读 下载PDF
8 bit 400 MS/s CMOS折叠插值结构ADC的设计
2
作者 刘兴强 李冬梅 《半导体技术》 CAS CSCD 北大核心 2009年第9期923-926,共4页
折叠插值结构是高速ADC设计中的常用结构。提出了一种新的在折叠插值结构ADC中只对THA进行时间交织的技术,可以在基本不增加芯片功耗和面积的情况下,使ADC的系统速度提高近1倍。位同步技术可以保证粗分和细分通路之间的同步,在位同步的... 折叠插值结构是高速ADC设计中的常用结构。提出了一种新的在折叠插值结构ADC中只对THA进行时间交织的技术,可以在基本不增加芯片功耗和面积的情况下,使ADC的系统速度提高近1倍。位同步技术可以保证粗分和细分通路之间的同步,在位同步的基础上设计了新的编码方式。基于上述技术设计了8 bit 400 MS/s CMOS折叠插值结构ADC,核心电路电流为110mA,面积仅1mm×0.8mm,Nyquist采样频率下SNDR为47.2dB,SFDR为57.1dB。 展开更多
关键词 折叠 插值 时间交织 位同步 模数转换器
在线阅读 下载PDF
高速ADC中折叠电路的改进
3
作者 欧阳忠明 邵志标 +1 位作者 姚剑峰 张国光 《微电子学与计算机》 CSCD 北大核心 2011年第9期131-134,共4页
针对8bit 125Ms/s折叠插值A/D转换器芯片设计,文中提出了一种新的折叠波产生算法,在低压设计中节省了电压设计余度.折叠电路的尾电流源采用低压宽摆幅的共源共栅结构,使差分对的尾电流源更匹配,改善了整个A/D转换器的非线性;折叠电路输... 针对8bit 125Ms/s折叠插值A/D转换器芯片设计,文中提出了一种新的折叠波产生算法,在低压设计中节省了电压设计余度.折叠电路的尾电流源采用低压宽摆幅的共源共栅结构,使差分对的尾电流源更匹配,改善了整个A/D转换器的非线性;折叠电路输出端采用跨阻放大器输出,提高了折叠电路输出端的带宽;采用共模反馈电路,使折叠输出的共模点更稳定,减小了折叠波的过零点失真.整个电路采用2.5V低电压设计,UMC 0.25μm的工艺模型参数,用Hspice对A/D电路进行模拟验证.结果表明,此电路取得了预期结果. 展开更多
关键词 折叠插值A/D转换器 折叠电路 尾电流源 带宽 共模反馈
在线阅读 下载PDF
几种A/D转换技术及性能特点的分析 被引量:3
4
作者 王树红 《山西电子技术》 2004年第5期35-36,42,共3页
通过对四种最为常用的模数转换技术及其特点加以分析比较 ,阐述其工作原理、性能特点及其优缺点 。
关键词 性能特点 A/D转换技术 模数转换技术 模数转换器 分析比较 工作原理 优缺点
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部