期刊文献+
共找到215篇文章
< 1 2 11 >
每页显示 20 50 100
Low overhead design-for-testability for scan-based delay fault testing 被引量:3
1
作者 Yang Decai Chen Guangju Xie Yongle 《Journal of Systems Engineering and Electronics》 SCIE EI CSCD 2007年第1期40-44,共5页
An efficient design-for-testability (DFT) technique is proposed to achieve low overhead for scan-based delay fault testing. Existing techniques for delay test such as skewed-load or broadside make the test generatio... An efficient design-for-testability (DFT) technique is proposed to achieve low overhead for scan-based delay fault testing. Existing techniques for delay test such as skewed-load or broadside make the test generation process complex and produce lower coverage for scan-based designs as compared with non-scan designs, whereas techniques such as enhanced-scan test can make the test easy but need an extra holding latch to add substantial hardware overhead. A new tri-state holding logic is presented to replace the common holding latch in enhanced-scan test to get a substantial low hardware overhead. This scheme can achieve low delay overhead by avoiding the holding latch on the critical timing scan path. What's more, this method can also keep the state and signal activity in the combinational circuit from the scan during data scan-in operation to reduce the power dissipation. Experiment results on a set of ISCAS89 benchmarks show the efficiency of the proposed scheme. 展开更多
关键词 Delay fault testing design for testability Enhanced scan
在线阅读 下载PDF
A Non-Scan Testable Design of Sequential Circuits by Improving Controllability
2
作者 Hideo Tamamoto Hiroshi Yokoyama Koji Seki and Naoko Obara 《湖南大学学报(自然科学版)》 EI CAS CSCD 2000年第S2期46-51,共6页
As a method for testing a sequential circuit efficiently, a scan design is usually used. But, since this design has some drawbacks, a non-scan testable design should be discussed. The testable design can be implemente... As a method for testing a sequential circuit efficiently, a scan design is usually used. But, since this design has some drawbacks, a non-scan testable design should be discussed. The testable design can be implemented by enhancing controllability and observability. This paper discusses a non-scan testable design for a sequential circuit by only focusing the improvement of controllability. The proposed design modifies a circuit so that all the FFs can be directly controlled by primary input lines in a test mode. Experimental results show that we can get a good testability using this method. 展开更多
关键词 Non-Scan Testable design SEQUENTIAL CIRCUIT CONTROLLABILITY
在线阅读 下载PDF
Study of testability measurement method for equipment based on Bayesian network model 被引量:8
3
作者 Lian Guangyao Huang Kaoli Chen Jianhui Wei Zhonglin 《Journal of Systems Engineering and Electronics》 SCIE EI CSCD 2009年第5期1017-1023,共7页
To analyze and evaluate the testability design of equipment, a testability analysis method based on Bayesian network inference model is proposed in the paper. The model can adequately apply testability information and... To analyze and evaluate the testability design of equipment, a testability analysis method based on Bayesian network inference model is proposed in the paper. The model can adequately apply testability information and many uncertainty information of design and maintenance process, so it can analyze testability by and large from Bayesian inference. The detailed procedure to analyze and evaluate testability for equipments by Bayesian network is given in the paper. Its modeling process is simple, its formulation is visual, and the analysis results are more reliable than others. Examples prove that the analysis method based on Bayesian network inference can be applied to testability analysis and evaluation for complex equipments. 展开更多
关键词 design for testability testability analysis and evaluation uncertainty information Bayesian network
在线阅读 下载PDF
A Non-scan DFT Method at RTL Based on Fixed-control Testability to Achieve 100%Fault Efficiency
4
作者 Satoshi Ohtake Shintaro Nagai +1 位作者 Hiroki Wada Hideo Fujiwara 《湖南大学学报(自然科学版)》 EI CAS CSCD 2000年第S2期61-77,共17页
This paper proposes a non-scan design-for-testability method for register-transfer level circuits where a circuit consists of a controller and a data path. It achieves complete fault efficiency with low hardware overh... This paper proposes a non-scan design-for-testability method for register-transfer level circuits where a circuit consists of a controller and a data path. It achieves complete fault efficiency with low hardware overhead and at-speed testing. 展开更多
关键词 Non-Scan Testable design RTL Circuit
在线阅读 下载PDF
A DFT Method for Single-Control Testability of RTL Data Paths for BIST
5
作者 Toshimitsu Masuzawa Minoru lzutsu +1 位作者 Hiroki Wada Hideo Fujiwara 《湖南大学学报(自然科学版)》 EI CAS CSCD 2000年第S2期52-60,共9页
This paper presents a new BIST method for RTL data paths based on single-control testability, a new concept of testability. The BIST method adopts hierarchical test. Test pattern generators are placed only on primary ... This paper presents a new BIST method for RTL data paths based on single-control testability, a new concept of testability. The BIST method adopts hierarchical test. Test pattern generators are placed only on primary inputs and test patterns are propagated to and fed into each module. Test responses are similarly propagated to response analyzers placed only on primary outputs. For the propagation of test patterns and test responses paths existing in the data path are utilized. The DFT method for the single-control testability is also proposed. The advantages of the proposed method are high fault coverage (for single Stuck-at faults), low hardware overhead and capability of at-speed test. Moreover, test patterns generated by test pattern generators can be fed into each module at consecutive system clocks, and thus, the BIST can also detect some faults of other fault models (e.g., transition faults and delay faults) that require consecutive application of test patterns at speed of system clock. 展开更多
关键词 built-in self-test design for testability RTL data path hierarchical test
在线阅读 下载PDF
复杂系统测试性设计与故障诊断策略研究进展 被引量:1
6
作者 陆宁云 李洋 +2 位作者 姜斌 黄守金 马坤 《系统工程与电子技术》 EI CSCD 北大核心 2024年第7期2359-2373,共15页
测试性设计是提高系统可靠性、安全性、维修性、保障性的重要前沿技术,决定了系统故障检测率和隔离率,直接影响系统的维护(测试)成本。系统测试性设计包含结构化设计、模型化设计、数据驱动设计等多种设计策略。其中,数据驱动设计于近... 测试性设计是提高系统可靠性、安全性、维修性、保障性的重要前沿技术,决定了系统故障检测率和隔离率,直接影响系统的维护(测试)成本。系统测试性设计包含结构化设计、模型化设计、数据驱动设计等多种设计策略。其中,数据驱动设计于近年逐渐兴起并成为重要发展方向之一,该类方法通过对系统测试与故障之间的关系进行建模,依据测试结果进行故障推理,形成故障诊断方案。首先,简要回顾了系统测试性设计的发展历程;其次,重点介绍了测试性设计的研究进展,分析总结了结构化、模型化、数据驱动3类测试方案;然后,介绍了测试性诊断策略构建,根据测试方案中的建模方法确定诊断策略的构建技术,并总结归纳了每类技术的研究特点和适用性;最后,探讨了当前复杂系统测试性设计面临的挑战性问题和可能的未来研究方向。 展开更多
关键词 测试性设计 模型化设计 数据驱动 测试性诊断策略
在线阅读 下载PDF
基于混合扫描的碳足迹采集终端可测性设计及融合诊断
7
作者 赵雪松 尹仕红 +3 位作者 谢倩娴 侯婧 林海军 陈寅生 《电测与仪表》 北大核心 2024年第8期39-46,共8页
在“双碳”战略的背景下,针对国内对碳足迹采集终端及系统的迫切需求,提出了基于电力采集终端及通信系统的解决方案,并利用混合边界扫描技术提出了具体的“虚拟探针”可测性设计方案。还针对基于单一类型故障特征进行非线性“簇”电路... 在“双碳”战略的背景下,针对国内对碳足迹采集终端及系统的迫切需求,提出了基于电力采集终端及通信系统的解决方案,并利用混合边界扫描技术提出了具体的“虚拟探针”可测性设计方案。还针对基于单一类型故障特征进行非线性“簇”电路故障诊断准确率低的难题,在研究小波包变换、PCA及Volterra核特征提取的基础上,提出了小波包变换与PCA特征层融合,并与基于Volterra核特征的初级诊断结果进行决策层融合的故障诊断方法。实验表明,该方法可以有效提高故障诊断的准确率。 展开更多
关键词 碳足迹采集终端 可测性设计 信息融合 故障诊断 VOLTERRA核
在线阅读 下载PDF
测试不可靠条件下的诊断策略优化方法 被引量:24
8
作者 杨鹏 邱静 刘冠军 《仪器仪表学报》 EI CAS CSCD 北大核心 2008年第4期850-854,共5页
提出了一种测试结果不可靠条件下的诊断策略优化生成方法。首先将描述测试可靠性的参数(检测概率和虚警概率)转换为误诊代价,将其与基于霍夫曼编码的测试费用评估函数相结合,构建了一种既考虑测试费用又考虑诊断精度的启发式评估函数,... 提出了一种测试结果不可靠条件下的诊断策略优化生成方法。首先将描述测试可靠性的参数(检测概率和虚警概率)转换为误诊代价,将其与基于霍夫曼编码的测试费用评估函数相结合,构建了一种既考虑测试费用又考虑诊断精度的启发式评估函数,然后基于该启发式评估函数提出了一种不确定AO*算法。为了有效评估诊断策略的诊断精度,提出了一种测试性参数预计方法。最后应用案例验证了本方法,测试性预计结果表明本方法实现了诊断精度和测试费用的权衡。 展开更多
关键词 测试性设计 诊断策略 测试序列 不确定AO^*算法 霍夫曼编码 测试性预计
在线阅读 下载PDF
基于混合二进制粒子群-遗传算法的测试优化选择研究 被引量:54
9
作者 陈希祥 邱静 刘冠军 《仪器仪表学报》 EI CAS CSCD 北大核心 2009年第8期1674-1680,共7页
测试优化选择是一个组合优化问题。通过对测试选择的目标和约束条件进行深入分析,建立了其数学模型,并提出了一种混合粒子群-遗传算法用于求解满足测试性指标要求的最小完备测试集。该算法将遗传算法中的遗传算子引入到二进制粒子群算法... 测试优化选择是一个组合优化问题。通过对测试选择的目标和约束条件进行深入分析,建立了其数学模型,并提出了一种混合粒子群-遗传算法用于求解满足测试性指标要求的最小完备测试集。该算法将遗传算法中的遗传算子引入到二进制粒子群算法中,既避免陷入局部最优和早熟收敛现象,又提高了搜索效率。大量实验证明,对于测试优化选择问题,混合粒子群-遗传算法能够快速有效的获得全局最优解。 展开更多
关键词 测试性设计 测试选择 遗传算法 二进制粒子群算法
在线阅读 下载PDF
基于结构模型的测试性设计与分析技术研究 被引量:9
10
作者 连光耀 黄考利 +1 位作者 郭瑞 姜玉海 《系统工程与电子技术》 EI CSCD 北大核心 2007年第10期1777-1780,共4页
为了解决因系统信息获取困难导致装备早期测试性设计和维修诊断工作难度增加的问题,提出了一种基于系统结构模型的测试性设计与分析方法。该方法借助图论的数学工具对系统进行数学建模,通过定量分析完成系统的模块划分;在此基础上,建立... 为了解决因系统信息获取困难导致装备早期测试性设计和维修诊断工作难度增加的问题,提出了一种基于系统结构模型的测试性设计与分析方法。该方法借助图论的数学工具对系统进行数学建模,通过定量分析完成系统的模块划分;在此基础上,建立测试相关性矩阵,以最小测试代价为优化目标函数,应用Huffman信息编码方法生成系统的故障诊断树。与其他方法相比,该方法不仅结果更加优化,而且对系统的内部信息依赖相对较少,可以有效应用于设备的早期测试性设计以及使用过程中的维修诊断工作。 展开更多
关键词 测试性设计 测试性分析 故障传播有向图 故障诊断
在线阅读 下载PDF
基于扩展的关联模型的测试性分析技术研究 被引量:18
11
作者 杨鹏 邱静 刘冠军 《系统工程与电子技术》 EI CSCD 北大核心 2008年第2期371-374,共4页
关联模型由信息流图和故障-测试关联矩阵两部分构成,该模型广泛应用于系统级的测试性分析与设计。为了便于分析反馈环路、故障传播的层次性、解析冗余测试等测试性参数,文章在故障-测试关联矩阵的基础上,构建了故障-故障关联矩阵和测试... 关联模型由信息流图和故障-测试关联矩阵两部分构成,该模型广泛应用于系统级的测试性分析与设计。为了便于分析反馈环路、故障传播的层次性、解析冗余测试等测试性参数,文章在故障-测试关联矩阵的基础上,构建了故障-故障关联矩阵和测试-测试关联矩阵,得到扩展的关联模型,并基于扩展的关联模型建立了模糊组、反馈环路、解析冗余测试、隐含故障、伪故障等测试性参数的数学模型,最后利用案例演示了扩展关联建模和测试性分析过程。 展开更多
关键词 测试性设计 测试性分析 扩展的关联模型 信息流图 关联矩阵
在线阅读 下载PDF
可测试性设计技术在一款通用CPU芯片中的应用 被引量:5
12
作者 李华伟 李晓维 +2 位作者 尹志刚 吕涛 何蓉晖 《计算机工程与应用》 CSCD 北大核心 2002年第16期191-194,共4页
可测试性设计(Design-For-Testability,简称DFT)是芯片设计的重要环节,它通过在芯片原始设计中插入各种用于提高芯片可测试性的硬件逻辑,从而使芯片变得容易测试,大幅度节省芯片测试的成本。文中介绍了在一款通用CPU芯片的设计过程中,... 可测试性设计(Design-For-Testability,简称DFT)是芯片设计的重要环节,它通过在芯片原始设计中插入各种用于提高芯片可测试性的硬件逻辑,从而使芯片变得容易测试,大幅度节省芯片测试的成本。文中介绍了在一款通用CPU芯片的设计过程中,为提高芯片的易测性而采取的各种可测试性设计技术,主要包括扫描设计(ScanDesign)、存储器内建自测试(Build-in-self-test,简称BIST)以及与IEEE1149.1标准兼容的边界扫描设计(BoundaryScanDesign,简称BSD)等技术。这些技术的使用为该芯片提供了方便可靠的测试方案。 展开更多
关键词 可测试性设计 CPU芯片 扫描设计 TEEE1149.1标准
在线阅读 下载PDF
电子装备固有测试性分析系统设计 被引量:4
13
作者 姜为学 程远增 +1 位作者 李鸣 肖志伟 《弹箭与制导学报》 CSCD 北大核心 2009年第3期205-208,共4页
传统电子装备的固有测试性分析需要大量的试验和统计,费时费力。利用电路仿真故障注入的办法,可以使大量的试验在计算机上模拟进行,能方便快捷地给出结论。文中验证了该方法的可行性,并以其为基础,探讨了某电子装备固有测试性分析系统... 传统电子装备的固有测试性分析需要大量的试验和统计,费时费力。利用电路仿真故障注入的办法,可以使大量的试验在计算机上模拟进行,能方便快捷地给出结论。文中验证了该方法的可行性,并以其为基础,探讨了某电子装备固有测试性分析系统的设计。 展开更多
关键词 测试性 测试性分析 电子装备 设计
在线阅读 下载PDF
FFT处理器的算术测试与可测性设计 被引量:7
14
作者 肖继学 陈光 谢永乐 《仪器仪表学报》 EI CAS CSCD 北大核心 2007年第4期657-662,共6页
针对快速傅里叶变换处理器,本文提出了一种有效的可测性设计及其测试方案。测试时,该方案将处理器中的寄存器作为扫描链提高了其可控性,利用其中的加法器作为测试生成,生成的测试矢量能侦测处理器每个基本组成单元内部的任意组合失效。... 针对快速傅里叶变换处理器,本文提出了一种有效的可测性设计及其测试方案。测试时,该方案将处理器中的寄存器作为扫描链提高了其可控性,利用其中的加法器作为测试生成,生成的测试矢量能侦测处理器每个基本组成单元内部的任意组合失效。由于处理器中一些加法器、寄存器的再利用,以及电路结构的规则性,因而只需最少的额外硬件、面积开销即可真速、并行地实施该测试方案而不会降低电路性能。 展开更多
关键词 FFT 可测性设计 失效 算术测试
在线阅读 下载PDF
航空电子系统故障预测与健康管理技术现状与发展 被引量:41
15
作者 景博 黄以锋 张建业 《空军工程大学学报(自然科学版)》 CSCD 北大核心 2010年第6期1-6,共6页
故障预测与健康管理(PHM)技术是比传统的故障诊断技术更高级的故障诊断、预测和健康管理技术,将PHM技术应用于电子系统已成为该技术的重要发展趋势之一。根据当前的研究进展,总结了电子系统故障预测的4种实现方法:特征参数法、预警电路... 故障预测与健康管理(PHM)技术是比传统的故障诊断技术更高级的故障诊断、预测和健康管理技术,将PHM技术应用于电子系统已成为该技术的重要发展趋势之一。根据当前的研究进展,总结了电子系统故障预测的4种实现方法:特征参数法、预警电路、累积损伤模型法和综合法,分析了电子系统PHM技术涉及的关键技术,探讨了电子系统PHM技术发展在特征参数获取、物理损伤模型和电子元器件质量方面将遇到的问题和挑战。最后,从可测性、PHM的标准化和评价指标等方面对电子系统PHM技术的进一步发展提出了几点意见。 展开更多
关键词 航空电子系统 故障诊断 故障预测与健康管理 可测试性设计
在线阅读 下载PDF
基于信息熵的多值属性系统诊断策略优化方法 被引量:19
16
作者 黄以锋 景博 茹常剑 《仪器仪表学报》 EI CAS CSCD 北大核心 2011年第5期1003-1008,共6页
诊断策略问题是系统测试和诊断技术中的一个关键问题,并已被证明是NP问题。目前已有的大部分研究都是针对二值属性系统的,而多值属性系统的诊断策略研究较少。针对多值属性系统诊断策略优化问题,研究了多值属性系统的相关性矩阵模型和... 诊断策略问题是系统测试和诊断技术中的一个关键问题,并已被证明是NP问题。目前已有的大部分研究都是针对二值属性系统的,而多值属性系统的诊断策略研究较少。针对多值属性系统诊断策略优化问题,研究了多值属性系统的相关性矩阵模型和信息熵理论,根据在故障诊断树的建立过程中应优先选择提供信息量大,测试费用小的测试点的原则,建立了基于信息熵的多值属性系统诊断策略优化方法,给出了具体的计算步骤。实例计算结果和算法分析表明,此方法和最优算法相比,可大大减小计算时间,而且得到期望费用相差较小,可用于复杂多值属性系统的诊断策略设计。 展开更多
关键词 故障诊断 可测试性设计 信息熵 诊断策略
在线阅读 下载PDF
装备测试性设计关键技术研究 被引量:5
17
作者 连光耀 黄考利 +1 位作者 陈建辉 高凤岐 《仪器仪表学报》 EI CAS CSCD 北大核心 2006年第z2期1196-1197,共2页
从CAD的发展入手,对电子装备测试性设计技术进行分析和总结。依照“并行工程”的思想,给出了装备测试性智能设计系统的层次结构和模型,阐述了测试性设计与装备其他设计属性的关系,最后从知识的表示方法、知识的获取途径和知识的应用三... 从CAD的发展入手,对电子装备测试性设计技术进行分析和总结。依照“并行工程”的思想,给出了装备测试性智能设计系统的层次结构和模型,阐述了测试性设计与装备其他设计属性的关系,最后从知识的表示方法、知识的获取途径和知识的应用三个方面对实现测试性智能设计的关键技术进行了研究。 展开更多
关键词 智能设计 测试性设计 设计自动化 智能工程
在线阅读 下载PDF
基于合约的构件易测试性设计支撑工具的设计与实现 被引量:5
18
作者 单锦辉 姜瑛 +2 位作者 刘江红 辛国茂 侯姗姗 《北京大学学报(自然科学版)》 EI CAS CSCD 北大核心 2005年第5期815-819,共5页
构件技术的新特点为构件测试带来挑战。合约式设计是一种重要的软件易测试性设计方法。基于合约的构件易测试性设计为构件测试提供了一种有效的手段。设计并实现了一种新的合约式设计工具(PKUJDBCT),为构件的易测试性设计提供有力的支撑... 构件技术的新特点为构件测试带来挑战。合约式设计是一种重要的软件易测试性设计方法。基于合约的构件易测试性设计为构件测试提供了一种有效的手段。设计并实现了一种新的合约式设计工具(PKUJDBCT),为构件的易测试性设计提供有力的支撑,并为今后进一步研究基于合约的构件易测试性设计方法打下了良好的基础。 展开更多
关键词 软件测试 软件的易测试性 构件 合约式设计
在线阅读 下载PDF
SOC可测试性设计与测试技术 被引量:42
19
作者 胡瑜 韩银和 李晓维 《计算机研究与发展》 EI CSCD 北大核心 2005年第1期153-162,共10页
超深亚微米工艺和基于芯核的设计给芯片系统(system-on-a-chip,SOC)测试带来了新的问题.对SOC可测试性设计与测试技术的国际研究现状及进展进行了广泛而深入的综述.从芯核级综述了数字逻辑、模拟电路、存储器、处理器4类芯核的可测试性... 超深亚微米工艺和基于芯核的设计给芯片系统(system-on-a-chip,SOC)测试带来了新的问题.对SOC可测试性设计与测试技术的国际研究现状及进展进行了广泛而深入的综述.从芯核级综述了数字逻辑、模拟电路、存储器、处理器4类芯核的可测试性设计与测试技术,从系统级综述了测试激励、测试响应和测试访问机制等SOC测试资源的设计以及压缩/解压缩与测试调度等测试资源划分、优化技术,并介绍了2个标准化组织开展的SOC测试标准工作.最后,展望了SOC测试未来的发展方向. 展开更多
关键词 芯片系统 可测试性设计 测试资源划分 测试资源优化
在线阅读 下载PDF
基于多值测试的诊断策略优化生成 被引量:21
20
作者 杨鹏 邱静 刘冠军 《仪器仪表学报》 EI CAS CSCD 北大核心 2008年第8期1675-1678,共4页
研究了多值输出测试条件下的诊断策略优化生成问题,把该问题形式化为一个最优多值与或决策树的搜索问题,然后将已有的基于二值测试的优化算法(信息增量启发式算法)同多值逻辑相结合,提出了包括多值输出测试和非对称测试的故障诊断策略... 研究了多值输出测试条件下的诊断策略优化生成问题,把该问题形式化为一个最优多值与或决策树的搜索问题,然后将已有的基于二值测试的优化算法(信息增量启发式算法)同多值逻辑相结合,提出了包括多值输出测试和非对称测试的故障诊断策略优化生成算法,最后应用测试案例验证了该算法的有效性。结果表明,本方法对二值或多值测试以及非对称测试均适用,可以获得诊断精度和测试费用的理想权衡。 展开更多
关键词 测试性设计 诊断策略 多值测试 非对称测试 与或树
在线阅读 下载PDF
上一页 1 2 11 下一页 到第
使用帮助 返回顶部