期刊文献+
共找到38篇文章
< 1 2 >
每页显示 20 50 100
ReHuff:基于ReRAM的Huffman编码硬件结构设计
1
作者 郑道文 周一开 +2 位作者 唐忆滨 刘博生 武继刚 《计算机工程与科学》 北大核心 2025年第6期988-997,共10页
随着数据量在深度学习等各种应用场景中的迅速增大,通信和存储的硬件开销显著增加。在此背景下,压缩方法的重要性日益提升。哈夫曼编码是目前具备代表性且广泛应用的压缩方法之一,其特点是在不损害数据完整性的前提下,有效压缩数据并节... 随着数据量在深度学习等各种应用场景中的迅速增大,通信和存储的硬件开销显著增加。在此背景下,压缩方法的重要性日益提升。哈夫曼编码是目前具备代表性且广泛应用的压缩方法之一,其特点是在不损害数据完整性的前提下,有效压缩数据并节省存储空间。然而,由于分层内存存储的限制,哈夫曼编码在传统硬件中的解决方案面临着高延迟和高能耗的挑战。提出了一种名为ReHuff的硬件架构,利用阻变随机存储器(ReRAM)实现在内存中直接进行哈夫曼编码。设计了基于ReRAM的哈夫曼编码映射方法,以提取有效数据。针对映射过程中存在的变长编码数据与定长ReRAM块之间的匹配问题,提出了适应架构设计的双阶段变长数据选择与分割方法,整合变长输出以节省能耗并提升ReRAM的利用效率。仿真结果表明,所提出的设计方案的性能与能耗表现均优于代表性基准,在性能方面提高了18.6倍,在能耗方面降低了82.4%。 展开更多
关键词 哈夫曼编码 数据压缩 阻变随机存储器 加速器设计 数据映射
在线阅读 下载PDF
基于前递预取的SoC内存控制器精准仿真方法
2
作者 李作骏 卢天越 陈明宇 《高技术通讯》 北大核心 2025年第5期480-489,共10页
本文提出一种基于现场可编辑门阵列(field programmable gate array,FPGA)的内存控制器性能精确仿真评估方法,通过高速可扩展接口(advanced extensible interface,AXI)总线前递、访存预取和数据缓存的方式解决了FPGA芯片内外访存时序需... 本文提出一种基于现场可编辑门阵列(field programmable gate array,FPGA)的内存控制器性能精确仿真评估方法,通过高速可扩展接口(advanced extensible interface,AXI)总线前递、访存预取和数据缓存的方式解决了FPGA芯片内外访存时序需求不一致的问题,从而实现了在真实处理器系统应用仿真场景下对内存控制器的精确性能评估。与香山开源第5代精简指令集计算机(reduced instruction set computer-five,RISC-V)处理器雁栖湖架构硅后芯片对比,SPEC CPU2006基准测试程序的执行时间平均偏差为1.29%,最大偏差为3.45%。该方法解决了因为内存控制器模型不准确而导致FPGA片上系统(system of chip,SoC)原型系统中真实应用仿真性能评估与流片后实际性能存在较大偏差的问题,同时无需进行大量修改就能用于任何支持AXI和双倍数据速率物理层接口(DDR PHY interface,DFI)协议的标准内存控制器精确仿真。 展开更多
关键词 内存控制器 现场可编辑门阵列 性能评估 双倍数据速率 动态随机访问存储器
在线阅读 下载PDF
基于NVRAM技术的导航设备DSP系统数据保全方法
3
作者 蒋源明 陈建淼 +1 位作者 刘艳 曾周末 《中国惯性技术学报》 北大核心 2025年第5期525-530,共6页
数据需要保全功能是现代导航设备中数字信号处理(DSP)系统的一项关键技术。针对传统数据保全方案系统复杂、恢复效率低、功耗大且硬件成本高的问题,提出了一种基于非易失性随机存储器(NVRAM)的数据保全方法。搭建了基于NVRAM技术的导航... 数据需要保全功能是现代导航设备中数字信号处理(DSP)系统的一项关键技术。针对传统数据保全方案系统复杂、恢复效率低、功耗大且硬件成本高的问题,提出了一种基于非易失性随机存储器(NVRAM)的数据保全方法。搭建了基于NVRAM技术的导航设备数据保全架构,并完成全国产化DSP硬件设计。基于惯性导航系统(INS)的对比实验表明:相较于传统方案,NVRAM方案每256字节的读写速度提升300%,掉电恢复时间、功耗、成本及PCB面积分别降低33%、43%、31%与40%。所提方法突破了传统备份技术的性能瓶颈,为高可靠、低功耗导航设备数据保全提供了一种解决思路。 展开更多
关键词 非易失性随机存储器 导航设备 数字信号处理器 数据保全
在线阅读 下载PDF
面向高性能众核处理器的超频DDR4访存结构设计 被引量:1
4
作者 高剑刚 李川 +2 位作者 郑浩 王彦辉 胡晋 《计算机工程与设计》 北大核心 2024年第3期715-722,共8页
从高性能众核处理器的多路DDR4嵌入式工程应用出发,设计一种高密度DDR4串推互连结构,提出一种基于不同激励码型的仿真分析方法。采用双面盲孔印制板工艺折叠串推访存结构设计,解决地址组信号概率性出错问题。在压力测试环境下实测读/写... 从高性能众核处理器的多路DDR4嵌入式工程应用出发,设计一种高密度DDR4串推互连结构,提出一种基于不同激励码型的仿真分析方法。采用双面盲孔印制板工艺折叠串推访存结构设计,解决地址组信号概率性出错问题。在压力测试环境下实测读/写信号波形良好,支持信号超频可靠传输,标称2666 Mbps的DDR4存储颗粒可以在3000 Mbps速率下长时间稳定运行。已在神威E级原型机等多台套大型计算装备研发中得到规模化推广应用,产生了良好的技术效益。 展开更多
关键词 双倍数据速率 同步动态随机存取存储器 折叠串推 码型仿真 信号传输 盲孔 超频
在线阅读 下载PDF
5G物联网接入及数据传输的跨层建模与性能分析 被引量:3
5
作者 郭泓志 詹文 孙兴华 《无线电通信技术》 北大核心 2024年第4期618-624,共7页
物联网设备数量的爆发式增长对5G承载链路的建立和管理都带来了巨大的挑战。为有效支撑海量物联网通信,综合考虑海量承载链路的建立、维持和释放过程,借助离散时间排队论,围绕5G媒体接入控制(Medium Access Control, MAC)及无线资源控制... 物联网设备数量的爆发式增长对5G承载链路的建立和管理都带来了巨大的挑战。为有效支撑海量物联网通信,综合考虑海量承载链路的建立、维持和释放过程,借助离散时间排队论,围绕5G媒体接入控制(Medium Access Control, MAC)及无线资源控制(Radio Resource Control, RRC)层协议,对设备的随机接入和数据传输过程构建排队模型。基于该模型,推导了能量效率和数据吞吐量等关键性能指标关于数据传输速率、节点数据到达率、不活跃定时器等系统参数的数学表达式,并通过仿真进行了验证。为分析海量设备通信场景提供了跨协议层数学模型的支撑,对该场景下网络参数配置方案的设计有重要指导意义。 展开更多
关键词 跨层建模 随机接入 数据传输 性能分析 离散时间排队论
在线阅读 下载PDF
便笺式存储器中一种新颖的交错映射数据布局
6
作者 曾灵灵 张敦博 +1 位作者 沈立 窦强 《计算机工程》 CAS CSCD 北大核心 2024年第5期33-40,共8页
现代计算机一直沿用传统的线性数据布局模式,该模式允许对使用行主序模式存储的二维矩阵进行高效的行优先数据访问,但是增加了高效执行列优先数据访问的复杂性,造成列优先访问的空间局部性较差。改善列优先数据访存效率的常见解决方案... 现代计算机一直沿用传统的线性数据布局模式,该模式允许对使用行主序模式存储的二维矩阵进行高效的行优先数据访问,但是增加了高效执行列优先数据访问的复杂性,造成列优先访问的空间局部性较差。改善列优先数据访存效率的常见解决方案是对原始矩阵进行预先转置操作,将列优先访问的复杂性集中在一次矩阵转置运算中,然而矩阵转置不仅会引入额外的数据传输操作,而且会消耗额外的存储空间用于存储转置后的矩阵。为了在不引入额外开销的情况下使行优先与列优先数据访问具有同样高效的访存效率,提出一种新颖的交错映射(IM)数据布局,同时在不改变便笺式存储器(SPM)内部结构的基础上,在SPM的输入和输出(I/O)接口处添加循环移位单元和译码单元2个新组件,实现交错映射数据布局并定制访存指令,使程序员可通过定制的访存指令充分利用该数据布局。实验结果表明,应用交错映射数据布局的SPM在仅额外增加了1.73%面积开销的情况下获得了1.4倍的加速。 展开更多
关键词 矩阵转置 单指令多数据 便笺式存储器 数据布局 静态随机存储器
在线阅读 下载PDF
面向大规模语料的语言模型研究新进展 被引量:5
7
作者 骆卫华 刘群 白硕 《计算机研究与发展》 EI CSCD 北大核心 2009年第10期1704-1712,共9页
N元语言模型是统计机器翻译、信息检索、语音识别等很多自然语言处理研究领域的重要工具.由于扩大训练语料规模和增加元数对于提高系统性能很有帮助,随着可用语料迅速增加,面向大规模训练语料的高元语言模型(如N≥5)的训练和使用成为新... N元语言模型是统计机器翻译、信息检索、语音识别等很多自然语言处理研究领域的重要工具.由于扩大训练语料规模和增加元数对于提高系统性能很有帮助,随着可用语料迅速增加,面向大规模训练语料的高元语言模型(如N≥5)的训练和使用成为新的研究热点.介绍了当前这个问题的最新研究进展,包括了集成数据分治、压缩和内存映射的一体化方法,基于随机存取模型的表示方法,以及基于分布式并行体系的语言模型训练与查询方法等几种代表性的方法,展示了它们在统计机器翻译中的性能,并比较了这些方法的优缺点. 展开更多
关键词 语言模型 数据压缩 随机存取模型 布隆过滤器 分布式并行体系
在线阅读 下载PDF
基于RAS结构优化测试时间和数据量的测试方案 被引量:2
8
作者 梁华国 祝沈财 +1 位作者 陈田 张念 《电子学报》 EI CAS CSCD 北大核心 2008年第12期2418-2422,共5页
大规模高密度的集成电路在测试中遇到了测试数据量大,测试时间长等问题.对此,本文提出了一种带有折叠集的完全测试方案.该方案利用RAS(Random access scan)结构控制经输入精简的扫描单元,先生成若干折叠集检测电路中大部分的故障,然后... 大规模高密度的集成电路在测试中遇到了测试数据量大,测试时间长等问题.对此,本文提出了一种带有折叠集的完全测试方案.该方案利用RAS(Random access scan)结构控制经输入精简的扫描单元,先生成若干折叠集检测电路中大部分的故障,然后直接控制扫描单元生成剩余故障的测试向量.本方案生成的折叠集故障检测率高,所需控制数据少.实验数据表明与同类方法相比,本方案能有效减少测试数据量和测试时间. 展开更多
关键词 输入精简 折叠计数器 数据压缩 随机访问扫描
在线阅读 下载PDF
一种新的云存储数据容错存储方式检验方法 被引量:3
9
作者 纪倩 杨超 +1 位作者 赵文红 张俊伟 《电子与信息学报》 EI CSCD 北大核心 2016年第10期2640-2646,共7页
云存储中,防止数据丢失的关键是实现文件容错。然而,云存储服务商可能没有提供承诺的容错水平,导致用户蒙受数据丢失和经济损失的双重风险。现有云存储数据容错存储方式检验方法存在服务器预读取欺骗攻击,并且效率低、实用性差,不能达... 云存储中,防止数据丢失的关键是实现文件容错。然而,云存储服务商可能没有提供承诺的容错水平,导致用户蒙受数据丢失和经济损失的双重风险。现有云存储数据容错存储方式检验方法存在服务器预读取欺骗攻击,并且效率低、实用性差,不能达到在一定概率范围内,快速、轻量级地检测出犯规的服务器行为的要求。针对上述问题,该文利用磁盘顺序存取和随机存取的差异性设计了一种远程数据容错存储方式检验方法随机与顺序访问时间差异化(DRST)方法,其原理是文件块被分散地放在不同磁盘上,读取一个磁盘上顺序存储的文件块比随机读取不同磁盘上的文件块所需的响应时间短。最后,对所提方法进行了严格的理论证明和深入的性能分析,结果表明,所提方法能够快速检验出服务器是否为用户提供了其承诺的容错水平,并且比现有方案更安全,更高效。 展开更多
关键词 云存储 云文件安全 数据容错能力 随机存取 顺序存取
在线阅读 下载PDF
冷启动攻击研究综述 被引量:5
10
作者 杨阳 关志 陈钟 《计算机应用研究》 CSCD 北大核心 2015年第10期2886-2890,2900,共6页
冷启动攻击是近年来出现的一种以获取计算机运行时内存快照并从中提取出密钥等秘密信息为目的的攻击方式。它利用了内存芯片的物理特性,对几乎所有常见的计算机硬件平台及平台上的各种密码系统广泛适用,难以通过简单的软硬件方式进行抵... 冷启动攻击是近年来出现的一种以获取计算机运行时内存快照并从中提取出密钥等秘密信息为目的的攻击方式。它利用了内存芯片的物理特性,对几乎所有常见的计算机硬件平台及平台上的各种密码系统广泛适用,难以通过简单的软硬件方式进行抵御,对计算机系统的安全构成了极大的威胁。介绍了冷启动攻击的基本原理、实施办法以及从获得的内存快照中恢复和重建密钥的办法;概括了冷启动攻击的主要抵御策略,介绍了不同抵御策略下具体抵御方法并对不同方法的优缺点进行比较;分析展望了对冷启动攻击的未来研究趋势。 展开更多
关键词 冷启动攻击 密码学 动态内存 数据剩余
在线阅读 下载PDF
无SRAM的H.264/AVC去块效应滤波器 被引量:1
11
作者 李健 乔飞 +1 位作者 罗嵘 杨华中 《电子与信息学报》 EI CSCD 北大核心 2008年第8期2012-2016,共5页
针对H.264/AVC中的去块效应滤波器,该文提出了一种新的滤波处理顺序,能够显著减小片上数据缓存容量,并以此为基础设计了一种去块效应滤波器的VLSI硬件新结构。该结构利用数据复用机制减少对片外存储的访问量、节省处理时间,同时不使用片... 针对H.264/AVC中的去块效应滤波器,该文提出了一种新的滤波处理顺序,能够显著减小片上数据缓存容量,并以此为基础设计了一种去块效应滤波器的VLSI硬件新结构。该结构利用数据复用机制减少对片外存储的访问量、节省处理时间,同时不使用片内SRAM,将对片内SRAM的访问降为0。仿真结果显示,该电路在工作频率为100MHz时对HDTV能较好地实现实时滤波;在0.18μm工艺下,综合后的等效逻辑门数只有16.8k。 展开更多
关键词 H.264/AVC 去块效应滤波器 数据复用 SRAM(静态随机存储器) VLSI设计
在线阅读 下载PDF
基于无线传输的智能小区门禁系统设计 被引量:19
12
作者 刘东辉 张新岭 +1 位作者 邱金蕙 孙晓云 《河北科技大学学报》 CAS 2007年第1期37-40,共4页
设计了基于无线传输的智能小区门禁系统,介绍了系统的读卡模块、无线数据传输模块、液晶显示模块、随机密码键盘模块。设计了以大容量串行e-Flash MM36SB020为载体的16×16点阵字库。针对数据传输中易出现的网络冲突问题,在通信协... 设计了基于无线传输的智能小区门禁系统,介绍了系统的读卡模块、无线数据传输模块、液晶显示模块、随机密码键盘模块。设计了以大容量串行e-Flash MM36SB020为载体的16×16点阵字库。针对数据传输中易出现的网络冲突问题,在通信协议中提出了随机延时的解决方案。 展开更多
关键词 门禁系统 无线数据传输 随机密码键盘 随机延时
在线阅读 下载PDF
基于SDRAM的大容量FIFO的方案设计 被引量:1
13
作者 李宝 刘志轩 +2 位作者 徐进 陈东涛 李箭 《导弹与航天运载技术》 北大核心 2014年第4期67-70,共4页
在数据高速采集系统中缓存是一个关键的部分,随着数据量的增加和速度的提高,对缓存的容量和速度提出更高的要求。采用Altera公司的Cyclone系列的FPGA设计了大容量高速率的可随时读写的FIFO,并将设计嵌入到数据采集系统中,完成了数据的... 在数据高速采集系统中缓存是一个关键的部分,随着数据量的增加和速度的提高,对缓存的容量和速度提出更高的要求。采用Altera公司的Cyclone系列的FPGA设计了大容量高速率的可随时读写的FIFO,并将设计嵌入到数据采集系统中,完成了数据的存储功能。最后以QuartusII为平台进行设计,用Modelsim软件进行仿真,并已经应用到某型号设计中,达到了预期的目标。 展开更多
关键词 数据采集 SDRAM控制器 缓存
在线阅读 下载PDF
空间太阳望远镜的星载固态存储器研制 被引量:12
14
作者 王芳 李恪 +1 位作者 苏林 耿立红 《电子学报》 EI CAS CSCD 北大核心 2004年第3期472-475,共4页
空间太阳望远镜有五个载荷仪器 ,其每天产生的数据达 172 8GB ,数据流以固态存储器为核心在星上数据处理系统各单元间调度 ,完成缓存、压缩、存储和下传 .本文分析了对固态存储器的需求 ,建立了其状态机模型 ,并确定了总体设计方案 .根... 空间太阳望远镜有五个载荷仪器 ,其每天产生的数据达 172 8GB ,数据流以固态存储器为核心在星上数据处理系统各单元间调度 ,完成缓存、压缩、存储和下传 .本文分析了对固态存储器的需求 ,建立了其状态机模型 ,并确定了总体设计方案 .根据该方案用DSP和FPGA构成控制逻辑 ,用DRAM芯片阵列构成存储模块 。 展开更多
关键词 星载固态存储器 数据存储 状态机 ADSP21060 DRAM 空间太阳望远镜 控制逻辑 数据处理
在线阅读 下载PDF
基于铁电存储器FM18L08的固态记录仪设计 被引量:3
15
作者 冯高辉 雷彬 陈雷 《现代电子技术》 2005年第7期89-91,共3页
采用了一种新型的铁电存储器,介绍了他与现有其他存储器的不同之处,并在此基础上开发了基于FM18L08 的弹载测试装置,有针对性地给出了硬件和软件的设计细节和流程图,经模拟试验证明,达到了预期的测试要求。
关键词 铁电存储器 FM18L08 固态记录仪 AD7862
在线阅读 下载PDF
一种避免页迁移的混合内存页管理策略 被引量:1
16
作者 刘翠梅 杨璇 +1 位作者 贾刚勇 韩光洁 《小型微型计算机系统》 CSCD 北大核心 2019年第6期1318-1323,共6页
相变存储器(Phase-change Memory,PCM)具有非易失性、能耗低、密度大等诸多优点,将成为下一代主流存储器.然而,相变存储器的写操作速度慢以及写次数有限的特征限制其立马替代现有主流的双倍速率同步动态随机存储器(DDR系列).为了发挥两... 相变存储器(Phase-change Memory,PCM)具有非易失性、能耗低、密度大等诸多优点,将成为下一代主流存储器.然而,相变存储器的写操作速度慢以及写次数有限的特征限制其立马替代现有主流的双倍速率同步动态随机存储器(DDR系列).为了发挥两种存储介质各自的优势,目前主要采用混合内存的体系结构,该结构不仅包括新型的相变存储器同时还包括传统的动态随机存储器.针对混合内存结构,数据划分变得尤为重要,目前大多数划分算法采用页面迁移作为保障效率和损耗的手段.但是迁移需要消耗大量的处理器资源,同时导致大量不必要的写相变存储器的操作,降低混合内存系统的性能和寿命.为了减少迁移操作带来的效率损失,本文提出一种避免页迁移的混合内存页管理策略(PMP)提高混合内存系统的性能和寿命.该策略最大的优势在于提出了一种基于虚拟内存页的访存行为特征分析方法,能够高效准确的获取各页的访存行为,所以在系统运行过程中避免因页分配错误导致的页迁移操作.实验表明本文提出的避免页迁移的混合内存页管理策略(PMP)能够有效的提高混合内存系统的性能和寿命. 展开更多
关键词 相变存储器 双倍速率同步动态随机存储器 内存页管理 混合内存
在线阅读 下载PDF
林业专题图位图数据的处理方法
17
作者 范文义 王治富 +2 位作者 樊凤艳 孙宝良 朱峰 《东北林业大学学报》 CAS CSCD 北大核心 1996年第2期27-31,共5页
为了进一步完善林业专题图系统,实现常用专题图的快速显示,文章研究了位图数据在计算机的显示缓冲区中的组织结构。通过对显示缓冲区寄存器的正确控制,完成对位图数据的读写操作,读操作存贮该位图数据并形成磁盘数据文件;写操作将所形... 为了进一步完善林业专题图系统,实现常用专题图的快速显示,文章研究了位图数据在计算机的显示缓冲区中的组织结构。通过对显示缓冲区寄存器的正确控制,完成对位图数据的读写操作,读操作存贮该位图数据并形成磁盘数据文件;写操作将所形成的磁盘数据文件直接写入显示缓冲区,恢复屏幕图形。程序用 Microsoft C 5.0和 Microsoft 宏汇编5.0语言编写。运行结果表明,用专题图系统程序输出一幅复杂的专题图需20~30min,而用文章所述的方法恢复一幅相应的专题图不超过5s。 展开更多
关键词 林业专题图 位图数据 VRAM
在线阅读 下载PDF
一种基于DDR的PS与PL数据交互方法的设计与实现 被引量:2
18
作者 陈小宇 李常对 阳梦雪 《电子测量技术》 北大核心 2021年第24期79-84,共6页
针对片上系统芯片中处理系统和可编程逻辑之间数据交互量大的应用,提出了一种基于双倍速率同步动态随机存储器的PS与PL数据交互方法。PS与PL通过访问共同的DDR,按照自定义的协议进行数据交互。将DDR中用于数据交互的空间划分为指令空间... 针对片上系统芯片中处理系统和可编程逻辑之间数据交互量大的应用,提出了一种基于双倍速率同步动态随机存储器的PS与PL数据交互方法。PS与PL通过访问共同的DDR,按照自定义的协议进行数据交互。将DDR中用于数据交互的空间划分为指令空间和数据空间,PS和PL通过读写指令空间中的指令数据并按照协议分析其所传递的信息,以控制各自的读写进程。PL通过高速片内总线访问DDR,PS利用内存读写工具实现对DDR的读写。测试结果表明该交互方法具有速度快、占用逻辑资源少、使用方便等优点,数据交互速度可达88 MB/s,适用于PS和PL需要实时交互大量数据的应用场景,在基于三维激光雷达的车辆实时高精度定位系统中得到了成功应用。 展开更多
关键词 片上系统 数据交互 AXI总线 处理系统 可编程逻辑 双倍速率同步动态随机存储器
在线阅读 下载PDF
应用段固定折叠计数器的低功耗测试方案
19
作者 陈田 梁华国 +2 位作者 张敏生 王伟 易茂祥 《应用科学学报》 EI CAS CSCD 北大核心 2010年第4期399-405,共7页
提出了一种低功耗的测试模式生成方法,采用段固定折叠计数器将确定的测试立方集嵌入片上生成的测试模式序列中.该测试模式生成器需要依赖随机访问扫描体系结构,测试时新的测试模式可直接载入扫描单元而不需要经过扫描移位.基于ISCAS-89... 提出了一种低功耗的测试模式生成方法,采用段固定折叠计数器将确定的测试立方集嵌入片上生成的测试模式序列中.该测试模式生成器需要依赖随机访问扫描体系结构,测试时新的测试模式可直接载入扫描单元而不需要经过扫描移位.基于ISCAS-89基准电路的实验表明,该文提出的方案可以有效降低测试数据量、测试应用时间和测试功耗. 展开更多
关键词 段固定 随机访问扫描 数据压缩 低功耗
在线阅读 下载PDF
基于比特重排的减少机顶盒芯片DDR接口SSN的方法
20
作者 梁骏 叶剑兵 +1 位作者 王洪海 张明 《电子学报》 EI CAS CSCD 北大核心 2014年第3期583-586,共4页
封装电感引起的SSN(Simultaneous Switching Noise,同步开关噪音)效应阻碍低成本QFP(Quad Flat Package,四方型扁平式封装)封装的机顶盒芯片的DDR SDRAM(Double Data Rate Static Random Access Memory,双速率静态随机访问存储器,DDR)... 封装电感引起的SSN(Simultaneous Switching Noise,同步开关噪音)效应阻碍低成本QFP(Quad Flat Package,四方型扁平式封装)封装的机顶盒芯片的DDR SDRAM(Double Data Rate Static Random Access Memory,双速率静态随机访问存储器,DDR)接口的传输频率.本文利用视频数据的相关性,及DDR颗粒的数据比特可以任意交换的特点,提出对DDR接口数据进行数据比特重排的方法来降低SSN效应.视频解码器使用到的数据在二维空间上高度相关.在DDR接口版图设计时将高比特位的数据与低比特位的数据在空间上交错放置,可使得DDR接口的电流分布更加平衡,减少通过封装寄生电感的平均电流,最终减少SSN.本文提出的方法成功用于台积电55rm工艺高清机顶盒芯片的设计.QFP封装的样片的DDR接口传输速率达到1066Mbps. 展开更多
关键词 DDR SDRAM(双速率静态随机访问存储器) SSN(同步开关噪音) QFP(四方型扁平式封装) 比特重排
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部