期刊文献+
共找到43篇文章
< 1 2 3 >
每页显示 20 50 100
城市固废焚烧智能算法测试与验证模块化半实物平台 被引量:1
1
作者 汤健 王天峥 +5 位作者 夏恒 崔璨麟 潘晓彤 郭海涛 王鼎 乔俊飞 《自动化学报》 EI CAS CSCD 北大核心 2024年第12期2432-2461,共30页
城市固废焚烧(Municipal solid waste incineration,MSWI)过程因工业现场的安全要求和控制系统的封闭特性导致离线研究的各类智能算法难以在线验证.此外,已有的实验室仿真平台难以模拟领域专家基于多模态数据进行智能感知、认知、决策... 城市固废焚烧(Municipal solid waste incineration,MSWI)过程因工业现场的安全要求和控制系统的封闭特性导致离线研究的各类智能算法难以在线验证.此外,已有的实验室仿真平台难以模拟领域专家基于多模态数据进行智能感知、认知、决策和控制的工业实际.针对上述问题,首先,在综述现有面向工业过程的仿真平台研究现状和所面临挑战的基础上,描述面向MSWI过程智能算法测试与验证平台的需求,提出并构建由多模态历史数据驱动系统、安全隔离与优化控制系统和多入多出回路控制系统组成的模块化半实物平台.然后,在实验室环境中完成平台硬件搭建、工业软件开发、仿真功能实现和典型场景验证,并移植部分模块至工业现场进行应用.最后,总结与展望模块化半实物平台的研究方向. 展开更多
关键词 城市固废焚烧 多模态数据 算法测试与验证 模块化半实物平台 安全隔离 工业软件
在线阅读 下载PDF
软硬件混合的高效CHI协议分析
2
作者 赵祉乔 周理 +3 位作者 荀长庆 潘国腾 铁俊波 王伟征 《计算机工程与科学》 CSCD 北大核心 2024年第2期224-231,共8页
在片上系统SoC开发过程中,如何高效准确地进行功能验证与性能分析,是亟待解决的难题。针对目前在FPGA原型平台上对片上网络协议监测手段有限的问题,提出了一种软硬件混合的高效CHI协议监测和分析方法,通过SystemVerilog的直接编程接口DP... 在片上系统SoC开发过程中,如何高效准确地进行功能验证与性能分析,是亟待解决的难题。针对目前在FPGA原型平台上对片上网络协议监测手段有限的问题,提出了一种软硬件混合的高效CHI协议监测和分析方法,通过SystemVerilog的直接编程接口DPI连接C代码,由可综合的硬件部分提供共享函数体,不可综合的软件部分通过共享函数体从片上网络协议的各个通道捕捉待测SoC中的CHI报文,进行离线保存或在线检查。实验结果表明,该方法具有硬件资源占用少、可重用性高的优点,离线模式对仿真速率影响不大,在线模式可以在待测SoC运行的同时发现问题,能够实现在原型平台上对CHI协议报文的高效监测,有效加速SoC问题的定位和性能分析。 展开更多
关键词 CHI协议 FPGA 芯片验证 软硬件混合
在线阅读 下载PDF
星敏感器时间同步设计与测试验证
3
作者 王燕清 刘登岭 +4 位作者 毛晓楠 温兆伦 钟金凤 曲耀斌 吴泽鹏 《航天器工程》 CSCD 北大核心 2024年第5期82-88,共7页
高分辨率卫星和载荷标校对姿态具有极高的实时性要求,星敏感器测量的是曝光中点时刻的姿态数据,时间同步可以使姿态数据和时间更加精准匹配。首先提出了硬件脉冲信号时间同步设计方法,梳理出硬件脉冲时间同步流程,根据脉冲信号控制星敏... 高分辨率卫星和载荷标校对姿态具有极高的实时性要求,星敏感器测量的是曝光中点时刻的姿态数据,时间同步可以使姿态数据和时间更加精准匹配。首先提出了硬件脉冲信号时间同步设计方法,梳理出硬件脉冲时间同步流程,根据脉冲信号控制星敏感器曝光,对脉冲信号、曝光起始和结束时刻等信号的时序关系进行了详细描述,并给出了基于硬件脉冲信号的曝光中点时刻的计算方法,时间同步延时100ns,时间同步精度达到20ns。随后提出了软件指令时间同步设计方法,梳理出软件指令时间同步流程,并给出了基于软件指令时间基准的曝光中点时刻的计算方法和溢出保护措施,时间同步延时440μs,时间同步精度达到20ns。通过对硬件脉冲信号和软件指令两种时间同步设计进行测试,验证了硬件脉冲信号时间同步计数、曝光时刻、软件指令时间同步、守时计数器等功能。 展开更多
关键词 时间同步 硬件脉冲信号 软件指令 曝光中点时刻 测试验证
在线阅读 下载PDF
基于软硬件协同的细粒度安全域隔离机制
4
作者 李亚伟 章隆兵 王剑 《高技术通讯》 CAS 北大核心 2024年第1期33-45,共13页
基于内存篡改的攻击能够恶意地修改程序执行环境的关键数据,给程序提供一个安全可信的执行环境是抑制恶意软件的有效手段。本文提出了一种基于软硬件协同的解决方案,能够以函数调用为粒度,为程序执行提供相对隔离的安全执行环境。为了... 基于内存篡改的攻击能够恶意地修改程序执行环境的关键数据,给程序提供一个安全可信的执行环境是抑制恶意软件的有效手段。本文提出了一种基于软硬件协同的解决方案,能够以函数调用为粒度,为程序执行提供相对隔离的安全执行环境。为了配合软件,在底层提供了2大硬件支撑:load/store指令在访存时都要进行地址检查,同时也设置了访问属性;在硬件页表上增加了函数调用隔离域(CFID),在TLB转换时进行安全隔离的检查。提供了2种不同场合的数据共享访问策略,在GEM5上实现了原型系统,通过运行安全测试集,能够有效地隔离非安全环境。相比于虚拟机和特权级切换的方法,本文的硬件实现几乎没有切换损耗。在SPEC CPU 2006的测试集中,本文提出的硬件隔离机制总体性能损耗低于3%。 展开更多
关键词 细粒度 隔离执行 硬件安全 软硬件协同
在线阅读 下载PDF
SOC设计的软硬件协同验证研究 被引量:4
5
作者 李建成 庄钊文 张亮 《半导体技术》 CAS CSCD 北大核心 2007年第10期904-908,共5页
软硬件协同验证是SOC的核心技术。通过分析SOC验证方法与软硬件协同验证技术,提出C与平台相合的协同验证方法。该方法是在系统级用SystemC确定SOC系统的体系框架、存储量大小、接口IO与验证软件算法的可行性、有效性、可靠性。在硬件设... 软硬件协同验证是SOC的核心技术。通过分析SOC验证方法与软硬件协同验证技术,提出C与平台相合的协同验证方法。该方法是在系统级用SystemC确定SOC系统的体系框架、存储量大小、接口IO与验证软件算法的可行性、有效性、可靠性。在硬件设计中,利用验证可重用的硬IP和软IP快速建立SOC系统,并把核心IP集成嵌入进SOC系统中。在软件设计中,利用成熟的操作系统与应用系统来仿真验证SOC芯片的功能与性能。该方法应用于一个基于ARM7TDMI的SOC设计,大大缩短了验证时间,提高了验证效率与质量。 展开更多
关键词 软硬件协同验证 片上系统 平台
在线阅读 下载PDF
基于FPGA阵列的超大规模SoC验证平台 被引量:3
6
作者 凌翔 胡剑浩 王剑 《系统仿真学报》 EI CAS CSCD 北大核心 2007年第9期1967-1970,共4页
介绍了超大规模片上系统(SoC)验证平台的设计与实现。该验证平台采用多片现场可编程逻辑门阵列(FPGA)构成超大规模FPGA阵列,针对SoC的典型特点设计了平台拓扑结构和组成单元。该验证平台仿真规模大、互连资源丰富、工作频率高、扩展灵... 介绍了超大规模片上系统(SoC)验证平台的设计与实现。该验证平台采用多片现场可编程逻辑门阵列(FPGA)构成超大规模FPGA阵列,针对SoC的典型特点设计了平台拓扑结构和组成单元。该验证平台仿真规模大、互连资源丰富、工作频率高、扩展灵活。应用实例表明该平台具有良好的实用价值。 展开更多
关键词 片上系统 验证平台 仿真 现场可编程逻辑门阵列 原型验证 软硬件协同仿真
在线阅读 下载PDF
一种流体系结构中软硬结合的异构核协同方法 被引量:2
7
作者 任巨 何义 +4 位作者 荀长庆 杨乾明 文梅 伍楠 张春元 《计算机学报》 EI CSCD 北大核心 2008年第11期2038-2046,共9页
在流体系结构中,标量核同流处理核是异构核,它们之间的协同是流处理器能够正确、高效运转的基础.文中针对异构核间所采用的软件协同方法性能低的问题,提出了一种软件和硬件相结合的异构核协同方法,并基于MASA-I流处理SOPC系统进行了实现... 在流体系结构中,标量核同流处理核是异构核,它们之间的协同是流处理器能够正确、高效运转的基础.文中针对异构核间所采用的软件协同方法性能低的问题,提出了一种软件和硬件相结合的异构核协同方法,并基于MASA-I流处理SOPC系统进行了实现.使用媒体和数字信号处理领域核心算法进行测试的结果表明,与软件协同方法相比,使用文中方法的协同性能有2个量级的提升,程序整体性能提高一倍. 展开更多
关键词 异构核 核间协同 软硬结合 流处理器 体系结构
在线阅读 下载PDF
对SoC芯片全面验证的仿真结构的研究 被引量:2
8
作者 雷绍充 梁锋 邵志标 《半导体技术》 CAS CSCD 北大核心 2004年第4期86-89,共4页
研究构成仿真环境的策略及软硬件协同验证环境的接口实现,介绍了用于功能和性能验证的软件伪随机测试生成方法。该方法对SoC和复杂的板机系统进行可测性设计的优化验证,大大降低测试成本,缩短了系统开发周期。
关键词 SOC芯片 软硬件协同验证 伪随机测试 可测性设计 仿真
在线阅读 下载PDF
一种高效Cable Modem SOC软硬件协同验证平台 被引量:1
9
作者 李翀 王沁 +1 位作者 张晓彤 万亚东 《小型微型计算机系统》 CSCD 北大核心 2009年第1期164-168,共5页
通过对基于龙芯一号CPU的双向有线调制解调器SOC的研究,利用软件仿真和硬件模拟相结合的方法,设计了一种软硬件协同验证平台TWCNP,可分别对EuroDOCSIS协议栈、EuroDOCSIS协议处理器、整个双向有线网络SOC等软硬件进行验证,并实现了验证... 通过对基于龙芯一号CPU的双向有线调制解调器SOC的研究,利用软件仿真和硬件模拟相结合的方法,设计了一种软硬件协同验证平台TWCNP,可分别对EuroDOCSIS协议栈、EuroDOCSIS协议处理器、整个双向有线网络SOC等软硬件进行验证,并实现了验证和设计的统一.为了提高TWCNP的验证时效性,提出了一种基于TWCNP-OS的软硬件协同验证方法,缩短了开发周期,保证了SOC设计的可靠性. 展开更多
关键词 电缆调制解调器 软硬件协同验证 SOPC MIPS
在线阅读 下载PDF
面向专用指令集处理器设计的软硬件协同验证 被引量:2
10
作者 严迎建 杨志峰 任方 《计算机工程》 CAS CSCD 北大核心 2010年第6期241-243,共3页
为提高专用指令集处理器设计中的验证效率和覆盖率,将专用指令集处理器的寄存器传输级设计验证与汇编器、指令集模拟器等软件开发工具的测试相结合,提出一种软硬件协同验证方法。该方法按照覆盖率要求由软件自动产生测试程序和数据,将... 为提高专用指令集处理器设计中的验证效率和覆盖率,将专用指令集处理器的寄存器传输级设计验证与汇编器、指令集模拟器等软件开发工具的测试相结合,提出一种软硬件协同验证方法。该方法按照覆盖率要求由软件自动产生测试程序和数据,将利用汇编器产生的机器指令输入到指令集模拟器和硬件仿真工具分别进行软硬件仿真,通过软硬件仿真结果自动比对得出联合验证结果。实践证明,该方法能够有效提高验证效率和覆盖率,缩短验证周期。 展开更多
关键词 专用指令集处理器 硬件仿真 指令集模拟器 软硬件协同验证
在线阅读 下载PDF
基于MSP430系列微处理器课程设计的研究与探索 被引量:3
11
作者 许晓荣 骆懿 黄怡 《实验室研究与探索》 CAS 北大核心 2019年第3期37-41,共5页
针对《微处理器与接口技术课程设计》实践性强的特点,以MSP430F5529LP微处理器核心开发板为基础实验平台,自制了多个外围接口扩展板,采用CCSv6软件开发环境,构建MSP430F5529LP微处理器低功耗应用课程设计平台。学生根据给定的自选课题要... 针对《微处理器与接口技术课程设计》实践性强的特点,以MSP430F5529LP微处理器核心开发板为基础实验平台,自制了多个外围接口扩展板,采用CCSv6软件开发环境,构建MSP430F5529LP微处理器低功耗应用课程设计平台。学生根据给定的自选课题要求,通过自主设计、软硬件开发和调试验证,完成MSP430F5529应用开发的课程设计项目。介绍了该课程设计平台的3个典型课程设计项目:LCD汉字/图片循环滚动显示、低频信号频率计设计、无线遥控智能小车设计。实践表明,采用该课程设计平台进行实践作品设计开发,有效培养了软硬件综合开发能力。 展开更多
关键词 MSP430系列微处理器 课程设计 软硬件开发 调试验证
在线阅读 下载PDF
核电厂控制与保护系统应用软件潜在的功能缺陷与防御措施 被引量:4
12
作者 郑明光 徐济鋆 《核科学与工程》 CSCD 北大核心 2001年第4期331-335,共5页
分析了核电厂系统功能设计、数字化仪表控制系统中软件系统设计、开发、验证与确认中产生潜在的功能缺陷的原因 ;阐述了缺陷的种类、可能造成的后果与影响 ;论述了如何通过增大核电厂系统的设计裕量、强化纵深防御、采用规范的与成熟的... 分析了核电厂系统功能设计、数字化仪表控制系统中软件系统设计、开发、验证与确认中产生潜在的功能缺陷的原因 ;阐述了缺陷的种类、可能造成的后果与影响 ;论述了如何通过增大核电厂系统的设计裕量、强化纵深防御、采用规范的与成熟的编程、编译与验证技术来防止人因错误与编程的缺陷 。 展开更多
关键词 功能缺陷 防御措施 核电厂 数字化仪表 共模故障 软件 硬件 保护系统 控制系统
在线阅读 下载PDF
核级保护系统中FPGA实现方案的若干问题探讨 被引量:4
13
作者 尹宝娟 毛从吉 +1 位作者 黄伟杰 李世欣 《核电子学与探测技术》 CAS CSCD 北大核心 2013年第9期1050-1053,共4页
由于FPGA在高可靠性、高速度、简化设计、降低设备复杂性和过时问题等方面的优势,将其应用于核电站保护系统中的趋势逐渐明显。分析了FPGA技术应用于核级保护系统中的若干问题,包括设计原则、工艺类型选择、开发语言、开发过程、工具选... 由于FPGA在高可靠性、高速度、简化设计、降低设备复杂性和过时问题等方面的优势,将其应用于核电站保护系统中的趋势逐渐明显。分析了FPGA技术应用于核级保护系统中的若干问题,包括设计原则、工艺类型选择、开发语言、开发过程、工具选择、商品级软件使用、验证与确认等。 展开更多
关键词 现场可编程门阵列 保护系统 硬件描述语言 商品级软件 验证与确认
在线阅读 下载PDF
软硬件协同循环优化方法的设计与实现 被引量:1
14
作者 王琪 鲍丽丹 +2 位作者 张铁军 王东辉 侯朝焕 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2013年第10期1574-1581,共8页
为了提升处理器执行循环的性能,降低循环开销,提出一种适用于多发射数字信号处理器(DSP)的软硬件协同循环优化方法.在对循环体量化分析的基础上,利用编译器进行循环标志指令的插入和循环开销指令的删除,并由新增的硬件专用循环单元根据... 为了提升处理器执行循环的性能,降低循环开销,提出一种适用于多发射数字信号处理器(DSP)的软硬件协同循环优化方法.在对循环体量化分析的基础上,利用编译器进行循环标志指令的插入和循环开销指令的删除,并由新增的硬件专用循环单元根据循环标志指令携带的信息实现循环计数器的增减和取指地址的计算等功能,达到零开销循环的目的.在多发射DSP SuperV_EF01上的实验结果表明,应用文中方法后,指令周期数和汇编代码大小平均降低了20.94%和4.06%. 展开更多
关键词 循环优化 零开销循环 软硬件协同
在线阅读 下载PDF
基于RISC-V的计算机系统综合实验设计 被引量:7
15
作者 孙卫真 刘雪松 +1 位作者 朱威浦 向勇 《计算机工程与设计》 北大核心 2021年第4期1159-1165,共7页
针对目前高校计算机系统各课程实验衔接不紧密、实验成本较高的问题,提出设计基于小型FPGA开发板、以RISC-V CPU和Rust操作系统内核为核心的计算机系统综合实验平台。硬件实验以在低成本FPGA芯片上搭建picorv32 RISC-V CPU为核心,软件... 针对目前高校计算机系统各课程实验衔接不紧密、实验成本较高的问题,提出设计基于小型FPGA开发板、以RISC-V CPU和Rust操作系统内核为核心的计算机系统综合实验平台。硬件实验以在低成本FPGA芯片上搭建picorv32 RISC-V CPU为核心,软件实验以在硬件实验基础上移植Rust编写的rCore教学操作系统为核心。以较低成本在同一平台完成计算机组成原理与操作系统实验设计,使其形成一个有机的整体,在资源与成本有限的情况下构建一个较为完整的实验体系。实例结果表明,实验平台以软硬件协作的方式,适应技术的发展,及时更新实验内容,可满足高校计算机系统教学综合实验的基本要求。 展开更多
关键词 RISC-V 系统编程语言 组成原理实验 操作系统实验 软硬件协作
在线阅读 下载PDF
可编程顶点处理器FPGA验证平台的设计与实现 被引量:1
16
作者 杨毅 郭立 史鸿声 《中国科学技术大学学报》 CAS CSCD 北大核心 2009年第11期1130-1135,共6页
为了对一个面向移动设备的可编程顶点处理器进行功能验证和性能评估,设计了一个基于片上可编程系统(systemon programmable chip,SoPC)的FPGA验证平台.在该平台上,采用软硬件协同验证的方法,成功地运行了多个顶点处理器程序.实验结果表... 为了对一个面向移动设备的可编程顶点处理器进行功能验证和性能评估,设计了一个基于片上可编程系统(systemon programmable chip,SoPC)的FPGA验证平台.在该平台上,采用软硬件协同验证的方法,成功地运行了多个顶点处理器程序.实验结果表明,该平台可以有效地验证可编程顶点处理器的功能,而且适用于3D图形处理器中其他模块的FPGA验证. 展开更多
关键词 FPGA验证 可编程顶点处理器 SOPC 软硬件协同验证
在线阅读 下载PDF
高速网络数据流分类系统 被引量:2
17
作者 戚玉华 吴学智 顿新平 《电子测量技术》 2006年第5期148-150,共3页
针对高速网络数据分类系统遇到的性能瓶颈,本文提出了一种软硬件协同的设计思路。设计中,硬件上采用了64位PCI的高速硬件平台;软件上采用了零拷贝、循环缓冲和数据接收/传输块DMA技术。经过实际测试,系统能稳定地工作在千兆以太网的网... 针对高速网络数据分类系统遇到的性能瓶颈,本文提出了一种软硬件协同的设计思路。设计中,硬件上采用了64位PCI的高速硬件平台;软件上采用了零拷贝、循环缓冲和数据接收/传输块DMA技术。经过实际测试,系统能稳定地工作在千兆以太网的网络环境。 展开更多
关键词 软硬件协同 高速网络 数据流分类
在线阅读 下载PDF
基于NiosⅡ软核的音频播放系统设计与实现 被引量:5
18
作者 付扬 李成 《现代电子技术》 北大核心 2020年第10期59-62,共4页
利用SoPC设计灵活和软硬件可编程的优势,开发设计基于NiosⅡ嵌入式软核的SoPC音频播放系统。该设计在SoPC Builder下开发了基于NiosⅡ软核的基本系统,利用Verilog语言进行了I2C数据传输模块和音频配置模块的硬件设计,并在NiosⅡIDE软件... 利用SoPC设计灵活和软硬件可编程的优势,开发设计基于NiosⅡ嵌入式软核的SoPC音频播放系统。该设计在SoPC Builder下开发了基于NiosⅡ软核的基本系统,利用Verilog语言进行了I2C数据传输模块和音频配置模块的硬件设计,并在NiosⅡIDE软件环境下实现音频播放的软件设计。以Altera公司FPGA EP2C35F48418为核心芯片,以TLV320AIC23B为音频模块,通过SoPC的软硬件协同设计成功实现了一款通用的音频播放系统。该设计采用SoPC技术,具有可靠性、灵活性和扩展性强的优势。 展开更多
关键词 音频播放 系统开发 硬件配置 软件设计 系统验证 协同设计
在线阅读 下载PDF
一种融合FPGA和ISS技术的软硬件协同验证方法 被引量:1
19
作者 王培东 李锋伟 杨俊成 《计算机工程与应用》 CSCD 北大核心 2009年第30期73-75,79,共4页
建立了一种基于硬件加速器FPGA和指令集模拟器ISS对嵌入式系统功能进行软硬件协同验证的方法。针对此方法的实现,分析了协同验证过程中软硬件交互技术,并给出总线功能模型BFM结构及其实现方法。经实例验证分析表明,基于FPGA和ISS的协同... 建立了一种基于硬件加速器FPGA和指令集模拟器ISS对嵌入式系统功能进行软硬件协同验证的方法。针对此方法的实现,分析了协同验证过程中软硬件交互技术,并给出总线功能模型BFM结构及其实现方法。经实例验证分析表明,基于FPGA和ISS的协同验证方法,在对嵌入式应用系统验证中与其他几种常用方法比较具有较明显的优势。 展开更多
关键词 软硬件协同验证 现场可编程门阵列 指令集模拟器 总线功能模型
在线阅读 下载PDF
嵌入式微处理器片上调试系统的设计和验证 被引量:1
20
作者 龚令侃 卢景芬 《计算机工程》 CAS CSCD 北大核心 2008年第B09期131-133,共3页
为了尽可能保持芯片原有体系结构,综合基于软件监控和基于JTAG的2种方法,提出扩展嵌入式处理器片上调试系统的完整解决方案。该系统包括PC端的开发环境IDE、命令转发与控制子系统Probe和支持JTAG标准的目标CPU等部分。通过软硬件协同设... 为了尽可能保持芯片原有体系结构,综合基于软件监控和基于JTAG的2种方法,提出扩展嵌入式处理器片上调试系统的完整解决方案。该系统包括PC端的开发环境IDE、命令转发与控制子系统Probe和支持JTAG标准的目标CPU等部分。通过软硬件协同设计和验证,确保系统划分正确,子系统协调工作,并缩短了调试系统的开发周期。 展开更多
关键词 嵌入式微处理器 片上调试系统 软硬件协同设计和验证
在线阅读 下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部