期刊文献+
共找到76篇文章
< 1 2 4 >
每页显示 20 50 100
基于等效采样时钟jitter的精确测量 被引量:2
1
作者 李玉生 周世龙 安琪 《系统工程与电子技术》 EI CSCD 北大核心 2006年第4期637-640,共4页
提出了关于时钟jitter的一种新的测量方法。该方法是在等效采样的基础上,对采样信号做平均,平均后的信号就是原采样信号与时钟jitter的概率密度函数(PDF)的卷积,所以理论上时钟jitter可以通过对平均的信号进行反卷积得到,而实际操作中... 提出了关于时钟jitter的一种新的测量方法。该方法是在等效采样的基础上,对采样信号做平均,平均后的信号就是原采样信号与时钟jitter的概率密度函数(PDF)的卷积,所以理论上时钟jitter可以通过对平均的信号进行反卷积得到,而实际操作中反卷积很难得到。按等效采样间隔把卷积离散化为一个线性卷积的形式,从而在最小方差意义上给出了时钟jitter概率密度函数反卷积的结果。这种方法不仅可以给出时钟jitter的均方差,同时也给出了时钟jitter的分布,实现了某种意义上jitter的精确测量。 展开更多
关键词 时钟jitter 反卷积 等效采样 最小二乘法
在线阅读 下载PDF
Design of A 1.2 V Low-Power Clock Generator
2
作者 Xu Zhuang Yu HuiYue Zhang Hui LinXia 《半导体技术》 CAS CSCD 北大核心 2011年第12期953-956,共4页
在线阅读 下载PDF
高速交替/并行数据采集系统时钟研究 被引量:11
3
作者 张俊杰 武杰 +2 位作者 刘尉悦 乔崇 王砚方 《中国科学技术大学学报》 CAS CSCD 北大核心 2006年第3期281-284,共4页
研究了交替/并行数据采集系统中采样时钟抖动、采样时钟偏差、高速ADC量化误差与采集系统信噪比的关系.通过对采样数据的一级近似以及合理的假设,推导出了信噪比的数学表达式.用建立的仿真模型验证了数学表达式.结果表明,在输入信号频... 研究了交替/并行数据采集系统中采样时钟抖动、采样时钟偏差、高速ADC量化误差与采集系统信噪比的关系.通过对采样数据的一级近似以及合理的假设,推导出了信噪比的数学表达式.用建立的仿真模型验证了数学表达式.结果表明,在输入信号频率较高时,信噪比以20 dB/10倍频下降,时钟抖动等效均方值决定了20 dB/10倍频下降的起始位置. 展开更多
关键词 交替/并行采集 时钟抖动 信噪比 时钟偏差
在线阅读 下载PDF
时钟抖动对ADC变换性能影响的仿真与研究 被引量:14
4
作者 杨小军 陈曦 张庆民 《中国科学技术大学学报》 CAS CSCD 北大核心 2005年第1期66-73,共8页
从理论上分析了时钟抖动(clock jitter)对模数变换器(analog to digital con verter,ADC)的信噪比和无伪波动态范围(spurious free dynamic range,SFDR)等指标的影响.使用Labview在计算机上建立ADC仿真系统,并用 Analog Devices公司的AD... 从理论上分析了时钟抖动(clock jitter)对模数变换器(analog to digital con verter,ADC)的信噪比和无伪波动态范围(spurious free dynamic range,SFDR)等指标的影响.使用Labview在计算机上建立ADC仿真系统,并用 Analog Devices公司的AD6644设计了两套电路,对采样时钟抖动不同的 AD6644 的变换性能进行实际测量,分析了实测结果,还进行了对比仿真实验,并和理论分析互相验证.结果显示时钟抖动严重影响ADC的 SNR, 采样频率越高,影响越大,但会改善 SFDR.理论分析、仿真和实际测量的结果为高速、高精度 ADC电路的设计和芯片选型提供了很好的参考. 展开更多
关键词 时钟抖动 ADC 信噪比 无伪波动态范围
在线阅读 下载PDF
高速低抖动时钟稳定电路设计 被引量:14
5
作者 陈红梅 邓红辉 +2 位作者 张明文 陶阳 尹勇生 《电子测量与仪器学报》 CSCD 2011年第11期966-971,共6页
基于0.18μmCMOSMixedSignal工艺,设计实现了用于高速ADC的低抖动时钟稳定电路。在传统延迟锁相环结构(DLL)时钟电路研究基础上进行改进:设计基于Rs锁存器的新型鉴相器,消除传统鉴相器相位误差积累效应;采用连续时间积分器取代... 基于0.18μmCMOSMixedSignal工艺,设计实现了用于高速ADC的低抖动时钟稳定电路。在传统延迟锁相环结构(DLL)时钟电路研究基础上进行改进:设计基于Rs锁存器的新型鉴相器,消除传统鉴相器相位误差积累效应;采用连续时间积分器取代电荷泵进行时钟占空比检测,减小由于电荷泵充放电电流不一致而导致的误差。芯片面积为0.339mm×0.314mm,后仿真结果表明,在20~150MHz宽采样频率范围内,实现10%~90%占空比的输入时钟自动调整至(50±0.15)%,且锁定时间小于100ns,抖动为0.00127ps@150MHz,满足高速高精度ADC时钟性能要求。 展开更多
关键词 高速模数转换器 延迟锁相环 占空比调整电路 连续积分器 时钟抖动
在线阅读 下载PDF
应用于高速数据采集系统的超低抖动时钟电路 被引量:8
6
作者 李海涛 李斌康 +2 位作者 阮林波 田耕 张雁霞 《数据采集与处理》 CSCD 北大核心 2020年第6期1192-1199,共8页
分析了高速数据采集系统对采样时钟抖动的要求,给出了时钟相位噪声和时钟抖动的转换关系;采用HITTITE的HMC1035LP6GE频率综合芯片作为主芯片,设计了时钟生成电路,2500 MHz输出时钟抖动测量值90 fs(整数工作模式,输入频率100 MHz,鉴相频... 分析了高速数据采集系统对采样时钟抖动的要求,给出了时钟相位噪声和时钟抖动的转换关系;采用HITTITE的HMC1035LP6GE频率综合芯片作为主芯片,设计了时钟生成电路,2500 MHz输出时钟抖动测量值90 fs(整数工作模式,输入频率100 MHz,鉴相频率100 MHz,环路滤波带宽127 kHz,积分区间[10 kHz,10 MHz])。对比时钟生成电路在各种工作模式下的性能,给出了对应的设计指南。 展开更多
关键词 高速数据采集 超低时钟抖动 相位噪声 时钟生成 模拟输入带宽
在线阅读 下载PDF
高速数据采集系统时钟抖动研究 被引量:10
7
作者 张俊杰 乔崇 +1 位作者 刘尉悦 王砚方 《中国科学技术大学学报》 CAS CSCD 北大核心 2005年第2期227-231,共5页
研究了数据采集系统时钟抖动、ADC量化噪声以及ADC微分非线性与信噪比的关系.通过合理的假设,利用自相关和功率谱密度的关系,推导出了信噪比与抖动和噪声的数学公式.并建立仿真模型,验证该公式.结果表明,在输入信号频率比较高的时候,信... 研究了数据采集系统时钟抖动、ADC量化噪声以及ADC微分非线性与信噪比的关系.通过合理的假设,利用自相关和功率谱密度的关系,推导出了信噪比与抖动和噪声的数学公式.并建立仿真模型,验证该公式.结果表明,在输入信号频率比较高的时候,信噪比以20 dB/倍频下降,时钟抖动决定了20 dB/倍频下降的起始位置. 展开更多
关键词 时钟抖动 功率谱密度 信噪比
在线阅读 下载PDF
采样时钟抖动对伪码测距精度的影响 被引量:5
8
作者 郁发新 许小林 +2 位作者 管杰 郑阳明 金仲和 《传感技术学报》 CAS CSCD 北大核心 2007年第5期1082-1085,共4页
在皮卫星的伪码再生测距中,大量采用数字信号处理技术.而皮卫星体积小、功耗低特点决定只能采用较低指标的晶振源和简化的处理电路,两者带来的A/D采样时钟抖动会影响伪码跟踪环的跟踪性能,进而降低测距精度.分析了A/D采样时钟抖动在伪... 在皮卫星的伪码再生测距中,大量采用数字信号处理技术.而皮卫星体积小、功耗低特点决定只能采用较低指标的晶振源和简化的处理电路,两者带来的A/D采样时钟抖动会影响伪码跟踪环的跟踪性能,进而降低测距精度.分析了A/D采样时钟抖动在伪码测距处理过程中的噪声模型,并对码跟踪环的跟踪性能的影响进行了分析,仿真结果显示A/D采样时钟抖动、采样位数和中频共同作用影响伪码测距精度. 展开更多
关键词 伪码测距 时钟抖动 测距精度 码跟踪环
在线阅读 下载PDF
一种应用于TDC的低抖动延迟锁相环电路设计 被引量:6
9
作者 吴金 张有志 +2 位作者 赵荣琦 李超 郑丽霞 《电子学报》 EI CAS CSCD 北大核心 2017年第2期452-458,共7页
本文采用双延迟线和防错锁控制结构,结合对电荷泵等关键模块版图对称性的匹配控制,设计了一种针对(Time-to-Digital Converter,TDC)应用的宽动态锁定范围、低静态相位误差延迟锁相环(Delay-Locked Loop,DLL)电路.基于TSMC 0.35μm CMOS... 本文采用双延迟线和防错锁控制结构,结合对电荷泵等关键模块版图对称性的匹配控制,设计了一种针对(Time-to-Digital Converter,TDC)应用的宽动态锁定范围、低静态相位误差延迟锁相环(Delay-Locked Loop,DLL)电路.基于TSMC 0.35μm CMOS工艺,完成了电路的仿真和流片验证.测试结果表明,DLL频率锁定范围为40MHz-200MHz;静态相位误差161ps@125MHz;在无噪声输入的理想时钟驱动下,200MHz频率点下的峰-峰值抖动最大为85.3ps,均方根抖动最大为9.44ps,可满足亚纳秒级时间分辨的TDC应用需求. 展开更多
关键词 延迟锁相环 时间数字转换器 静态相位误差 宽动态范围 时钟抖动
在线阅读 下载PDF
数字低电平系统时钟抖动分析与测试 被引量:5
10
作者 文良华 肖尚辉 +2 位作者 王贤武 常玮 张桐 《核电子学与探测技术》 CAS CSCD 北大核心 2013年第12期1456-1460,1493,共6页
文中介绍的高频低电平系统(LLRF)工作频率是162.5 MHz,作为中国C-ADS注入器II预研系统。该LLRF主要实现超导腔谐振频率、腔压幅值稳定及相位稳定控制。LLRF采用4采样的IQ正交解调技术构成的全数字闭环反馈控制;时钟抖动对LLRF系统的稳... 文中介绍的高频低电平系统(LLRF)工作频率是162.5 MHz,作为中国C-ADS注入器II预研系统。该LLRF主要实现超导腔谐振频率、腔压幅值稳定及相位稳定控制。LLRF采用4采样的IQ正交解调技术构成的全数字闭环反馈控制;时钟抖动对LLRF系统的稳定度和性能至关重要。论文对时钟抖动采用了直接测量的方法,完成了不同时钟系统下LLRF稳定度和性能在线测试,分析了抖动对LLRF作用机理,并根据实验数据,就时钟抖动提出了合理的技术指标。 展开更多
关键词 加速器驱动次临界系统 低电平系统 同相正交 正交解调 闭环控制 时钟抖动
在线阅读 下载PDF
采样时钟抖动对超宽带脉冲雷达目标检测性能的影响 被引量:4
11
作者 徐浩 刘凯凯 +2 位作者 马远鹏 王东进 陈卫东 《中国科学技术大学学报》 CAS CSCD 北大核心 2011年第8期659-664,共6页
信号采样是超宽带脉冲雷达接收的关键环节,其中采样时钟抖动会引起ADC输出信噪比的下降,继而对雷达目标的检测性能产生一定影响.为此以雷达目标的检测性能为评价原则,研究了高斯白噪声环境中采样时钟抖动引起的信噪比损失,并以匹配滤波... 信号采样是超宽带脉冲雷达接收的关键环节,其中采样时钟抖动会引起ADC输出信噪比的下降,继而对雷达目标的检测性能产生一定影响.为此以雷达目标的检测性能为评价原则,研究了高斯白噪声环境中采样时钟抖动引起的信噪比损失,并以匹配滤波检测器和多样本能量积累检测器为对象,详细推导了采样时钟抖动与目标检测概率的关系.据此给出了输出信噪比损失的理论曲线,通过仿真对比分析了不同检测方法下采样时钟抖动对目标检测性能的影响,对超宽带脉冲雷达系统设计中的采样时钟选取有直接指导意义. 展开更多
关键词 信号采样 采样时钟抖动 信噪比损失 目标检测
在线阅读 下载PDF
时钟抖动测量方法 被引量:9
12
作者 吴义华 宋克柱 何正淼 《数据采集与处理》 CSCD 北大核心 2006年第1期99-102,共4页
研究了时钟抖动的测量方法,并根据时钟抖动与ADC采样信号信噪比之间的关系,提出利用信噪比测量时钟抖动的两种方法:(1)通过信噪比与信号频率之间的关系计算时钟抖动的频率扫描法;(2)通过信噪比与信号幅度之间的关系计算时钟抖动的幅度... 研究了时钟抖动的测量方法,并根据时钟抖动与ADC采样信号信噪比之间的关系,提出利用信噪比测量时钟抖动的两种方法:(1)通过信噪比与信号频率之间的关系计算时钟抖动的频率扫描法;(2)通过信噪比与信号幅度之间的关系计算时钟抖动的幅度扫描法。同时利用M atlab分别对两种方法进行了仿真和验证。最后用这两种方法分别测量了锁相环时钟和晶振时钟的抖动。测量结果表明,频率扫描法、幅度扫描法测量时钟抖动操作简单、测量精确,并且具有很好的一致性。 展开更多
关键词 时钟抖动 信噪比 频率扫描法 幅度扫描法
在线阅读 下载PDF
一种新型高精度DLL鉴相器设计 被引量:4
13
作者 冀蓉 冯颖劼 +3 位作者 曾献君 陈亮 张峻峰 罗钢 《电子学报》 EI CAS CSCD 北大核心 2009年第8期1694-1698,共5页
本文从研究静态相位误差对DLL(Delay-Locked Loop)环路的影响入手,基于Hogge和Alexander结构鉴相器,设计了一款用于30相500MHz DLL的新型高精度鉴相器.与传统的线性鉴相器和二进制鉴相器相比,文中提出的新型鉴相器电路既具有理想线性鉴... 本文从研究静态相位误差对DLL(Delay-Locked Loop)环路的影响入手,基于Hogge和Alexander结构鉴相器,设计了一款用于30相500MHz DLL的新型高精度鉴相器.与传统的线性鉴相器和二进制鉴相器相比,文中提出的新型鉴相器电路既具有理想线性鉴相器的特点,又解决了电荷泵开启死区的问题,消除了电流舵结构的电荷泵因电流失配带来的静态相位误差.对该鉴相器电路进行0.13μm CMOS工艺下的版图实现,版图之后的仿真结果显示:该鉴相器能正确鉴别1ps以上的相位延迟差,鉴相的精度高达0.18°,完全满足设计要求. 展开更多
关键词 鉴相器 延迟锁相环 相位误差 时钟相位 时钟抖动
在线阅读 下载PDF
时钟抖动对中频线性调频采样及脉冲压缩影响的研究 被引量:8
14
作者 陈佳民 童智勇 杨汝良 《电子与信息学报》 EI CSCD 北大核心 2010年第7期1686-1691,共6页
时钟抖动是模数转换过程中影响信号信噪比的最主要因素之一。该文从时域连续信号角度出发,按照高斯随机过程模型,分析了时钟抖动对基带和中频线性调频信号信噪比的影响并给出了近似公式。结合量化噪声的影响,可定量计算影响信噪比各因... 时钟抖动是模数转换过程中影响信号信噪比的最主要因素之一。该文从时域连续信号角度出发,按照高斯随机过程模型,分析了时钟抖动对基带和中频线性调频信号信噪比的影响并给出了近似公式。结合量化噪声的影响,可定量计算影响信噪比各因素之间的关系。仿真结果表明适用于模数转换后所得离散数字信号信噪比计算。合成孔径雷达经过脉冲压缩得到图像,为了抑制旁瓣需要使用窗函数加权,分析了时钟抖动在加窗前后对脉冲压缩时峰值旁瓣比和积分旁瓣比的影响。最后讨论了一些减小时钟抖动的具体措施。 展开更多
关键词 合成孔径雷达 时钟抖动 线性调频信号 中频采样 信噪比 脉冲压缩
在线阅读 下载PDF
几种利用ADC采样测量时钟抖动方法的比较 被引量:9
15
作者 吴义华 杨俊峰 邓美彩 《电子测量与仪器学报》 CSCD 2007年第2期70-76,共7页
研究了使用ADC采样测量时钟抖动的基本原理,在阐述了已经公开发表的利用ADC采样测量时钟抖动的"相干测量法"和"信噪比测量法"的基本思想之后,本文还给出了一种基于正弦信号四参数估计测量时钟抖动的"参数估计... 研究了使用ADC采样测量时钟抖动的基本原理,在阐述了已经公开发表的利用ADC采样测量时钟抖动的"相干测量法"和"信噪比测量法"的基本思想之后,本文还给出了一种基于正弦信号四参数估计测量时钟抖动的"参数估计法",同时通过MATLAB仿真比较了这几种方法的优劣。仿真结果表明,"参数估计法"在这几种方法中具有独特的优势。总的来说,利用ADC测量时钟抖动的大小和分布具有测量设备简单,测量方法简便、快捷,测量结果精度高等特点。 展开更多
关键词 时钟抖动 相干采样 频率扫描 幅度扫描 四参数估计
在线阅读 下载PDF
利用ADC输出码密度测量时钟抖动的仿真研究 被引量:3
16
作者 乔崇 阮福明 +2 位作者 何正淼 吴义华 王砚方 《中国科学技术大学学报》 CAS CSCD 北大核心 2006年第6期621-624,共4页
在已有的利用ADC采样研究时钟抖动基本模型的基础上,提出了利用ADC的输出码密度测量时钟抖动的修正模型.考虑了量化噪声的影响,利用信噪比关系,根据修正模型导出了最佳性能公式.最后通过MATLAB对这个修正模型进行了仿真验证,并指出可以... 在已有的利用ADC采样研究时钟抖动基本模型的基础上,提出了利用ADC的输出码密度测量时钟抖动的修正模型.考虑了量化噪声的影响,利用信噪比关系,根据修正模型导出了最佳性能公式.最后通过MATLAB对这个修正模型进行了仿真验证,并指出可以利用修正模型对实际测量结果进行修正. 展开更多
关键词 时钟抖动 模数转换 码密度 信噪比 量化噪声
在线阅读 下载PDF
同步数字系统时钟分布及偏斜补偿技术研究 被引量:3
17
作者 冀蓉 曾献君 +1 位作者 陈亮 张峻峰 《计算机工程与科学》 CSCD 北大核心 2009年第3期135-138,共4页
本文从时钟系统的两个主要参数——时钟偏斜和抖动对系统性能的影响入手,对现有的高性能VLSI同步数字系统中的时钟分布网络和偏斜补偿技术进行了研究和分类,并从体系结构、偏斜补偿的精度、抖动、功耗以及实现的难易度等方面对各种补偿... 本文从时钟系统的两个主要参数——时钟偏斜和抖动对系统性能的影响入手,对现有的高性能VLSI同步数字系统中的时钟分布网络和偏斜补偿技术进行了研究和分类,并从体系结构、偏斜补偿的精度、抖动、功耗以及实现的难易度等方面对各种补偿技术进行了比较和分析。 展开更多
关键词 时钟分布 时钟偏斜 时钟抖动 网格 时钟补偿
在线阅读 下载PDF
时钟抖动和相位噪声对数据采集的影响 被引量:13
18
作者 段宗明 柴文乾 代传堂 《雷达科学与技术》 2010年第4期372-375,共4页
随着采样频率和A/D变换器位数的增加,时钟抖动和相位噪声对数据采集系统性能的影响更加显著。从相位噪声的双边带功率谱密度出发,详细分析了相位噪声和周期间抖动之间的联系,指出了相位噪声的不同频段对周期间抖动的影响,讨论了数据采... 随着采样频率和A/D变换器位数的增加,时钟抖动和相位噪声对数据采集系统性能的影响更加显著。从相位噪声的双边带功率谱密度出发,详细分析了相位噪声和周期间抖动之间的联系,指出了相位噪声的不同频段对周期间抖动的影响,讨论了数据采集信噪比与时钟抖动和相位噪声之间的关系;并通过仿真给予定量的计算,对时钟源和数据采集系统的设计提供了一些建议;最后,利用某雷达数据采集系统进行实验,给出了相关实验结果。 展开更多
关键词 时钟抖动 相位噪声 A/D变换器 信噪比 采样时钟
在线阅读 下载PDF
时钟抖动对雷达信噪比和测量精度的影响 被引量:2
19
作者 王伟 杜劲松 +1 位作者 仝盼盼 高洁 《仪表技术与传感器》 CSCD 北大核心 2018年第11期146-150,共5页
为了实现超宽带脉冲信号的高速率采样,雷达液位计采用等效时间采样方法有效降低对系统模数转换器的要求,时钟抖动是采样过程中影响信噪比和测量精度的主要因素之一。文中按照时钟抖动满足高斯随机过程模型,讨论时钟抖动对等效时间采样... 为了实现超宽带脉冲信号的高速率采样,雷达液位计采用等效时间采样方法有效降低对系统模数转换器的要求,时钟抖动是采样过程中影响信噪比和测量精度的主要因素之一。文中按照时钟抖动满足高斯随机过程模型,讨论时钟抖动对等效时间采样的脉冲信号的信噪比影响并给出了理论公式。仿真结果验证了计算公式的正确性,并给出了信噪比损失随各种因素变化的趋势以及信噪比损失对测距精度的影响。 展开更多
关键词 雷达液位计 时钟抖动 等效时间采样 信噪比
在线阅读 下载PDF
时钟抖动下加速度测量值的数值双积分误差(英文) 被引量:1
20
作者 谭晓昀 周贤中 +2 位作者 许娜 陈伟平 刘晓为 《光学精密工程》 EI CAS CSCD 北大核心 2009年第7期1630-1634,共5页
采用蒙特卡洛分析法,对由于时钟抖动造成的加速度计定位误差进行了系统的分析。仿真结果表明,在存在时钟抖动的情况下,加速度测量值是渐近服从高斯分布的,这个结果与理论分析相吻合。对积分距离的方差与时钟抖动之间的关系进行了分析,... 采用蒙特卡洛分析法,对由于时钟抖动造成的加速度计定位误差进行了系统的分析。仿真结果表明,在存在时钟抖动的情况下,加速度测量值是渐近服从高斯分布的,这个结果与理论分析相吻合。对积分距离的方差与时钟抖动之间的关系进行了分析,理论及仿真分析结果都表明了噪声的数值双积分的积分误差与时钟抖动的大小成正比。当输入一个幅值为1g,周期为1s的正弦波加速度信号时,1s后数值双积分的积分误差与时钟抖动的比例系数为0.2611。 展开更多
关键词 微加速度计 时钟抖动 数值双积分 微机电系统
在线阅读 下载PDF
上一页 1 2 4 下一页 到第
使用帮助 返回顶部