期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
基于不同总线协议的DMA控制器研究进展
1
作者 任小龙 杨延飞 +4 位作者 王立涵 严登辉 张浩 李飞飞 李连碧 《半导体技术》 北大核心 2025年第2期117-126,共10页
随着计算机技术的飞速发展,对大规模数据传输和处理效率的要求越来越高。直接存取存储(DMA)控制允许设备和存储器之间直接进行高速数据传输,有效提升了数据传输效率,因而得到广泛的研究。综述了基于不同总线架构的DMA控制器的研究进展... 随着计算机技术的飞速发展,对大规模数据传输和处理效率的要求越来越高。直接存取存储(DMA)控制允许设备和存储器之间直接进行高速数据传输,有效提升了数据传输效率,因而得到广泛的研究。综述了基于不同总线架构的DMA控制器的研究进展。首先,在分析传统中央处理器(CPU)传输数据局限性的基础上,阐述了DMA控制器与总线结合的重要性。其次,重点探讨了基于高级微控制器总线架构(AMBA)和高速外设部件互连标准(PCIe)两种常用总线协议的DMA控制器的研究进展,从频率、传输速率、功耗等方面进行性能比较和分析总结,并在此基础上展望了未来基于这两种总线协议的DMA技术的发展方向。最后,介绍了基于其他总线协议的DMA控制器的研究进展,在分析其性能优势的基础上为新型DMA控制器设计提供新思路。 展开更多
关键词 直接存取存储(DMA)控制器 高级微控制器总线架构(AMBA) 高级高性能总线(AHB) 高级可拓展接口(axi)总线 高速外设部件互连标准(PCIe)总线 CoreConnect总线 片内总线(ICB)
在线阅读 下载PDF
SoC芯片上AXI总线IP验证 被引量:4
2
作者 马彬 刘威 《电子设计工程》 2023年第13期56-60,共5页
随着集成电路芯片复杂度的日益提升,芯片验证的工作量在芯片设计中占比70%以上,如何更高效、可靠地完成芯片验证是目前面临的主要问题。以实际项目为例,针对SoC芯片中的AXI总线协议和UVM验证方法学进行研究,基于UVM验证方法学搭建了AXI... 随着集成电路芯片复杂度的日益提升,芯片验证的工作量在芯片设计中占比70%以上,如何更高效、可靠地完成芯片验证是目前面临的主要问题。以实际项目为例,针对SoC芯片中的AXI总线协议和UVM验证方法学进行研究,基于UVM验证方法学搭建了AXI总线协议的通用验证平台,能够对AXI总线接口类型的待测试设计快速完成验证。通过复用搭建的通用验证平台,对自研的AXI接口SRAM控制器模块进行验证,能够快速进行覆盖率数据的收集,证实了基于UVM的AXI总线验证平台具有高效性和可重用性。 展开更多
关键词 验证 SOC UVM axi
在线阅读 下载PDF
基于SOPC与乒乓存储的车载信息终端设计 被引量:3
3
作者 冯莹靓 代寿刚 +2 位作者 顾万里 王铭海 李宝华 《吉林大学学报(信息科学版)》 CAS 2013年第2期124-130,共7页
为满足车载显示设备低成本、小体积、高性能以及高可靠性的要求,提出了一种基于片上可编程系统SOPC(System On a Programmable Chip)和乒乓存储显示技术的车载信息终端设计。以现场可编程门阵列FPGA(Field Programmable Gate Array)作... 为满足车载显示设备低成本、小体积、高性能以及高可靠性的要求,提出了一种基于片上可编程系统SOPC(System On a Programmable Chip)和乒乓存储显示技术的车载信息终端设计。以现场可编程门阵列FPGA(Field Programmable Gate Array)作为硬件载体,构建了基于PowerPC软处理器的液晶显示器LCD(Liquid CrystalDisplay)控制单元,并以电子控制单元ECU(Electronic Control Unit)的形式接入到汽车自动控制系统中,形成具有汽车状态的监测与存储功能的人机交互系统。对系统进行了时序与功能仿真,并通过了硬件平台的测试。实验数据表明,该系统可以实时显示行车信息并提供流畅的视觉体验。 展开更多
关键词 片上可编程系统 PowerPC软处理器 axi总线 电子控制单元 现场可编程门阵列
在线阅读 下载PDF
模块化片上系统中高级可扩展接口的死锁避免
4
作者 郭振江 王焕东 +1 位作者 张福新 肖俊华 《电子与信息学报》 EI CSCD 北大核心 2023年第9期3175-3183,共9页
模块化片上系统(MSoC)包含多个独立的IP组件及多个可能的子网络,这种异构集成的方式往往为片上网络(NoC)引入潜在的死锁。该文基于模块化异构系统MSoC研究了使用高级可扩展接口(AXI)协议的片上网络中3种类型的死锁。MSoC包含多种常见的... 模块化片上系统(MSoC)包含多个独立的IP组件及多个可能的子网络,这种异构集成的方式往往为片上网络(NoC)引入潜在的死锁。该文基于模块化异构系统MSoC研究了使用高级可扩展接口(AXI)协议的片上网络中3种类型的死锁。MSoC包含多种常见的异构组件,以及由多个独立子网络集成的片上网络,能够充分反映真实芯片的复杂性和不规则性。该文发现除环形通道导致的死锁外,基于AXI的片上网络还涉及双重路径死锁和桥接死锁。该文还提出一种两阶段算法检测片上网络中可能存在的这3种死锁。相比于通用验证方法学(UVM)随机验证,使用该算法可以将检测时长从几个月缩短到几个小时,提高片上网络的可靠性和鲁棒性。 展开更多
关键词 片上网络 模块化片上系统 死锁避免 高级可扩展接口协议
在线阅读 下载PDF
基于JESD204B协议的智能信号处理SoC中自适应缓冲结构
5
作者 魏赛 王鹏 +2 位作者 吴剑潇 陆斌 邢志昂 《半导体技术》 北大核心 2023年第12期1115-1120,共6页
JESD204B(简称204B)是智能信号处理系统级芯片(SoC)中连接高速模数/数模(AD/DA)转换的重要接口,将SoC系统结构与204B标准要求进行集成设计时,自适应缓冲结构(ABS)可弥补204B协议对数据传输缺乏流量控制的缺陷,并通过设置自适应缓冲与流... JESD204B(简称204B)是智能信号处理系统级芯片(SoC)中连接高速模数/数模(AD/DA)转换的重要接口,将SoC系统结构与204B标准要求进行集成设计时,自适应缓冲结构(ABS)可弥补204B协议对数据传输缺乏流量控制的缺陷,并通过设置自适应缓冲与流控机制,保证数据传输的可靠性。经过现场可编程门阵列(FPGA)验证,SoC在204B接口可以达到4×12.5 Gbit/s的数据传输带宽,证明设计的204B接口方案在智能信号处理SoC中的可行性和有效性,满足智能信号处理SoC对于数据接口的要求。该设计方案的实现对无流量控制数据传输协议与SoC体系结构的集成有借鉴意义。 展开更多
关键词 系统级芯片(SoC) JESD204B 现场可编程门阵列(FPGA)验证 直接内存访问(DMA) 先进可扩展接口(axi)
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部