期刊文献+
共找到365篇文章
< 1 2 19 >
每页显示 20 50 100
天波超视距雷达多路径Viterbi数据关联跟踪算法 被引量:22
1
作者 刘慧霞 梁彦 +1 位作者 潘泉 程咏梅 《电子学报》 EI CAS CSCD 北大核心 2006年第9期1640-1644,共5页
天波超视距雷达目标跟踪面临多传播路径、低探测概率、低探测精度和低数据率的困难.本文在地理坐标系对运动目标建模而在雷达坐标系进行数据关联,将各传播模式的回波作为备选的竞争量测,运用动态规划的优化方式,在最大似然的意义下将VD... 天波超视距雷达目标跟踪面临多传播路径、低探测概率、低探测精度和低数据率的困难.本文在地理坐标系对运动目标建模而在雷达坐标系进行数据关联,将各传播模式的回波作为备选的竞争量测,运用动态规划的优化方式,在最大似然的意义下将VDA的回波与航迹的两维数据关联推广到回波、传播模式和航迹的三维数据关联,提出了多路径V iterbi(MVDA)数据关联算法.天波超视距雷达目标跟踪仿真表明:MVDA跟踪能力明显优于VDA和MPDA. 展开更多
关键词 天波超视距雷达 多路径viterbi数据关联跟踪算法 目标跟踪
在线阅读 下载PDF
一种基于Viterbi算法的虚拟网络功能自适应部署方法 被引量:22
2
作者 刘彩霞 卢干强 +2 位作者 汤红波 王晓雷 赵宇 《电子与信息学报》 EI CSCD 北大核心 2016年第11期2922-2930,共9页
为了应对移动数据流量的爆炸性增长,5G移动通信网将引入新型的架构设计。软件定义网络和网络功能虚拟化是网络转型的关键技术,将驱动移动通信网络架构的创新,服务链虚拟网络功能的部署是网络虚拟化研究中亟待解决的问题。该文针对已有... 为了应对移动数据流量的爆炸性增长,5G移动通信网将引入新型的架构设计。软件定义网络和网络功能虚拟化是网络转型的关键技术,将驱动移动通信网络架构的创新,服务链虚拟网络功能的部署是网络虚拟化研究中亟待解决的问题。该文针对已有部署方法未考虑服务链中虚拟网络功能间顺序约束和移动业务特点的问题,提出一种基于Viterbi算法的虚拟网络功能自适应部署方法。该方法实时感知底层节点的资源变化并动态调整拓扑结构,采用隐马尔科夫模型描述满足资源约束的可用的底层网络节点拓扑信息,基于Viterbi算法在候选节点中选择时延最短的服务路径。实验表明,与其它的虚拟网络功能部署方法相比,该方法降低了服务链的服务处理时间,并提高了服务链的请求接受率和底层资源的成本效率。 展开更多
关键词 5G 网络功能虚拟化 虚拟网络功能部署 隐马尔科夫模型 viterbi算法 自适应
在线阅读 下载PDF
高速Viterbi译码器的FPGA实现 被引量:7
3
作者 张健 刘小林 +1 位作者 匡镜明 王华 《电讯技术》 2006年第3期37-41,共5页
提出了一种高速V iterbi译码器的FPGA实现方案。该译码器采用全并行结构的加比选模块和寄存器交换法以提高速度,并且利用大数判决准则和对译码器各个部分的优化设计,减少了硬件消耗。译码器的最高输出数据速率可以达到90 Mbps。译码器... 提出了一种高速V iterbi译码器的FPGA实现方案。该译码器采用全并行结构的加比选模块和寄存器交换法以提高速度,并且利用大数判决准则和对译码器各个部分的优化设计,减少了硬件消耗。译码器的最高输出数据速率可以达到90 Mbps。译码器的性能仿真和FPGA实现验证了该方案的可行性。 展开更多
关键词 卷积码 FPGA viterbi译码器
在线阅读 下载PDF
K=9卷积码的Viterbi译码算法及其FPGA实现 被引量:8
4
作者 胡爱群 庞康 苏杰 《应用科学学报》 CAS CSCD 1998年第2期149-156,共8页
探讨了CDMA数字移动通信中的差错控制问题,研究用约束度K=9的卷积编码和最大似然Viterbi译码的差错控制方案.在Viterbi译码算法中,提出了原位运算度量、保存路径转移过程和循环存取幸存路径等方法,能有效地减... 探讨了CDMA数字移动通信中的差错控制问题,研究用约束度K=9的卷积编码和最大似然Viterbi译码的差错控制方案.在Viterbi译码算法中,提出了原位运算度量、保存路径转移过程和循环存取幸存路径等方法,能有效地减少存储量、降低功耗,使得K=9的Viterbi译码算法可在以单片XC4010FPGA为主的器件上实现,其性能指标符合CD-MA数字移动通信IS95标准要求.文中给出了实测的算法性能,讨论了FPGA具体实现问题. 展开更多
关键词 数字移动通信 viterbi译译 FPGA实现 卷积码
在线阅读 下载PDF
Viterbi和DTW算法的关系分析——在非特定人手语识别中的应用 被引量:7
5
作者 倪训博 赵德斌 +1 位作者 姜峰 程丹松 《计算机研究与发展》 EI CSCD 北大核心 2010年第2期305-317,共13页
在经典的模式识别理论中,Viterbi算法代表了统计概率的模式匹配算法,而DTW算法代表了模版匹配的模式匹配算法,它们之间是否存在关系至今尚无定论.为了找到这两种算法之间的关系,在"类别隶属度"是广义概率的假设前提下,应用模... 在经典的模式识别理论中,Viterbi算法代表了统计概率的模式匹配算法,而DTW算法代表了模版匹配的模式匹配算法,它们之间是否存在关系至今尚无定论.为了找到这两种算法之间的关系,在"类别隶属度"是广义概率的假设前提下,应用模糊数学的理论在Viterbi算法与DTW算法之间建立起联系.首先,提出了利用模糊数学的贴近度把DTW算法的"距离"向Viterbi算法的"概率"转化的通用贴近度表达式,并对通用贴近度表达式给出了理论上的证明.其次,应用DTW的通用贴近度表达式重估HMM参数,建立DTW算法与Viterbi算法之间的模糊贴近度关系,并为此提出了δ-ε算法,得到基于数据帧的类似于HMM的参数重估形式.然后,为了确保建立DTW算法与Viterbi算法之间的模糊贴近度关系的正确性,以定理的形式给出了相应的证明.再次,通过设定的DTW贴近度表达式对HMM参数重估的过程中,发现了DTW贴近度的重估参数与HMM重估参数之间存在着的模糊关系,以定理的形式对这种模糊关系加以证明.最后,依据上述定理提出了Dtw-ViterbiⅠ,Ⅱ,Ⅲ算法,以定理的形式对Dtw-ViterbiⅠ,Ⅱ,Ⅲ算法的正确性加以证明,并将对Dtw-ViterbiⅠ,Ⅱ,Ⅲ算法应用于非特定人手语的识别.实验表明,把DTW算法的路径搜索策略以概率的形式引进到Viterbi算法中,能够以削减候选词集的方式部分消除非特定人手语识别的误识,从而提高大词汇量情况的下非特定人手语识别的识别率和速度. 展开更多
关键词 viterbi算法 DTW算法 类别隶属度 广义概率 Dtw-viterbi Ⅲ算法 隐MARKOV模型 模糊数学 ε-δ算法
在线阅读 下载PDF
基于FPGA的删除卷积码Viterbi软判决译码器的研究 被引量:4
6
作者 熊磊 姚冬苹 +1 位作者 谈振辉 牟丹 《北京交通大学学报》 EI CAS CSCD 北大核心 2004年第5期36-39,共4页
采用FPGA实现删除卷积码Viterbi软判决译码,与传统方式相比,提高了译码器的工作速度和可靠性,降低了功耗.在译码器的设计中,提出了'ACS全复用结构'和采用路径的相对量度取代绝对量度的方法,并得出了相对量度的上边界,从而有效... 采用FPGA实现删除卷积码Viterbi软判决译码,与传统方式相比,提高了译码器的工作速度和可靠性,降低了功耗.在译码器的设计中,提出了'ACS全复用结构'和采用路径的相对量度取代绝对量度的方法,并得出了相对量度的上边界,从而有效地降低译码器的复杂度,使得利用单片FPGA芯片实现删除卷积码Viterbi软判决译码成为现实.对各种软判决的距离度量的计算方法进行了分析比较,得出了采用'1范数'和相关值取代欧氏距离最为合适.仿真结果表明,所设计的译码器具有良好的性能,与理论边界值只有0.2~0.4dB的差距. 展开更多
关键词 FPGA 删除卷积码 viterbi译码器 软判决 现场可编程门阵列
在线阅读 下载PDF
相关跳频序列的Viterbi译码算法及其纠错性能分析 被引量:9
7
作者 李天昀 葛临东 《电子与信息学报》 EI CSCD 北大核心 2005年第8期1282-1286,共5页
该文分析了相关跳频通信系统中频率转移函数的纠错性能,将Viterbi算法应用于接收端跳变频点序列的译码,并结合相关跳频转移函数的特点对译码过程作出了改进。针对满足最大相关纠错性能的频率转移函数,详细分析了Viterbi算法的译码性能... 该文分析了相关跳频通信系统中频率转移函数的纠错性能,将Viterbi算法应用于接收端跳变频点序列的译码,并结合相关跳频转移函数的特点对译码过程作出了改进。针对满足最大相关纠错性能的频率转移函数,详细分析了Viterbi算法的译码性能。仿真结果表明,通过相关纠错,对随机错误在低信噪比条件下可以获得5-8dB的增益。 展开更多
关键词 差分跳频 转移函数 viterbi算法 纠错性能
在线阅读 下载PDF
基于多状态MOG-HMM和Viterbi的航空发动机突发故障预测 被引量:8
8
作者 李丽敏 王仲生 姜洪开 《振动.测试与诊断》 EI CSCD 北大核心 2014年第2期310-314,399,共5页
针对航空发动机的突发故障,提出了一种基于多状态混合高斯隐马尔科夫模型(mixture of Gaussian-hidden Markov model,简称MOG-HMM)和Viterbi算法相结合的预测方法。首先,根据航空发动机突发故障的历史监测数据建立多状态MOG-HMM模型,确... 针对航空发动机的突发故障,提出了一种基于多状态混合高斯隐马尔科夫模型(mixture of Gaussian-hidden Markov model,简称MOG-HMM)和Viterbi算法相结合的预测方法。首先,根据航空发动机突发故障的历史监测数据建立多状态MOG-HMM模型,确定状态数、状态转移矩阵、观察值概率分布以及最终的突发故障状态;然后,对新采集的观测数据,通过Viterbi算法解码出该观测数据对应的当前状态;最后,计算该状态到达突发故障状态的时间间隔,从而可以对突发故障进行预测。仿真和实验结果表明,该方法能够实现对突发故障的预测,并且符合标准预测指标的要求。 展开更多
关键词 多状态混合高斯隐马尔科夫模型 viterbi算法 突发故障预测 航空发动机
在线阅读 下载PDF
考虑状态持续时间的改进Viterbi算法及语音识别 被引量:3
9
作者 蒋冬梅 傅国康 赵荣椿 《西北工业大学学报》 EI CAS CSCD 北大核心 2000年第4期595-599,共5页
针对考虑状态持续时间的 HMM,在非线性动态规划的基础上设计了改进的 Viterbi算法 ,并给出了 Viterbi算法和 K- means聚类相结合的语音识别过程 ,最后分别以一般和考虑状态持续时间的 HMM及 Viterbi算法对 50个汉语音节进行了识别实验... 针对考虑状态持续时间的 HMM,在非线性动态规划的基础上设计了改进的 Viterbi算法 ,并给出了 Viterbi算法和 K- means聚类相结合的语音识别过程 ,最后分别以一般和考虑状态持续时间的 HMM及 Viterbi算法对 50个汉语音节进行了识别实验。结果表明 ,考虑状态持续时间并应用改进的 Viterbi算法时 ,虽然语音训练过程要慢一些 ,但其识别速度几乎是一样的 ,而且误识率有明显的降低 。 展开更多
关键词 状态持续时间 HMM 非线性动态规划 语音识别 viterbi算法 K-MEANS聚类
在线阅读 下载PDF
Viterbi译码器回溯算法实现研究 被引量:6
10
作者 王建新 于贵智 《电子与信息学报》 EI CSCD 北大核心 2007年第2期278-282,共5页
该文介绍了两种Viterbi译码器回溯译码算法,通过对这两种算法硬件实现结构上的优化,给出了这两种算法的FPGA实现方法,比较了两种实现方法的优缺点。最后将其应用在实际的Viterbi译码器设计上,验证了算法实现的正确性。
关键词 viterbi译码 回溯算法 FPGA
在线阅读 下载PDF
基于FPGA的高速Viterbi译码器优化设计和实现 被引量:7
11
作者 傅民仓 冯立杰 李文波 《现代电子技术》 2006年第7期52-54,共3页
卷积码作为信道纠错编码在通信中得到了广泛的应用,而其相应的Viterbi译码器随着约束度N的增大其硬件复杂度成指数增加,硬件复杂度的大小决定译码速度。采用预计算的思想,避免了常规算法中的重复计算;对Viterbi译码器的核心模块ACS进行... 卷积码作为信道纠错编码在通信中得到了广泛的应用,而其相应的Viterbi译码器随着约束度N的增大其硬件复杂度成指数增加,硬件复杂度的大小决定译码速度。采用预计算的思想,避免了常规算法中的重复计算;对Viterbi译码器的核心模块ACS进行了优化设计,提出了一种FPGA实现方案,简化了接口电路、提高了速度。 展开更多
关键词 卷积码 viterbi译码 ACS预计算 FPGA
在线阅读 下载PDF
基于Viterbi的低功耗确定性测试方案 被引量:2
12
作者 陈田 易鑫 +4 位作者 郑浏旸 王伟 梁华国 任福继 刘军 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2016年第5期821-829,共9页
随着集成电路制造技术的不断发展,芯片测试已经成为一个令人关注的热点.针对集成电路测试中存在测试数据量大、测试功耗高等问题,提出一种基于Viterbi的低功耗测试压缩方案.首先利用测试立方的X位做低功耗填充来增强解码后测试模式相邻... 随着集成电路制造技术的不断发展,芯片测试已经成为一个令人关注的热点.针对集成电路测试中存在测试数据量大、测试功耗高等问题,提出一种基于Viterbi的低功耗测试压缩方案.首先利用测试立方的X位做低功耗填充来增强解码后测试模式相邻位之间的一致性;然后以增加测试立方中的X位为目标进行分段相容编码,将填充后的大量确定位重新编码为X位,从而提高Viterbi压缩中种子的编码效率;最后利用Viterbi算法压缩编码后的测试立方集.整体方案以分段相容编码思想为基础,建立了一个协同解决测试压缩和测试功耗问题的测试流程.实验结果表明,文中方案不仅能取得较好的测试数据压缩率,减少测试存储量,而且能够有效地降低测试功耗,平均功耗降低53.3%. 展开更多
关键词 低功耗测试 测试数据压缩 分段相容编码 viterbi算法
在线阅读 下载PDF
一种改进Viterbi算法的应用研究 被引量:7
13
作者 李荣 郑家恒 《计算机工程与设计》 CSCD 北大核心 2007年第3期530-531,571,共3页
为降低现代汉语句法分析的难度,以北大和哈工大语料为基础,利用改进的Viterbi算法对汉语真实文本进行了短语识别研究。提出了在隐马尔可夫模型(HMM)框架下,训练阶段依据统计概率信息,以极大似然法获取HMM参数,识别阶段用一种改进的Vite... 为降低现代汉语句法分析的难度,以北大和哈工大语料为基础,利用改进的Viterbi算法对汉语真实文本进行了短语识别研究。提出了在隐马尔可夫模型(HMM)框架下,训练阶段依据统计概率信息,以极大似然法获取HMM参数,识别阶段用一种改进的Viterbi算法进行动态规划,识别同层短语;在此基础上,运用逐层扫描算法和改进Viterbi算法相结合的方法来识别汉语嵌套短语。实验结果表明,识别正确率在封闭测试中可达93.52%,在开放测试中达到77.529%,证明该算法对短语识别问题具有良好的适应性和实用性。 展开更多
关键词 隐马尔可夫模型 viterbi算法 层次分析 短语识别 句法分析
在线阅读 下载PDF
(2,1,7)卷积码Viterbi译码器FPGA实现方案 被引量:5
14
作者 韩可 邓中亮 施乐宁 《现代电子技术》 2007年第15期90-92,96,共4页
移动通信系统标准中普遍采用卷积码作为信道编码方案。本文阐述了目前最常用的卷积码译码算法——Vit-erbi译码算法,然后给出了(2,1,7)卷积码编码电路FPGA实现方法。该方法给出了新的Viterbi幸运路径算法和高效的状态度量存储技术,可以... 移动通信系统标准中普遍采用卷积码作为信道编码方案。本文阐述了目前最常用的卷积码译码算法——Vit-erbi译码算法,然后给出了(2,1,7)卷积码编码电路FPGA实现方法。该方法给出了新的Viterbi幸运路径算法和高效的状态度量存储技术,可以充分利用FPGA的优势获得较好的译码结果。利用幸存路径交换寄存器模块,能有效减少存储量并降低功耗。 展开更多
关键词 viterbi译码 FPGA 卷积码 寄存器交换 回溯
在线阅读 下载PDF
QAM中基于LLR的软输出Viterbi译码器的实现 被引量:3
15
作者 张浩 冯贤光 +2 位作者 叶梧 冯穗力 徐兴 《科学技术与工程》 2005年第14期944-949,共6页
QAM调制技术作为有吸引力的调制技术被广泛应用。将QAM信号解映射成相应的比特量有其特殊性,特别是如何表示此映射的似然度,而这在软输出Viterbi译码中是必须的。介绍了在LLR准则下的QAM信号的解映射方法,并将其推广到BPSK和QPSK信号的... QAM调制技术作为有吸引力的调制技术被广泛应用。将QAM信号解映射成相应的比特量有其特殊性,特别是如何表示此映射的似然度,而这在软输出Viterbi译码中是必须的。介绍了在LLR准则下的QAM信号的解映射方法,并将其推广到BPSK和QPSK信号的解映射。同时根据LLR准则的特点给出了一种分支度量算法,最后给出相应Viterbi译码器算法的FPGA实现。 展开更多
关键词 QAM viterbi译码算法 LLR 解映射
在线阅读 下载PDF
现场可编程门阵列参数化多标准高吞吐率基4Viterbi译码器 被引量:2
16
作者 夏飞 聂晶 +1 位作者 李荣春 王文涛 《国防科技大学学报》 EI CAS CSCD 北大核心 2016年第1期86-92,共7页
为了同时达到高性能和灵活性的目标,提出一种基于现场可编程门阵列的参数化多标准自适应基4 Viterbi译码器。译码器采用3~9可变约束长度,1/2、1/3可变码率,支持任意截断长度的纠错译码,并采用码字无符号量化、加比选单元设计优化和归一... 为了同时达到高性能和灵活性的目标,提出一种基于现场可编程门阵列的参数化多标准自适应基4 Viterbi译码器。译码器采用3~9可变约束长度,1/2、1/3可变码率,支持任意截断长度的纠错译码,并采用码字无符号量化、加比选单元设计优化和归一化判断逻辑分离策略优化关键路径设计,提高译码器工作频率。实验结果表明,该译码器能根据用户设定的参数改变结构,在多种通信标准之间实现动态切换;性能达到了541 Mbps,明显优于相关工作;对GPRS,Wi MAX,LTE,CDMA,3G等通信标准都取得了良好的误码性能,可满足多种通信标准的译码需求。 展开更多
关键词 现场可编程门阵列 viterbi译码器 参数化 多标准 基4
在线阅读 下载PDF
频率漂移下卷积编码DPSK信号的一种新的Viterbi算法 被引量:2
17
作者 吴晓富 凌聪 孙松庚 《电子学报》 EI CAS CSCD 北大核心 1999年第S1期116-118,共3页
本文在文献 [1 ]的基础上提出一种频率漂移下的Viterbi算法 ,研究表明该算法性能良好 ,高信噪比时甚至接近最佳解码性能 .
关键词 频率漂移 viterbi算法 PSP原则 Dataaided相位估计
在线阅读 下载PDF
Viterbi译码器VLSI设计中幸存路径存储管理的新方法 被引量:4
18
作者 韩雁 石教英 《电子学报》 EI CAS CSCD 北大核心 1996年第2期124-127,共4页
Viterbi译码器中幸存路径存储管理一直沿袭两种传统方法─寄存器交换法与回索法。寄存器交换法内连线机制过于复杂,不利用大状态数译码器的硬件实现;回索法需采用大量额外存储单元作为缓冲,译码延迟亦较大。本文提出了一种幸... Viterbi译码器中幸存路径存储管理一直沿袭两种传统方法─寄存器交换法与回索法。寄存器交换法内连线机制过于复杂,不利用大状态数译码器的硬件实现;回索法需采用大量额外存储单元作为缓冲,译码延迟亦较大。本文提出了一种幸存路径存储管理的新方法─寄存器/三态门回索法,结合了以上两种传统方法的优点,克服了它们的不足,极适合于Viterbi译码器的VLSI实现。 展开更多
关键词 viterbi译码器 幸存路径存储 VLSI 集成电路
在线阅读 下载PDF
基于FPGA的卷积码Viterbi译码器实现方法 被引量:2
19
作者 李明阳 柏鹏 +1 位作者 屈鹏 张毓桐 《科学技术与工程》 北大核心 2013年第18期5371-5375,共5页
基于状态机设计了FPGA平台的卷积码Viterbi译码器。分析了该卷积码的格型图。利用其状态转移矩阵特点对Viterbi译码算法进行了简化。将译码器核心工作过程分为计算、比较、输出三个状态,通过计数器控制状态的转换。针对加法器不同的复... 基于状态机设计了FPGA平台的卷积码Viterbi译码器。分析了该卷积码的格型图。利用其状态转移矩阵特点对Viterbi译码算法进行了简化。将译码器核心工作过程分为计算、比较、输出三个状态,通过计数器控制状态的转换。针对加法器不同的复用方法提出三种结构的译码器,并对不同结构的资源消耗情况进行了分析比较,这三种结构为实现更灵活的设计提供了选择依据。最后利用Modelsim软件对其进行了仿真,时序和译码结果和预期一致,证明该译码器的有效性。 展开更多
关键词 卷积码 网格图 viterbi译码器 状态机
在线阅读 下载PDF
高速Viterbi处理器——流水式块处理并行结构 被引量:3
20
作者 宣建华 姚庆栋 《通信学报》 EI CSCD 北大核心 1995年第1期94-100,共7页
本文提出一种流水式块处理并行Viterbi处理器,可以得到LM倍增速(M为流水级数,L为块长度),为达到更高速的Viterbi处理器提供了新型的并行结构。它可用Systolie阵列构成,因而适于VLSI实现。
关键词 viterbi处理器 并行结构 流水处理 块处理
在线阅读 下载PDF
上一页 1 2 19 下一页 到第
使用帮助 返回顶部