期刊文献+
共找到42篇文章
< 1 2 3 >
每页显示 20 50 100
基于VHDL之CPU设计与实践 被引量:13
1
作者 徐爱萍 张玉萍 涂国庆 《实验室研究与探索》 CAS 北大核心 2014年第5期120-124,共5页
随着大规模可编程逻辑器件的发展,EDA技术已成为硬件系统电路设计的重要手段。基于EDA技术的计算机组成原理整机实习通常在Quartus II仿真平台上实现。早期均采用Block Diagram的设计方式,虽然设计过程直观,但仿真调试困难,难以完全调... 随着大规模可编程逻辑器件的发展,EDA技术已成为硬件系统电路设计的重要手段。基于EDA技术的计算机组成原理整机实习通常在Quartus II仿真平台上实现。早期均采用Block Diagram的设计方式,虽然设计过程直观,但仿真调试困难,难以完全调试成功。本文研究了基于VHDL的灵活方便的CPU设计过程,该设计由取指、指令译码、指令执行、存储器接口、通用寄存器组和寄存器输出六个组成部分,最后通过调试软件直接观察寄存器的值来验证了设计的准确性。本研究方法对改革该课程的整机实习,发挥学生的主动能动性,提高学生的自主创造能力具有很好的指导意义和实际参考价值。 展开更多
关键词 计算机组成原理 CPU设计 整机实习 vhdl
在线阅读 下载PDF
VHDL语言中断言语句及其综合方法研究 被引量:3
2
作者 吴建国 刘明业 孙元 《计算机学报》 EI CSCD 北大核心 1998年第10期929-932,共4页
国内外学者普遍认为,硬件描述语言VHDL中断言语句是面向模拟的,其不能综合或不要综合,综合系统应忽略或不支持.本文给出了相反的论点:VHDL中断言语句应该综合,其中限制条件的补表达式可作为随意条件用于综合时化简.文中论述了综... 国内外学者普遍认为,硬件描述语言VHDL中断言语句是面向模拟的,其不能综合或不要综合,综合系统应忽略或不支持.本文给出了相反的论点:VHDL中断言语句应该综合,其中限制条件的补表达式可作为随意条件用于综合时化简.文中论述了综合断言语句的合理性、必要性和方便性,并给出了综合并行和串行断言语句的方法. 展开更多
关键词 硬件描述语言 断言语句 综合 vhdl语言
在线阅读 下载PDF
从Verilog到VHDL的翻译器VtoV的设计与实现 被引量:3
3
作者 蒋敬旗 刁岚松 刘明业 《北京理工大学学报》 EI CAS CSCD 北大核心 2001年第1期40-43,共4页
研究硬件描述语言 Verilog和 VHDL共有的语言特性 ,研制 SUN SPARC2工作站环境下的翻译系统 .在 SUN SPARC2工作站平台上使用 C++提取出了一组通用的硬件数据结构 ,可以进行代码重用 .在 SUN SPARC2工作站上设计和实现了一个从硬件描述... 研究硬件描述语言 Verilog和 VHDL共有的语言特性 ,研制 SUN SPARC2工作站环境下的翻译系统 .在 SUN SPARC2工作站平台上使用 C++提取出了一组通用的硬件数据结构 ,可以进行代码重用 .在 SUN SPARC2工作站上设计和实现了一个从硬件描述语言 Verilog到 VHDL的翻译器 Vto V.该翻译器能够实现从 Verilog的行为子集到VHDL的转换 . 展开更多
关键词 硬件描述语言 VERILOG vhdl 翻译器
在线阅读 下载PDF
VHDL和ISP逻辑器件在光栅数显装置中的应用 被引量:2
4
作者 金喜平 姬立红 庞杰 《沈阳工业大学学报》 EI CAS 2001年第1期39-42,共4页
随着在系统可编程技术的发展及日趋成熟,利用可编程逻辑器件( PLD)进行大规模电路的集成化设计成为可能 .对当今最流行的系统设计技术 VHDL和在系统可编程( ISP)逻辑器件作一简要介绍,并设计了一种高集成度的光栅数显装置,明显... 随着在系统可编程技术的发展及日趋成熟,利用可编程逻辑器件( PLD)进行大规模电路的集成化设计成为可能 .对当今最流行的系统设计技术 VHDL和在系统可编程( ISP)逻辑器件作一简要介绍,并设计了一种高集成度的光栅数显装置,明显地减少了所用 IC数量和印制版制作的复杂度,显著地提高了系统平均无故障工作时间和系统的可靠性 . 展开更多
关键词 专用集成电路 在系统编程 光栅数显装置 vhdl ISP 逻辑器件
在线阅读 下载PDF
VHDL数字系统设计实验教学研究 被引量:6
5
作者 廖荣 李蓓 +1 位作者 张振杰 李宇威 《实验室研究与探索》 CAS 北大核心 2017年第12期227-229,289,共4页
VHDL数字系统设计实验课程已建成立体化教学资源,自主开发了EDA实验平台,建成含课堂视频、实验指导视频、电子教案、网上信息发布、师生互动等的课程网站;还精心设计了实验内容,安排了由浅入深的基本模块电路设计、简单综合设计、接近... VHDL数字系统设计实验课程已建成立体化教学资源,自主开发了EDA实验平台,建成含课堂视频、实验指导视频、电子教案、网上信息发布、师生互动等的课程网站;还精心设计了实验内容,安排了由浅入深的基本模块电路设计、简单综合设计、接近工程实际的复杂设计3个层次实验;改革实验教学方法,提供全方位的实验教学指导;加强学生实验过程管理,开发并使用了现场电脑打分系统;完善有效的实验考核方案。结果表明:该一系列措施在实验教学体系建设方面取得了较好成绩,使实践课达到了教学直观和知识系统化的目的,学生普遍反映受益匪浅。 展开更多
关键词 超高速集成电路硬件描述语言 数字系统设计 现场可编程门阵列 实验教学 系统化
在线阅读 下载PDF
VHDL语言在电子设计自动化中的应用 被引量:2
6
作者 张晓军 解大 陈陈 《电力自动化设备》 EI CSCD 北大核心 2002年第5期32-34,共3页
介绍了VHDL语言及其基本特点和VHDL强大的仿真工具Active VHDL ,并结合例子描述了VHDL语言在数字电路设计仿真调试阶段所起的重要作用 ,仿真通过之后需要进行综合才能完成设计工作。结合使用VHDL的仿真和综合工具进行电子设计自动化设... 介绍了VHDL语言及其基本特点和VHDL强大的仿真工具Active VHDL ,并结合例子描述了VHDL语言在数字电路设计仿真调试阶段所起的重要作用 ,仿真通过之后需要进行综合才能完成设计工作。结合使用VHDL的仿真和综合工具进行电子设计自动化设计的实际芯片取得了令人满意的结果。 展开更多
关键词 vhdl语言 电子设计自动化 仿真 硬件描述语言 数字电路
在线阅读 下载PDF
VHDL-C++翻译器设计与实现 被引量:2
7
作者 吴清平 刘明业 《软件学报》 EI CSCD 北大核心 2002年第11期2201-2207,共7页
VHDL(VHSIC(very high speed integrated circuit) hardware description language)是描述数字系统的硬件描述语言,C++是编写顺序语句程序的高级编程语言.VHDL编译型模拟器需要采用具有顺序特征的C++语句表征具有并发特征的VHDL电路设计... VHDL(VHSIC(very high speed integrated circuit) hardware description language)是描述数字系统的硬件描述语言,C++是编写顺序语句程序的高级编程语言.VHDL编译型模拟器需要采用具有顺序特征的C++语句表征具有并发特征的VHDL电路设计.提出了一种面向对象的VHDL-C++翻译方法,充分利用了这两种语言的面向对象的特征,采用C++类来描述VHDL的实体、结构体及进程等元素,并通过一个C++模拟调度核心完成了用顺序语句描述并发电路的工作.通过此方法可将VHDL源描述转化为功能等价的C++代码,并在模拟调度核心的调度下,使用顺序语句模拟出数字系统并发功能,完成编译型模拟器的构造,实现VHDL的高速模拟.用这种翻译方法翻译出来的C++代码具有结构清晰、可扩充性强的特点,与模拟核心形成的编译型模拟器的模拟速度相比,解释型模拟器速度有较大提高.该方法已在模拟系统中得以成功应用.最后给出了部分试验结果,进一步说明了算法的效率和优点. 展开更多
关键词 翻译器 设计 vhdl语言 C++语言 面向对象
在线阅读 下载PDF
维特比译码器的VHDL模块化实现 被引量:2
8
作者 陈坚 汪东旭 《上海交通大学学报》 EI CAS CSCD 北大核心 1999年第9期1075-1079,共5页
在维特比译码器的软判决最大似然算法的基础上,提出一种新的基于坐标变换的找点算法,它只需求8点欧氏距,使问题大大简化,同时可获得4 dB的编码增益.随后串行地实现了加比选模块,并用组合电路结构化实现了移位输出.根据... 在维特比译码器的软判决最大似然算法的基础上,提出一种新的基于坐标变换的找点算法,它只需求8点欧氏距,使问题大大简化,同时可获得4 dB的编码增益.随后串行地实现了加比选模块,并用组合电路结构化实现了移位输出.根据CCITTV.32 bit/s用硬件描述语言(VHDL)合理地实现了整个译码器,得到了更快的速度和更小的电路规模. 展开更多
关键词 维特比译码器 欧氏距 硬件描述语言 vhdl
在线阅读 下载PDF
VHDL设计电路优化探讨 被引量:3
9
作者 邵清亮 张振川 《现代电子技术》 2004年第9期15-16,共2页
CPL D/ F PGA设计越来越复杂 ,使用硬件描述语言设计可编程逻辑电路已经被广泛采用。在应用 V HDL语言开发的过程中注意综合质量优化也显得日益重要。文中对应用 VH DL 时优化其综合质量给出了几点探讨。
关键词 硬件描述语言 综合质量 优化 vhdl
在线阅读 下载PDF
VHDL编译器的设计与研究 被引量:1
10
作者 牛之贤 段富 +1 位作者 程明琦 唐洪玉 《太原理工大学学报》 CAS 2002年第1期29-31,共3页
简要介绍了 VHDL语言的发展 ,详细讨论了 VHDL语言编译器的设计 ;对预处理、词法分析、文法处理、语法分析、语义分析、出错处理 6个模块进行了介绍 ,同时设计了源描述编译的中间数据格式。
关键词 vhdl 硬件描述语言 中间数据格式 编译器 设计
在线阅读 下载PDF
适应调试功能的VHDL模型及模拟算法 被引量:2
11
作者 边计年 卢峰 郭芳 《计算机学报》 EI CSCD 北大核心 1997年第11期996-1002,共7页
本文提出一个适应调试功能的VHDL模型及VHDL模拟算法──VSIM.它与可视化VHDL原理图输入工具VDES和高级图形调试器VDBX结合在一起,为设计者检查、修改自己的设计提供了极大的便利.该模拟器采用层次式结构行... 本文提出一个适应调试功能的VHDL模型及VHDL模拟算法──VSIM.它与可视化VHDL原理图输入工具VDES和高级图形调试器VDBX结合在一起,为设计者检查、修改自己的设计提供了极大的便利.该模拟器采用层次式结构行为混合模型,保存VHDL描述的所有信息和结构,以利于实现调试功能.模拟算法采用基于进程的事件驱动算法及层次式模块调用算法,并提供模拟时间、语句行、模块(包括元件、进程和子程序)、信号/变量、条件等各种中断类型并能继续模拟. 展开更多
关键词 硬件描述语言 vhdl语言 vhdl模拟 算法
在线阅读 下载PDF
VHDL在导弹控制系统中的应用
12
作者 王正杰 李霁红 +1 位作者 龙锐 张天桥 《北京理工大学学报》 EI CAS CSCD 北大核心 2001年第4期498-502,共5页
研究利用超高速集成电路硬件描述语言 (VHDL)设计某导弹数字控制器中硬件控制器的方法 .结合 EDA设计思想对该系统的硬件控制器进行总体功能和各子功能的分析、设计 ,然后利用 VHDL对各功能模块进行描述 ,最后将已经过仿真检验的设计卸... 研究利用超高速集成电路硬件描述语言 (VHDL)设计某导弹数字控制器中硬件控制器的方法 .结合 EDA设计思想对该系统的硬件控制器进行总体功能和各子功能的分析、设计 ,然后利用 VHDL对各功能模块进行描述 ,最后将已经过仿真检验的设计卸载到相应的可擦除编程逻辑器件 (EPL D)中 .充分利用 VHDL的灵活性、可移植性和可编程逻辑器件的静态可重复编程及在线动态重构特性 ,使硬件设计像软件一样通过编程实现 .半实物仿真试验结果表明 ,硬件控制器性能稳定 ,满足了设计要求 . 展开更多
关键词 超高速集成电路硬件描述语言 可擦除可编程逻辑器件 导弹控制系统 vhdl 控制器
在线阅读 下载PDF
一种用VHDL设计的全双工异步串行通讯方式
13
作者 许素红 朱永文 张小木 《空军工程大学学报(自然科学版)》 CSCD 2003年第2期49-51,共3页
介绍一种用VHDL(VHSICHardwareDescriptionLanguage)语言设计的全双工异步串行通讯,用在分布式测试控制平台中,实现各个组合间的数据通讯。系统采用双时钟设计结构,使得奇校验电路结构简单、易实现。经实验和现场调试完全达到设计要求。
关键词 串行通讯 奇校验 vhdl 语言
在线阅读 下载PDF
一种基于VHDL与CPLD器件的PWM发生器 被引量:6
14
作者 林王坚 冯浩 华亮 《机电工程》 CAS 2008年第2期93-95,99,共4页
介绍了一种自行研制的基于硬件描述语言(VHDL)和复杂可编程逻辑器件(CPLD)的PWM发生器的设计,在产生正反两路PWM波形信号的同时,实现了两路信号互锁、延时时间可调。该发生器采用数字化设计,结构简单、控制精确、可在线编程。
关键词 硬件描述语言 复杂可编程逻辑器件 脉宽调制发生器
在线阅读 下载PDF
EMCCD时序发生器的VHDL设计 被引量:4
15
作者 陈小明 李彬华 《计算机工程与应用》 CSCD 2012年第1期72-75,共4页
具有电子倍增功能的CCD图像传感器在微光探测与成像领域获得了极大的成功。分析了该TC285SPD EMCCD用于微光成像时的控制要求,并结合模拟前端信号处理器AD9845B的时序控制要求,采用VHDL语言进行编程,实现了对该EMCCD的驱动控制。详细介... 具有电子倍增功能的CCD图像传感器在微光探测与成像领域获得了极大的成功。分析了该TC285SPD EMCCD用于微光成像时的控制要求,并结合模拟前端信号处理器AD9845B的时序控制要求,采用VHDL语言进行编程,实现了对该EMCCD的驱动控制。详细介绍了EMCCD时序发生器的VHDL设计方法和实现过程,在QuartusII环境下给出了系统的仿真结果,并对结果进行了分析讨论。 展开更多
关键词 电子倍增电荷耦合器件(EMCCD) 成像系统 现场可编程门阵列(FPGA) 超高速集成电路硬件描述语言(vhdl)编程 仿真
在线阅读 下载PDF
主线实验教学法研究及其在VHDL程序设计课程中的应用 被引量:1
16
作者 黄方剑 《实验室研究与探索》 CAS 北大核心 2017年第9期136-139,共4页
现有的不少实验课程中,练习实验普遍存在着零散、不系统的缺憾。为了让同学们在有限的课程实验中更好地得到系统地训练,主线实验教学法将一系列高度系统化的实验练习衔接起来,途径各个阶段性小实验,最后完成终极实验。整个实验流程具有... 现有的不少实验课程中,练习实验普遍存在着零散、不系统的缺憾。为了让同学们在有限的课程实验中更好地得到系统地训练,主线实验教学法将一系列高度系统化的实验练习衔接起来,途径各个阶段性小实验,最后完成终极实验。整个实验流程具有很强的目的性和循序渐进性,各个子项之间环环相扣,承前启后。通过在本科课程VHDL程序设计中近两年来的教学测试,与原来的传统教学方法成效相比,采用主线实验的教学方法能够大大地提高同学们学习的主动性,层层递进的阶段实验使大家一直保持着学习的动力与激情,解决问题式的实验要求又能够培养创新意识。同时,终极实验的完成也带来很强的学习成就感。 展开更多
关键词 超高速集成电路 硬件描述语言 主线实验教学 系统化
在线阅读 下载PDF
VHDL-AMS在控制系统分析与设计中的应用 被引量:1
17
作者 董普松 《现代电子技术》 2008年第17期120-121,126,共3页
硬件描述语言VHDL在现代电子系统设计中应用广泛,但VHDL只能用于设计数字系统。具有混合信号系统描述能力的硬件描述语言VHDL-AMS是目前电子设计技术的新发展,能实现数字系统和模拟系统设计方法的统一,目前仍处于研究阶段。介绍VHDL-AM... 硬件描述语言VHDL在现代电子系统设计中应用广泛,但VHDL只能用于设计数字系统。具有混合信号系统描述能力的硬件描述语言VHDL-AMS是目前电子设计技术的新发展,能实现数字系统和模拟系统设计方法的统一,目前仍处于研究阶段。介绍VHDL-AMS的新特性,通过对PID控制原理进行数学分析,建立PID控制器的VHDL-AMS模型,并进行仿真分析。可以看出,应用VHDL-AMS使得控制系统的建模和仿真分析更加简捷有效,因此具有良好的应用前景。 展开更多
关键词 硬件描述语言 混合信号系统 vhdl—AMS PID
在线阅读 下载PDF
用VHDL设计数字电路
18
作者 洪海丽 王明俊 《现代电子技术》 1999年第6期18-20,共3页
VHDL作为一种电路硬件描述语言,目前正在被越来越多的电子技术设计人员所应用。介绍了VHDL的特点及用以设计数字电路的设计流程和描述方法,并通过一个简单的设计实例说明VHDL对同一电路的不同描述方法。
关键词 vhdl 硬件描述语言 高层设计 EDA 数字电路
在线阅读 下载PDF
阻塞斩波三相交交变频电源的FPGA控制实现 被引量:1
19
作者 朱虹 潘小波 +2 位作者 陈玲 关越 张庆丰 《电力系统保护与控制》 EI CSCD 北大核心 2014年第21期116-123,共8页
变频技术是重要的节能技术,所以针对低频或转速不恒定的节能设备,提出了基于FPGA数字控制的三相交交直接变频电源技术。用VHDL语言对主控芯片FPGA编写程序,其输出的高频SPWM信号经驱动电路后作为电源和负载间开关MOSFET的控制信号。MOS... 变频技术是重要的节能技术,所以针对低频或转速不恒定的节能设备,提出了基于FPGA数字控制的三相交交直接变频电源技术。用VHDL语言对主控芯片FPGA编写程序,其输出的高频SPWM信号经驱动电路后作为电源和负载间开关MOSFET的控制信号。MOSFET周期性地部分阻塞电源不能达到负载来改变输出电压的频率,同时在放行的时区斩波来改变输出电压的幅值。基于Matlab仿真平台,对系统进行了建模和仿真,仿真结果验证了该技术的正确性。最后给出了频率为7.14 Hz和2.63 Hz的实验波形,实验结果证明了该技术的可行性。 展开更多
关键词 交交变频 Field—Programmable Gate Array(FPGA) 斩波 恒压频比 面积等效 占空比 Very—High-Speed Integrated Circuit hardware description language(vhdl)
在线阅读 下载PDF
基于3DES的跳频序列族构造方法的VLSI实现 被引量:1
20
作者 李赞 蔡觉平 +1 位作者 金力军 常义林 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2004年第4期501-504,580,共5页
基于3DES的迭代型分组密码产生的跳频序列具有好的安全性、随机性、均匀性及频率间隔特性等性能指标,利用VHDL语言有限状态机的设计方法,自顶而下进行系统的模块划分,通过状态机的逐层嵌套和模块的相互调用,完成了基于3DES的跳频序列族... 基于3DES的迭代型分组密码产生的跳频序列具有好的安全性、随机性、均匀性及频率间隔特性等性能指标,利用VHDL语言有限状态机的设计方法,自顶而下进行系统的模块划分,通过状态机的逐层嵌套和模块的相互调用,完成了基于3DES的跳频序列族构造方法的VLSI实现.测试结果表明,使用ALTERAFLEX10K20开发的跳频加密芯片在1 5MHz~24MHz的时钟范围内,均能满足2000跳/秒的高速跳频要求,并且具有运算速度快、占用资源少、输入方式灵活等特点,开发出的芯片已应用于高速跳频通信系统中. 展开更多
关键词 分组密码 跳频序列 vhdl(vhsic hardware description language) VLSI(Very Large Scale Integrated circuits)
在线阅读 下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部