期刊文献+
共找到59篇文章
< 1 2 3 >
每页显示 20 50 100
基于龙芯LA132软核处理器的宇航级SoPC设计 被引量:1
1
作者 刘珍妮 安军社 胡婉如 《电讯技术》 北大核心 2024年第5期772-777,共6页
针对现有星载计算机主控系统灵活性差和在空间辐射环境中存在单粒子翻转等问题,设计了一种灵活性强、可靠性高、自主可控的宇航级片上可编程系统(System-on-Programmable-Chip,SoPC)。该系统将龙芯LA132软核处理器应用于航天领域,降低... 针对现有星载计算机主控系统灵活性差和在空间辐射环境中存在单粒子翻转等问题,设计了一种灵活性强、可靠性高、自主可控的宇航级片上可编程系统(System-on-Programmable-Chip,SoPC)。该系统将龙芯LA132软核处理器应用于航天领域,降低了星载计算机主控系统的体积。为系统存储单元设计实现了一种基于矩阵算法的RS(8,4)码,可在无延迟的情况下实现错误检测与纠正功能,增强了系统的可靠性。测试结果表明,该SoPC系统在Xilinx KCU105硬件平台上可实现单周期内对两个错误符号的检测与纠正,满足宇航级安全性与可靠性的需求,为星载计算机主控系统的小型化提供了一种新的解决方案。 展开更多
关键词 星载计算机 片上可编程系统(sopc) 软核处理器 错误检测与纠正(EDAC)
在线阅读 下载PDF
最新的SOPC技术与EDA实验教学 被引量:18
2
作者 韦思健 张驰 +1 位作者 韩文龙 马博坤 《实验技术与管理》 CAS 2006年第1期113-115,共3页
本文以清华大学科教仪器厂开发的TPG-EDA/SOPC教学实验平台为例介绍了传统的EDA(电子设计自动化)实验以及最新的SOPC(基于可编程片系统)技术,基于SOPC技术的系统级设计可以使用RISC(精简指令集)处理器软核,用来支持学生各种不... 本文以清华大学科教仪器厂开发的TPG-EDA/SOPC教学实验平台为例介绍了传统的EDA(电子设计自动化)实验以及最新的SOPC(基于可编程片系统)技术,基于SOPC技术的系统级设计可以使用RISC(精简指令集)处理器软核,用来支持学生各种不同的实验项目。通过使用EDA设计工具,RISC软核处理器的C编泽器以及大量的FPGA(现场可编程门阵列)资源,可以使用或者重复使用IP来完成各种学生感兴趣的实验项目,培养和锻炼学生的系统级设计能力。 展开更多
关键词 系统设计 sopc(基于可编程片系统) 软核处理器 FPGA(现场可编程门阵列)
在线阅读 下载PDF
Avalon总线与SOPC系统架构实例 被引量:24
3
作者 徐宁仪 周祖成 《半导体技术》 CAS CSCD 北大核心 2003年第2期17-20,共4页
介绍了可编程系统集成(SOPC)的基本概念和Avalon总线,着重描述了Avalon总线的内容和操作,利用SOPC Builder搭建了一个SOPC的实例,在Altera的Excalibur Nios开发板上进行了仿真验证。
关键词 AVALON总线 sopc 系统架 嵌入式微处理器 集成电路 可编程系统集成
在线阅读 下载PDF
基于SOPC的LCD控制器IP核的设计与实现 被引量:8
4
作者 王刚 肖铁军 时建雷 《计算机工程与设计》 CSCD 北大核心 2009年第6期1404-1406,1431,共4页
介绍了一种针对LCD控制器IP核的设计方法该方法以Altera的软核处理器Nios Ⅱ为核心,通过对Avalon主端口的使用成功实现了对帧缓存读操作的硬件加速,并且本IP核以参数化概念设计,大大提高了控制器的可复用性。设计生成的LCD控制器IP核可... 介绍了一种针对LCD控制器IP核的设计方法该方法以Altera的软核处理器Nios Ⅱ为核心,通过对Avalon主端口的使用成功实现了对帧缓存读操作的硬件加速,并且本IP核以参数化概念设计,大大提高了控制器的可复用性。设计生成的LCD控制器IP核可以非常容易地添加到SOPC系统中,简化了底层编程人员对LCD屏的操作。实验结果表明,该设计具有较强的实用性和通用性。 展开更多
关键词 可编程片上系统 LCD控制器 IP核 Avalon主端口 参数化
在线阅读 下载PDF
基于SOPC的宽幅喷墨打印机控制系统 被引量:6
5
作者 廖强 文荣 +2 位作者 夏洋 延威 罗建 《计算机工程》 CAS CSCD 北大核心 2009年第19期260-262,265,共4页
针对宽幅喷墨打印机大量图像数据的传输和处理、系统运动控制器的复杂算法实现及产品后续的升级开发等问题,采用Nios II嵌入式软核处理器为核心,通过添加外围相应的存储、通信及控制模块,设计基于可编程片上系统的宽幅喷墨打印机控制系... 针对宽幅喷墨打印机大量图像数据的传输和处理、系统运动控制器的复杂算法实现及产品后续的升级开发等问题,采用Nios II嵌入式软核处理器为核心,通过添加外围相应的存储、通信及控制模块,设计基于可编程片上系统的宽幅喷墨打印机控制系统。实验结果表明,该系统集成度高、对大量图像数据的传输和处理速度快、工作可靠性好。 展开更多
关键词 宽幅喷墨打印机 控制系统 可编程片上系统
在线阅读 下载PDF
基于SOPC的复合式生理信号检测系统设计 被引量:7
6
作者 钟维 黄启俊 +2 位作者 常胜 孙尽尧 王豪 《传感技术学报》 CAS CSCD 北大核心 2014年第4期446-451,共6页
设计完成了一种多生物电信号采集能力并能完成生物电信号模式识别和辅助诊断的复合式生物电信号检测系统。系统通过具备双通道的低噪声高共模抑制比的前置采集放大电路,可实现心电信号和表面肌电信号两种体表生物电信号的检测。通过FPG... 设计完成了一种多生物电信号采集能力并能完成生物电信号模式识别和辅助诊断的复合式生物电信号检测系统。系统通过具备双通道的低噪声高共模抑制比的前置采集放大电路,可实现心电信号和表面肌电信号两种体表生物电信号的检测。通过FPGA硬件化实现的小波分解模块和在NiosⅡ软核中实现的FFT和BP神经网络算法,可以完成对采集到的心电信号心率监测、QRS波群的检测和ST段形态识别反馈监护者的健康信息;并通过提取表面肌电信号活跃段数据和时频域参数为运动性肌肉疲劳评估提供参考。系统通过LCD屏、音频输出和SD卡存储能够完成对信号实时波形和监护参数显示、报警输出和长时间监护数据的存储。 展开更多
关键词 片上可编程系统 表面肌电信号 心电信号 小波分析 BP神经网络 ST段形态识别
在线阅读 下载PDF
基于SOPC技术的视频点播系统设计 被引量:5
7
作者 王建国 洪胜峰 +1 位作者 綦声波 吴书铭 《计算机工程》 CAS CSCD 北大核心 2007年第22期277-279,282,共4页
提出一种以Altera公司高性能的FPGA芯片为平台,利用SOPC技术和双Nios II处理器设计实现16终端视频点播系统的方法。阐述了在可编程逻辑设计中使用"乒乓操作"实现高速数据传输的设计思想与实现方法。介绍多CPU系统中各CPU之间... 提出一种以Altera公司高性能的FPGA芯片为平台,利用SOPC技术和双Nios II处理器设计实现16终端视频点播系统的方法。阐述了在可编程逻辑设计中使用"乒乓操作"实现高速数据传输的设计思想与实现方法。介绍多CPU系统中各CPU之间同步通信技术的设计方法。 展开更多
关键词 可编程片上系统技术 视频点播 NIOSII软核处理器 双处理器系统
在线阅读 下载PDF
基于SOPC的扩频接收机设计与实现 被引量:3
8
作者 魏敬法 胡永辉 李滚 《计算机工程》 CAS CSCD 北大核心 2009年第18期224-226,共3页
采用FPGA+DSP模式实现的扩频接收机存在开发周期长、实现难度大等缺点。针对该问题,基于可编程片上系统,利用FPGA内的嵌入式软核NiosⅡ代替DSP处理器和通用控制器,在单片FPGA内实现整个BD/GLONASS组合导航定位接收机。阐述匹配滤波器、... 采用FPGA+DSP模式实现的扩频接收机存在开发周期长、实现难度大等缺点。针对该问题,基于可编程片上系统,利用FPGA内的嵌入式软核NiosⅡ代替DSP处理器和通用控制器,在单片FPGA内实现整个BD/GLONASS组合导航定位接收机。阐述匹配滤波器、相关器、载波跟踪环和码跟踪环的算法理论与实现方法。在24h内的静态定位结果表明,该接收机的定位精度满足要求。 展开更多
关键词 导航 BD/GLONASS接收机 可编程片上系统 嵌入式软核NiosⅡ
在线阅读 下载PDF
基于SOPC的说话人识别算法的实现与优化 被引量:3
9
作者 何伟 徐阳 张玲 《计算机应用》 CSCD 北大核心 2012年第5期1463-1466,共4页
利用可编程片上系统(SOPC)灵活的可编程性和现场可编程门阵列(FPGA)强大的并行处理能力,在FPGA上实现说话人识别算法,并从识别速度和识别精度两个方面对系统进行优化。研究了说话人识别算法的原理,针对其特点构建了SOPC系统,用乒乓操作... 利用可编程片上系统(SOPC)灵活的可编程性和现场可编程门阵列(FPGA)强大的并行处理能力,在FPGA上实现说话人识别算法,并从识别速度和识别精度两个方面对系统进行优化。研究了说话人识别算法的原理,针对其特点构建了SOPC系统,用乒乓操作实现语音采集和处理,利用FPGA的硬件实现算法中较为耗时的模块,提高了识别速度,同时又利用遗传算法来生成模板码书,提高了识别精度。最终,实现对说话人身份进行识别的功能,系统具有较高的实时性和识别精度。 展开更多
关键词 可编程片上系统 现场可编程门阵列 说话人识别 乒乓操作 遗传算法
在线阅读 下载PDF
基于SoPC的微小卫星姿轨控计算机设计与实现 被引量:3
10
作者 康国华 夏青 成婧 《南京航空航天大学学报》 EI CAS CSCD 北大核心 2013年第6期763-768,共6页
为满足微小卫星对姿轨控计算机高性能、低功耗以及丰富的外设接口的要求,采用Cyclone IV FPGA芯片设计了姿轨控计算机,并且通过硬件编程实现外设接口控制器IP核,并将其集成到现场可编程门阵列(Field programmable gate array,FPGA)中,... 为满足微小卫星对姿轨控计算机高性能、低功耗以及丰富的外设接口的要求,采用Cyclone IV FPGA芯片设计了姿轨控计算机,并且通过硬件编程实现外设接口控制器IP核,并将其集成到现场可编程门阵列(Field programmable gate array,FPGA)中,提高系统集成度。此外,使用可编程片上系统(System on programmable chip,SoPC)技术在FPGA中实现了硬浮点运算,加快了NiosII软核处理浮点运算的速度。实测表明,采用Cyclone IV FPGA设计的姿轨控计算机具有功耗低、运算速度快以及接口丰富等特点,能够满足微小卫星对姿轨控计算机的要求。 展开更多
关键词 微小卫星 姿轨控计算机 现场可编程门阵列(FPGA) 可编程片上系统(sopc) 硬浮点运算
在线阅读 下载PDF
基于SOPC的三相电参数采集系统设计 被引量:2
11
作者 徐植坚 罗旗舞 +1 位作者 罗志坤 黎福海 《计算机工程》 CAS CSCD 北大核心 2011年第19期224-226,共3页
现有电网企业在线校表系统的操作流程较繁琐。为此,设计一种基于可编程片上系统的三相电参数采集系统。该系统以现场可编程门阵列器件XC3S1600E为核心,选用三相电信号采集芯片AD7656进行高精度同步采样,扩充大容量DDR SDRAM作为系统运... 现有电网企业在线校表系统的操作流程较繁琐。为此,设计一种基于可编程片上系统的三相电参数采集系统。该系统以现场可编程门阵列器件XC3S1600E为核心,选用三相电信号采集芯片AD7656进行高精度同步采样,扩充大容量DDR SDRAM作为系统运算缓存,内置媒体访问控制器建立以太网通信链路,配置MicroBlaze处理器管理各模块,并提供配套软件。测试结果证明,该系统各项性能指标均符合要求,且运行稳定。 展开更多
关键词 高精度数据采集 现场可编程门阵列 MICROBLAZE处理器 处理器本地总线 可编程片上系统
在线阅读 下载PDF
基于SOPC的DDS信号源的实现 被引量:3
12
作者 郭书军 谢定华 王玉花 《电讯技术》 2005年第5期69-71,共3页
本文介绍了直接数字频率合成(DDS)的工作原理以及基于可编程片上系统(SOPC)实现DDS信号源。设计的DDS信号源以Cyclone器件为核心,用嵌入在FPGA中的N ios软核CPU作为控制来实现频率、相位和幅度的数字预制和步进,利用FPGA的RAM位放置正... 本文介绍了直接数字频率合成(DDS)的工作原理以及基于可编程片上系统(SOPC)实现DDS信号源。设计的DDS信号源以Cyclone器件为核心,用嵌入在FPGA中的N ios软核CPU作为控制来实现频率、相位和幅度的数字预制和步进,利用FPGA的RAM位放置正弦查找表,同时利用FPGA的逻辑单元实现相位累加等其它数字逻辑功能。实现了两路相位完全正交的DDS信号源。 展开更多
关键词 可编程片上系统 直接数字频率合成 现场可编程门阵列
在线阅读 下载PDF
基于SOPC的SCSI应用系统设计方法的研究 被引量:1
13
作者 高昆 徐海峥 潘龙法 《小型微型计算机系统》 CSCD 北大核心 2005年第9期1582-1586,共5页
在分析了SCSI应用系统结构和常规设计方法的基础上,提出了一种基于可编程片上系统和处理器软核技术的SCSI应用系统的设计方案.其中应用系统控制核心选用了基于NIOS软核的微处理器,将SCSI控制单元的外部主机处理器,DMA数据通道控制和数... 在分析了SCSI应用系统结构和常规设计方法的基础上,提出了一种基于可编程片上系统和处理器软核技术的SCSI应用系统的设计方案.其中应用系统控制核心选用了基于NIOS软核的微处理器,将SCSI控制单元的外部主机处理器,DMA数据通道控制和数据缓存控制逻辑等集成在1片FPGA上实现,在能充分利用逻辑器件资源的同时,使得设计更紧凑、灵活、高速和可靠. 展开更多
关键词 可编程片上系统 SCSI NIOS FPGA
在线阅读 下载PDF
基于SOPC的嵌入式WTB网络控制节点机的研制 被引量:4
14
作者 王建芳 夏清国 《计算机工程》 CAS CSCD 北大核心 2007年第22期266-268,共3页
探讨一种基于可编程片上系统的嵌入式绞线式列车总线(WTB)网络控制节点机的研制方案。该方案采用FPGA作为核心器件,将Altera的NisoII软核处理器与WTB控制逻辑集成在单片FPGA内,取代了原来的工控节点机和控制部件相组成的方案。减小了产... 探讨一种基于可编程片上系统的嵌入式绞线式列车总线(WTB)网络控制节点机的研制方案。该方案采用FPGA作为核心器件,将Altera的NisoII软核处理器与WTB控制逻辑集成在单片FPGA内,取代了原来的工控节点机和控制部件相组成的方案。减小了产品的体积和重量,降低了硬件开发成本。该文给出了系统的总体设计方案,并分析了测试结果。 展开更多
关键词 可编程片上系统 NIOSII软核处理器 绞线式列车总线 介质附件单元 FPGA
在线阅读 下载PDF
基于SOPC及图形加速引擎的座舱显示系统 被引量:1
15
作者 胡小龙 李列文 周俊明 《计算机工程》 CAS CSCD 北大核心 2009年第21期231-234,共4页
提出一种基于可编程片上系统和图形加速引擎的飞机座舱综合显示系统设计方案。为避免图形加速引擎直接对帧存储器进行零碎操作导致的存储器操作瓶颈,引入图形缓存机制。根据图形像素的存储特点提出"远区域优先"图形缓存页面... 提出一种基于可编程片上系统和图形加速引擎的飞机座舱综合显示系统设计方案。为避免图形加速引擎直接对帧存储器进行零碎操作导致的存储器操作瓶颈,引入图形缓存机制。根据图形像素的存储特点提出"远区域优先"图形缓存页面淘汰算法。对汉字及自定义位图等操作采取软硬件结合的方式达到系统性能和资源利用的平衡,利用硬件锁保证帧存储器一致性。通过对模块进行波形仿真实现系统级仿真结果的可视化验证。 展开更多
关键词 可编程片上系统 图形加速 现场可编程门阵列
在线阅读 下载PDF
以SOPC为基的激光测距系统的设计与实现 被引量:2
16
作者 任全会 马蕾 《现代制造工程》 CSCD 北大核心 2012年第10期125-128,72,共5页
介绍了一种以可编程片上系统(SOPC)技术为基的高精度激光测距系统的实现方法,以SOPC作为激光测距系统的信号处理和控制的核心,该系统能够在一次测量中对同一方向上多个目标进行高精度测距。系统设计方法是基于一种系统级电路,通过Quartu... 介绍了一种以可编程片上系统(SOPC)技术为基的高精度激光测距系统的实现方法,以SOPC作为激光测距系统的信号处理和控制的核心,该系统能够在一次测量中对同一方向上多个目标进行高精度测距。系统设计方法是基于一种系统级电路,通过QuartusⅡ开发工具和SOPC Builder子系统实现对此系统的定制。通过系统内部32位定时器实现多个回波的捕获。与传统的测距系统相比具有可同时完成多目标测量、高速数据采集、实时数据传输、集成度高、可靠性强,以及测量误差小的优点,是一种应用很好的激光测距系统。 展开更多
关键词 可编程片上系统 激光测距 信号处理
在线阅读 下载PDF
基于SOPC的微型无人机飞行控制系统设计 被引量:3
17
作者 宋宇 宋隽炜 《传感器与微系统》 CSCD 2016年第9期101-103,共3页
针对无人机(UAV)飞控系统的发展要求,提出了一种基于可编程片上系统(SOPC)技术的设计方案,自顶向下地利用软硬件协同设计方法实现整个过程的设计。主控芯片采用Cyclone II系列的EP2C8Q208C8N,进而设计系统的外围电路;借助NIOS II软件写... 针对无人机(UAV)飞控系统的发展要求,提出了一种基于可编程片上系统(SOPC)技术的设计方案,自顶向下地利用软硬件协同设计方法实现整个过程的设计。主控芯片采用Cyclone II系列的EP2C8Q208C8N,进而设计系统的外围电路;借助NIOS II软件写入程序实现对无人机的控制。与传统的无人机控制系统相比,该系统适应了集成度高、功耗低、体积小的发展要求。悬停试飞,机体晃动小,且在外界干扰时能自动调整姿态,保持稳定飞行,具有较快的响应速度。 展开更多
关键词 可编程片上系统 飞行控制系统 微型无人机
在线阅读 下载PDF
基于SOPC的核磁共振可编程脉冲源设计
18
作者 张庆顺 张亚坤 王文理 《核电子学与探测技术》 CAS CSCD 北大核心 2012年第2期218-223,共6页
研究了基于SOPC(可编程片上系统)技术的脉冲核磁共振(Nuclear Magnetic Resonance,以下简称NMR)设备中脉冲源的设计,充分利用了NiosⅡ软核处理器的强大处理能力以及FPGA设计的灵活性,构建了SOPC系统,阐述了系统总体设计方案,重点介绍了F... 研究了基于SOPC(可编程片上系统)技术的脉冲核磁共振(Nuclear Magnetic Resonance,以下简称NMR)设备中脉冲源的设计,充分利用了NiosⅡ软核处理器的强大处理能力以及FPGA设计的灵活性,构建了SOPC系统,阐述了系统总体设计方案,重点介绍了FPGA中可编程多脉冲产生逻辑组件的设计,给出了部分实现程序及任务逻辑仿真波形,最后在示波器上显示出清晰、稳定、质量好的多脉冲输出波形,有较高的应用价值。系统软硬件易于修改和升级,可满足不同应用场合对脉冲核磁共振中脉冲序列的各种要求。 展开更多
关键词 sopc(可编程片上系统) NiosⅡ 可编程多脉冲产生逻辑 脉冲序列
在线阅读 下载PDF
基于SOPC的视频采集处理系统设计
19
作者 赵擎天 尉广军 姚义 《现代防御技术》 北大核心 2011年第6期152-156,162,共6页
针对某型导弹指令检测系统的需求,设计了基于SOPC(system on a programmable chip)的视频采集处理系统。本系统通过装备预留的视频采集口进行视频采集,然后对采集到的视频进行弹标的提取,并进行视频压缩存储以便实现视频的回放。重点介... 针对某型导弹指令检测系统的需求,设计了基于SOPC(system on a programmable chip)的视频采集处理系统。本系统通过装备预留的视频采集口进行视频采集,然后对采集到的视频进行弹标的提取,并进行视频压缩存储以便实现视频的回放。重点介绍了基于SOPC的视频采集系统设计方案和图像预处理算法的FPGA实现。经过仿真分析,设计的系统可以实现视频采集功能,并能够实时地提取弹标。 展开更多
关键词 片上可编程系统(sopc) 视频采集 中值滤波 图像锐化
在线阅读 下载PDF
基于开源处理器的传感器节点SOPC设计
20
作者 张盛 张国勇 鄢傲 《传感器与微系统》 CSCD 2016年第3期111-114,共4页
采用软硬件协同设计的方法,基于开源处理器OpenRISC1200设计一种面向无线HART网络应用的传感器节点可编程片上系统(SOPC),实现节点任务处理等基本功能。整个硬件系统首先进行功能仿真,然后使用ISE工具综合、评估了整体性能,最后下载到F... 采用软硬件协同设计的方法,基于开源处理器OpenRISC1200设计一种面向无线HART网络应用的传感器节点可编程片上系统(SOPC),实现节点任务处理等基本功能。整个硬件系统首先进行功能仿真,然后使用ISE工具综合、评估了整体性能,最后下载到FPGA中进行软件开发与验证。针对实际应用,移植了实时操作系统RAW-OS和无线HART协议栈,编写相应的程序完成测试,结果表明:所设计的节点片上系统(SOC)功能稳定可靠。 展开更多
关键词 软硬件协同设计 开源处理器 可编程片上系统 RAW-OS 无线HART
在线阅读 下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部