期刊文献+
共找到32篇文章
< 1 2 >
每页显示 20 50 100
基于Verilog HDL的DDR2 SDRAM控制器设计 被引量:4
1
作者 周亮 王娟 +2 位作者 胡畅华 杨明武 高挺挺 《合肥工业大学学报(自然科学版)》 CAS CSCD 北大核心 2010年第8期1253-1256,共4页
文章对适用DDR2 SDRAM控制器的结构、接口和时序进行了深入研究与分析,总结出一些控制器的关键技术特性,然后采用了自顶向下(TOP-DOWN)的设计方法,用Verilog硬件描述语言实现控制器,随后在Modelsi m6.1上通过软件功能仿真,用Synopsys公... 文章对适用DDR2 SDRAM控制器的结构、接口和时序进行了深入研究与分析,总结出一些控制器的关键技术特性,然后采用了自顶向下(TOP-DOWN)的设计方法,用Verilog硬件描述语言实现控制器,随后在Modelsi m6.1上通过软件功能仿真,用Synopsys公司的DC进行综合,通过Altera公司的FPGA进行硬件验证,结果表明控制器能完全胜任对DDR2 SDRAM的控制。 展开更多
关键词 DDR2 sdram 控制器 verilog hdl fpga
在线阅读 下载PDF
基于FPGA的DDR3 SDRAM控制器设计 被引量:10
2
作者 黄姣英 赵如豪 +1 位作者 王琪 高成 《现代电子技术》 2022年第22期68-74,共7页
存储器控制器技术研究对于大幅降低处理器访问存储器带来的时间延迟、缓解“存储墙”问题有着十分重要的意义,常规的依赖MIG IP核设计的存储器控制器难以进行访存延迟的测试。文中选取MT41K128M16JT型号DDR3 SDRAM,基于FPGA设计DDR3 SD... 存储器控制器技术研究对于大幅降低处理器访问存储器带来的时间延迟、缓解“存储墙”问题有着十分重要的意义,常规的依赖MIG IP核设计的存储器控制器难以进行访存延迟的测试。文中选取MT41K128M16JT型号DDR3 SDRAM,基于FPGA设计DDR3 SDRAM控制器的控制模块。首先研究DDR3 SDRAM的工作原理及状态转换图;接着将控制模块划分为初始化模块、刷新模块、状态产生模块、状态控制模块四部分,使用Verilog语言进行RTL级代码实现,找到关键的时序延迟接口;最后在ModelSim中完成DDR3 SDRAM控制器控制模块的仿真。仿真结果表明,初始化、刷新等模块的输出波形满足设计的时序要求,写入的数据与读出的数据一致,可有效实现对DDR3 SDRAM初始化、刷新、写、读功能的控制。DDR3 SDRAM控制器底层代码的编写为访存延迟的测试提供了可能。 展开更多
关键词 控制器设计 DDR3 sdram 访存延迟 仿真测试 fpga verilog hdl
在线阅读 下载PDF
基于FPGA的SDRAM控制器设计方案 被引量:25
3
作者 侯宏录 张文芳 《兵工自动化》 2012年第2期57-60,共4页
针对高速实时图像采集系统中数据量大需要缓存的问题,提出一种基于FPGA的SDRAM控制器设计方案。在分析SDRAM基本操作原理的基础上,通过引入状态机和仲裁机制,利用Verilog语言在QuartusII的开发环境中进行设计输入与仿真验证,实现了高速... 针对高速实时图像采集系统中数据量大需要缓存的问题,提出一种基于FPGA的SDRAM控制器设计方案。在分析SDRAM基本操作原理的基础上,通过引入状态机和仲裁机制,利用Verilog语言在QuartusII的开发环境中进行设计输入与仿真验证,实现了高速数据的缓存和传输。详细介绍各模块的具体设计方法以及整体设计的实现过程。实验测试结果表明:该控制器设计灵活、工作稳定可靠,成本低廉,可作为IP核应用于不同SOC的高速缓存系统中。 展开更多
关键词 控制器:sdram fpga verilog
在线阅读 下载PDF
数据采集系统中SDRAM控制器的FPGA设计 被引量:6
4
作者 雷能芳 《电子设计工程》 2017年第15期137-140,共4页
针对SDRAM时序控制复杂等设计难点,提出了一种基于现场可编程门阵列(FPGA)设计SDRAM控制器的方法。使用状态机的设计思想,采用Verilog硬件描述语言对时序控制程序进行了设计。通过Modelsim SE 6.0开发平台进行了时序仿真,得到的SDRAM读... 针对SDRAM时序控制复杂等设计难点,提出了一种基于现场可编程门阵列(FPGA)设计SDRAM控制器的方法。使用状态机的设计思想,采用Verilog硬件描述语言对时序控制程序进行了设计。通过Modelsim SE 6.0开发平台进行了时序仿真,得到的SDRAM读写仿真波形图时序合理、逻辑正确。 展开更多
关键词 sdram控制器 状态机 verilog硬件描述语言 时序仿真
在线阅读 下载PDF
基于FPGA的SDRAM控制器的设计 被引量:2
5
作者 任兴晖 陈永超 +1 位作者 石浩 刘子敬 《电子质量》 2014年第1期11-15,共5页
在了解SDRAM的基本原理后,以硬件描述语言Verilog在Quartus II的软件中进行电路设计与仿真验证,实现了高速数据的缓存和传输。FPGA(即现场可编程逻辑门阵列)具有速度快、低成本、低功耗、调试简单等优点。该文介绍了一种基于FPGA的SDRA... 在了解SDRAM的基本原理后,以硬件描述语言Verilog在Quartus II的软件中进行电路设计与仿真验证,实现了高速数据的缓存和传输。FPGA(即现场可编程逻辑门阵列)具有速度快、低成本、低功耗、调试简单等优点。该文介绍了一种基于FPGA的SDRAM控制器各模块的详细设计和实现过程,该控制器设计灵活、工作稳定可靠、成本低廉,可以实现SDRAM的方便控制。 展开更多
关键词 fpga sdram控制器 verilog
在线阅读 下载PDF
基于FPGA的DDR3 SDRAM高速图像数据采集方法 被引量:17
6
作者 隋旭阳 赖文娟 李健 《兵器装备工程学报》 CAS 北大核心 2018年第5期108-111,共4页
为满足高分辨率、高帧频图像处理领域对高速、实时数据采集与缓存的需求,结合Xilinx提供的MIG_v1.9 IP核,利用Verilog HDL语言,设计了DDR3 SDRAM控制器;引入读、写FIFO和读写逻辑控制模块,优化了接口封装;提出了一种基于DDR3 SDRAM存储... 为满足高分辨率、高帧频图像处理领域对高速、实时数据采集与缓存的需求,结合Xilinx提供的MIG_v1.9 IP核,利用Verilog HDL语言,设计了DDR3 SDRAM控制器;引入读、写FIFO和读写逻辑控制模块,优化了接口封装;提出了一种基于DDR3 SDRAM存储地址的读写控制方法,并在Kintex-7 FPGA上实现了多种分辨率的高速图像数据的采集与显示;系统测试表明:该方法可满足高速、大容量、实时数据的缓存要求,充分发挥了DDR3存储的灵活性。该方法可为多路视频源的图像存储提供参考。 展开更多
关键词 fpga DDR3sdram 用户接口 数据采集 veriloghdl语言 XILINX
在线阅读 下载PDF
一种SDRAM控制器的设计电路 被引量:2
7
作者 黄海生 党成 +1 位作者 李鑫 叶小艳 《现代电子技术》 2022年第4期35-38,共4页
针对以太网映射器芯片中以太网链路和HDLC链路之间存在不同速率数据链路通信的相互转换问题,文中提出一种SDRAM控制器的设计方案并采用Verilog HDL来实现。在该设计电路中,仲裁器处理以太网链路和HDLC链路与SDRAM之间的数据传送请求,以... 针对以太网映射器芯片中以太网链路和HDLC链路之间存在不同速率数据链路通信的相互转换问题,文中提出一种SDRAM控制器的设计方案并采用Verilog HDL来实现。在该设计电路中,仲裁器处理以太网链路和HDLC链路与SDRAM之间的数据传送请求,以太网模块将接收到的数据写入IN_FIFO缓冲区,仲裁器负责将IN_FIFO中的数据导入SDRAM。在约定信息速率(CIR)控制器的作用下,仲裁器将SDRAM中的数据写入OUT_FIFO缓冲区,HDLC模块将OUT_FIFO中的数据读出。采用双缓存模块的设计对写入与读出的数据进行缓存,既可减少资源消耗又能够提高SDRAM的读写速率;同时增设CIR控制器来控制从SDRAM中读出的以太网数据是否采用规定的速率。结果表明,文中设计的电路输入数据与输出数据完全一致,能够很好地解决不同数据链路在进行数据交互时的吞吐量差异问题。 展开更多
关键词 以太网映射器 链路通信 sdram控制器 verilog hdl 约定信息速率 双缓存 以太网数据 吞吐量差异
在线阅读 下载PDF
基于Verilog HDL语言的CAN总线控制器设计及验证 被引量:6
8
作者 许莉娅 段帅君 李传南 《现代电子技术》 2012年第10期43-46,共4页
在此利用Verilog HDL设计了一款CAN总线控制器,首先根据协议把整个CAN总线控制器划分为接口逻辑管理、寄存器逻辑和CAN核心模块3个模块,然后用Verilog HDL硬件描述语言设计了各个功能模块,并使用Modelsim软件对各个模块的功能进行了仿真... 在此利用Verilog HDL设计了一款CAN总线控制器,首先根据协议把整个CAN总线控制器划分为接口逻辑管理、寄存器逻辑和CAN核心模块3个模块,然后用Verilog HDL硬件描述语言设计了各个功能模块,并使用Modelsim软件对各个模块的功能进行了仿真,最后使用FPGA芯片对设计的CAN总线控制器验证,并连接了一个包含该FPGA CAN总线控制器的4节点CAN总线网络。测试结果表明所设计的CAN总线控制器能够完成设定的功能。 展开更多
关键词 CAN总线 控制器 fpga verilog hdl
在线阅读 下载PDF
基于Verilog HDL语言的全自动洗衣机控制器的设计与仿真
9
作者 陈飞云 《应用技术学报》 2017年第3期257-261,共5页
介绍了基于Verilog HDL语言的全自动洗衣机控制系统的设计与仿真.分析洗衣机每个洗衣步骤,抽象出加水、洗涤、漂洗、甩干等状态,建立有限状态机,并确定状态机的状态转换条件和输入输出信号;利用Verilog HDL硬件描述语言进行模块代码开... 介绍了基于Verilog HDL语言的全自动洗衣机控制系统的设计与仿真.分析洗衣机每个洗衣步骤,抽象出加水、洗涤、漂洗、甩干等状态,建立有限状态机,并确定状态机的状态转换条件和输入输出信号;利用Verilog HDL硬件描述语言进行模块代码开发设计;通过QuartersⅡ软件和Modelsim软件进行编译和仿真,产生相应的仿真波形,以直观的形式辅佐结论.利用现场可编程门阵列(Field Programmable Gate Array,FPGA)教学实验箱进行功能验证,结果证明所设计的洗衣机控制器能够实现洗衣过程的自动控制,具有很强的实用性. 展开更多
关键词 洗衣机控制系统 verilog hdl语言 有限状态机 现场可编程门阵列
在线阅读 下载PDF
基于FPGA的测试控制板卡的设计与实现 被引量:10
10
作者 胡敦利 肖力 尤文艳 《电子技术应用》 北大核心 2012年第1期70-72,76,共4页
设计了一种以FPGA作为中心控制器件,配以多路模拟信号采集与输出通道和多路数字信号输入输出通道,具有RS-232和RS-422串口通信功能的测试控制板卡。在Quartus II7.2编程平台下,编辑了数据采集、处理和控制以及通信的硬件描述语言程序。... 设计了一种以FPGA作为中心控制器件,配以多路模拟信号采集与输出通道和多路数字信号输入输出通道,具有RS-232和RS-422串口通信功能的测试控制板卡。在Quartus II7.2编程平台下,编辑了数据采集、处理和控制以及通信的硬件描述语言程序。经应用测试,满足二维平台系统的技术要求,具有良好的稳定性和可升级性。 展开更多
关键词 测试控制 fpga 并行控制 AD7891 verilog hdl
在线阅读 下载PDF
基于FPGA的通用液晶显示控制器的设计和实现 被引量:20
11
作者 王鸣浩 吴小霞 《液晶与显示》 CAS CSCD 北大核心 2012年第1期87-92,共6页
基于FPGA研究了液晶显示的驱动方法,参照液晶显示的逻辑和时序标准设计了可选择分辨率的通用液晶驱动,用Verilog硬件描述语言编写了通用液晶显示驱动控制器,可以实现不同分辨率的清晰动态显示,在不需要修改核心代码的情况下,普遍适用于... 基于FPGA研究了液晶显示的驱动方法,参照液晶显示的逻辑和时序标准设计了可选择分辨率的通用液晶驱动,用Verilog硬件描述语言编写了通用液晶显示驱动控制器,可以实现不同分辨率的清晰动态显示,在不需要修改核心代码的情况下,普遍适用于多种分辨率图像切换显示。经实验验证,该通用液晶显示控制器占用资源少,能够满足液晶显示时序控制的要求;通用性好,可移植性强,在系统外扩高速存储设备后即可作为嵌入式系统的一部分驱动标准高分辨率液晶显示器。 展开更多
关键词 液晶显示 fpga verilog-hdl LCD控制器
在线阅读 下载PDF
基于FPGA的TFT-LCD控制器的设计和实现 被引量:8
12
作者 苏维嘉 张澎 《液晶与显示》 CAS CSCD 北大核心 2010年第1期75-78,共4页
在Verilog HDL设计的行、场扫描时序基础上,设计并实现了基于FPGA的TFT-LCD控制器。该控制器在修改行、场扫描时序后可以驱动不同分辨率的TFT-LCD,具有很好的移植性。
关键词 fpga TFT-LCD控制器 verilog hdl
在线阅读 下载PDF
基于FPGA的以太网MAC控制器的设计与实现 被引量:6
13
作者 丁世勇 谭文文 李桂英 《电子设计工程》 2011年第21期163-165,169,共4页
介绍了基于FPGA的以太网MAC控制器的设计,主要实现了半双工模式下CSMA/CD协议、全双工模式下Pause帧的收发,以及对物理层芯片中寄存器的读写访问。设计采用Verilog硬件描述语,按照自顶向下的设计流程描述了以太网的主要功能模块,该控制... 介绍了基于FPGA的以太网MAC控制器的设计,主要实现了半双工模式下CSMA/CD协议、全双工模式下Pause帧的收发,以及对物理层芯片中寄存器的读写访问。设计采用Verilog硬件描述语,按照自顶向下的设计流程描述了以太网的主要功能模块,该控制器通过Modelsim进行了仿真并进行了FPGA板级验证,验证其能够满足802.3标准的要求。 展开更多
关键词 以太网 fpga verilog hdl MODELSIM MAC控制器
在线阅读 下载PDF
基于FPGA的多轴控制器设计 被引量:2
14
作者 陈光静 郭力振 陈明贵 《电子设计工程》 2013年第6期148-151,共4页
介绍了一种基于FPGA的多轴控制器,控制器主要由ARM7(LPC2214)和FPGA(EP2C5T144C8)及其外围电路组成,用于同时控制多路电机的运动。利用Verilog HDL硬件描述语言在FPGA中实现了电机控制逻辑,主要包括脉冲控制信号产生、加减速控制、编码... 介绍了一种基于FPGA的多轴控制器,控制器主要由ARM7(LPC2214)和FPGA(EP2C5T144C8)及其外围电路组成,用于同时控制多路电机的运动。利用Verilog HDL硬件描述语言在FPGA中实现了电机控制逻辑,主要包括脉冲控制信号产生、加减速控制、编码器反馈信号的辨向和细分、绝对位移记录、限位信号保护逻辑等。论文中给出了FPGA内部一些核心逻辑单元的实现,并利用QuartusⅡ、Modelsim SE软件对关键逻辑及时序进行了仿真。实际使用表明该控制器可以很好控制多轴电机的运动,并且能够实现高精度地位置控制。 展开更多
关键词 verilog hdl fpga 多轴控制器 编码器 四细分
在线阅读 下载PDF
基于IP的异步通信接口UART设计及其FPGA实现方法 被引量:5
15
作者 刘源 李萌 +2 位作者 谢通 董利民 吴武臣 《电子工程师》 2005年第3期66-68,共3页
 介绍了基于IP模块的异步通信接口UART(通用异步接收发送设备 )设计以及在FP GA(现场可编程门阵列 )上实现的设计流程,包括UART模块的Verilog源代码设计,以及多种EDA(电子设计自动化)软件的使用:利用Debussy对源代码进行了调试,分析了...  介绍了基于IP模块的异步通信接口UART(通用异步接收发送设备 )设计以及在FP GA(现场可编程门阵列 )上实现的设计流程,包括UART模块的Verilog源代码设计,以及多种EDA(电子设计自动化)软件的使用:利用Debussy对源代码进行了调试,分析了设计的组织结构,利用ModelSimSE5. 8对设计进行了仿真,利用SynplifyPro7. 2进行了综合,利用ProjectNavigator对设计进行了布局布线,并完成了时序仿真,最后在Xilinx的SPARTANⅡE芯片上下载实现,经验证符合设计要求。 展开更多
关键词 UART fpga verilog hdl 仿真 布局布线
在线阅读 下载PDF
基于FPGA的温度控制系统设计与实现 被引量:5
16
作者 王春侠 聂翔 《陕西理工学院学报(自然科学版)》 2011年第2期15-19,共5页
基于FPGA与温度传感器DS18B20设计实现了单回路水箱温度PID控制系统。软件主要包括PID控制算法及PWM波产生模块、DS18B20驱动模块、数码管显示驱动模块等3个模块。仿真结果验证了设计的正确性。实验结果表明,系统输出温度达到微小超调... 基于FPGA与温度传感器DS18B20设计实现了单回路水箱温度PID控制系统。软件主要包括PID控制算法及PWM波产生模块、DS18B20驱动模块、数码管显示驱动模块等3个模块。仿真结果验证了设计的正确性。实验结果表明,系统输出温度达到微小超调的稳定控制要求,体现了该设计方法的有效性和实用性。 展开更多
关键词 fpga verilog hdl PID控制 DS18B20 测温
在线阅读 下载PDF
基于FPGA与MCU的一种接口设计 被引量:2
17
作者 李娇龙 田正凯 唐桢 《电子质量》 2011年第11期26-27,34,共3页
因脉冲幅度分析器研发的需要,设计了该系统接口总线,它具有高速、高效率以及接口电路简单、实用性强的特点。具体利用C8051F340单片机,通过该接口总线实现对A3P250 FPGA内部RAM的读写,其寻址范围0~255。其中,FPGA设计采用VerilogHDL语... 因脉冲幅度分析器研发的需要,设计了该系统接口总线,它具有高速、高效率以及接口电路简单、实用性强的特点。具体利用C8051F340单片机,通过该接口总线实现对A3P250 FPGA内部RAM的读写,其寻址范围0~255。其中,FPGA设计采用VerilogHDL语言,而单片机设计由C语言完成。经过仿真、下载调试,实际应用,验证了该设计方案的可行性及实用性。 展开更多
关键词 fpga 单片机 接口设计 veriloghdl
在线阅读 下载PDF
BTT导弹神经网络直接逆控制算法的FPGA实现研究
18
作者 马建伟 王志鹏 刘忠 《航天控制》 CSCD 北大核心 2011年第3期13-18,共6页
针对BTT导弹控制系统中导弹模型的非线性和强耦合的特点,应用逆系统和神经网络相结合的方法建立了导弹的逆模型。并以俯仰通道为例,设计了逆控制算法的BP神经网络结构,采用VerilogHDL编写了BP神经网络各个功能模块,并将其在FPGA上实现... 针对BTT导弹控制系统中导弹模型的非线性和强耦合的特点,应用逆系统和神经网络相结合的方法建立了导弹的逆模型。并以俯仰通道为例,设计了逆控制算法的BP神经网络结构,采用VerilogHDL编写了BP神经网络各个功能模块,并将其在FPGA上实现。通过神经网络逆控制算法在FPGA硬件实现和通用计算机上软件实现的对比,表明该方案能够满足BTT导弹对控制算法运算速度的要求。文中还对硬件实现神经网络的性能进行了分析。 展开更多
关键词 BTT导弹 直接逆控制 BP算法 fpga实现 verilog hdl
在线阅读 下载PDF
基于FPGA的四相步进电动机控制器的设计
19
作者 黄志文 扈晓兰 邵平 《工矿自动化》 2010年第4期29-32,共4页
介绍了一种基于FPGA的四相步进电动机控制器的设计方案,给出了其控制原理、相关模块的设计及应用实例。该控制器采用全数字化控制,使用Verilog HDL语言编程,能够实现四相步进电动机的复位、脱机、转速和正反转控制。仿真及应用结果表明... 介绍了一种基于FPGA的四相步进电动机控制器的设计方案,给出了其控制原理、相关模块的设计及应用实例。该控制器采用全数字化控制,使用Verilog HDL语言编程,能够实现四相步进电动机的复位、脱机、转速和正反转控制。仿真及应用结果表明,该控制器控制灵活、调速范围大、精度高、运行稳定可靠。 展开更多
关键词 四相步进电动机 控制器 调速 fpga verilog hdl
在线阅读 下载PDF
对一种洗衣机控制器的FPGA设计改进
20
作者 司孝平 赵严峰 《佳木斯大学学报(自然科学版)》 CAS 2006年第3期356-359,共4页
针对一种洗衣机控制器的FPGA的设计的不尽完善之处进行了改进.用ModelSim6.0对改进后控制器的verilogHDL代码进行了前后仿真,并在伟福EDA6000仿真系统实验仪上实现了此控制器.
关键词 fpga设计 verilog hdl 仿真 洗衣机控制器
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部