设计了一种可用于T-DMB射频接收机的快速调谐RC有源低通滤波器,采用级联方法实现,并使用数字逻辑控制的电容阵列补偿了因工艺及工作条件变化而变化的元器件参数。基于SMIC 0.18μm、1.8 V CMOS混合信号工艺,实现了七阶切比雪夫RC有源低...设计了一种可用于T-DMB射频接收机的快速调谐RC有源低通滤波器,采用级联方法实现,并使用数字逻辑控制的电容阵列补偿了因工艺及工作条件变化而变化的元器件参数。基于SMIC 0.18μm、1.8 V CMOS混合信号工艺,实现了七阶切比雪夫RC有源低通滤波器的设计,且其在RC时间常数±30%的变化情况下获得极小的截止频率(800 kHz)误差,并获得较快的调谐时间和高线性。调谐时间取决于数字逻辑控制的位数和比对时钟周期。展开更多
电力系统中电能质量问题对其敏感设备造成的危害日益严重,用户对电能质量要求越来越高。现阶段模拟电能质量扰动信号源的主要方法是基于单片机或FPGA的方法,这种方法存在设计复杂、人机交互不够友好等问题。根据电能质量的特性参数,给...电力系统中电能质量问题对其敏感设备造成的危害日益严重,用户对电能质量要求越来越高。现阶段模拟电能质量扰动信号源的主要方法是基于单片机或FPGA的方法,这种方法存在设计复杂、人机交互不够友好等问题。根据电能质量的特性参数,给出一种基于虚拟仪器的电能质量扰动信号源的总体结构、硬件设计与软件设计。选用NI ELVIS II和DSP TMS320F2812开发板产生扰动信号,且通过LabVIEW设计的上位机界面进行信号显示与输出。系统测试表明,利用虚拟仪器技术设计的两套扰动信号源具有人机界面友好、易于操作及扩展性强等特点,具有一定的工程应用价值。展开更多
文摘设计了一种可用于T-DMB射频接收机的快速调谐RC有源低通滤波器,采用级联方法实现,并使用数字逻辑控制的电容阵列补偿了因工艺及工作条件变化而变化的元器件参数。基于SMIC 0.18μm、1.8 V CMOS混合信号工艺,实现了七阶切比雪夫RC有源低通滤波器的设计,且其在RC时间常数±30%的变化情况下获得极小的截止频率(800 kHz)误差,并获得较快的调谐时间和高线性。调谐时间取决于数字逻辑控制的位数和比对时钟周期。
文摘电力系统中电能质量问题对其敏感设备造成的危害日益严重,用户对电能质量要求越来越高。现阶段模拟电能质量扰动信号源的主要方法是基于单片机或FPGA的方法,这种方法存在设计复杂、人机交互不够友好等问题。根据电能质量的特性参数,给出一种基于虚拟仪器的电能质量扰动信号源的总体结构、硬件设计与软件设计。选用NI ELVIS II和DSP TMS320F2812开发板产生扰动信号,且通过LabVIEW设计的上位机界面进行信号显示与输出。系统测试表明,利用虚拟仪器技术设计的两套扰动信号源具有人机界面友好、易于操作及扩展性强等特点,具有一定的工程应用价值。