期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
基于FPGA与Qsys的宽带高精度频率计的设计与实现 被引量:7
1
作者 张俊涛 王帅 《陕西科技大学学报》 CAS 2018年第6期163-169,共7页
频率是电子信息领域中重要的物理量之一,为了实现对信号频率的宽频带、高精度测量,采用"三计数器同步并行计数法"设计了一种基于FPGA与Qsys的测量系统.首先通过信号调理电路对输入的信号进行整形处理,然后输入至FPGA进行脉冲... 频率是电子信息领域中重要的物理量之一,为了实现对信号频率的宽频带、高精度测量,采用"三计数器同步并行计数法"设计了一种基于FPGA与Qsys的测量系统.首先通过信号调理电路对输入的信号进行整形处理,然后输入至FPGA进行脉冲计数,最后使用Qsys在FPGA上构建Nios II处理器对信号进行处理与运算,并在液晶屏上显示测量结果,实现了频率的宽频带、高精度测量,并增加了周期测量、正占空比测量和时间间隔测量等测量功能.经测试,系统可实现1Hz~300MHz正弦信号的频率测量,测量误差不大于0.002%.结果表明,与传统的频率测量方法相比,数据处理部分采用一片FPGA即可实现,系统测量精度高、测量迅速、稳定性高,可以应用在仪器仪表中. 展开更多
关键词 频率计 FPGA qsys 宽带 高精度
在线阅读 下载PDF
采用Qsys实现的时间管理系统 被引量:1
2
作者 张莉 周燕云 黄晓辉 《现代电子技术》 2021年第10期15-18,共4页
设计在Qsys系统上搭建硬件的最小系统,依据功能按模块进行设计与实现,并通过加入液晶IP核和外围电路实现用户交互。设置锁相环控制SDRAM芯片,实现系统内容的存取,最终将各个模块整合,再在软核内进行数据处理和逻辑运算,实现时间管理的... 设计在Qsys系统上搭建硬件的最小系统,依据功能按模块进行设计与实现,并通过加入液晶IP核和外围电路实现用户交互。设置锁相环控制SDRAM芯片,实现系统内容的存取,最终将各个模块整合,再在软核内进行数据处理和逻辑运算,实现时间管理的功能。设计给出整体的软硬件设计方案,以及FPGA芯片与外围电路的详细接口示意图,有效利用了Qsys强大的设计能力和直观易用的接口,充分发挥FPGA片上资源丰富、处理速度快且可移植性好的优点,在教学和日常生活中均有实际应用价值。 展开更多
关键词 时间管理 qsys 数据处理 液晶IP核 软件设计 电路接口
在线阅读 下载PDF
一种基于Qsys系统雷达信号源设计
3
作者 李源 阮成肖 《电子测量技术》 2019年第19期31-35,共5页
为了实现对雷达显示系统后端雷达信号处理板进行板级的检测、验证和调试,设计了一种基于Qsys系统的雷达信号源。采用Qsys系统软硬件协调设计方法,通过对基于Avalon总线PCI从设备IP核以及基于Avalon总线雷达信号源进行设计,与Nios Ⅱ软... 为了实现对雷达显示系统后端雷达信号处理板进行板级的检测、验证和调试,设计了一种基于Qsys系统的雷达信号源。采用Qsys系统软硬件协调设计方法,通过对基于Avalon总线PCI从设备IP核以及基于Avalon总线雷达信号源进行设计,与Nios Ⅱ软核处理器形成片上系统,并通过上位机软件对雷达信号源各种参数进行控制,实现一种灵活高效、可扩展、可移植的雷达信号源。该设计既满足了雷达信号处理板的测试需求,又因其软件可更改的特点,可以适应各种雷达信号应用需求。 展开更多
关键词 qsys NIOS Ⅱ软核处理器 PCI总线 AVALON总线 雷达信号源
在线阅读 下载PDF
基于Nios Ⅱ双核处理器的数字水印系统设计 被引量:1
4
作者 郝世博 许江淳 郝君坦 《计算机应用与软件》 CSCD 北大核心 2013年第5期92-96,共5页
为了提高数字水印系统的处理速度,引入多核处理技术非常必要。提出一种基于NiosⅡ双核处理器的数字水印系统的设计方案。系统采用主从处理器架构,处理器之间通过Mutex互斥硬核和共享存储进行通信。利用栅障同步机制和有限状态机思想进... 为了提高数字水印系统的处理速度,引入多核处理技术非常必要。提出一种基于NiosⅡ双核处理器的数字水印系统的设计方案。系统采用主从处理器架构,处理器之间通过Mutex互斥硬核和共享存储进行通信。利用栅障同步机制和有限状态机思想进行相关硬件系统搭建和软件程序设计。系统采用一种基于DCT变换和Arnold置乱的新型彩色图像水印算法。实验证明,与基于单个NiosⅡ处理器、ARM或者DSP实现的数字水印嵌入式系统相比,双核系统在没有增加过多硬件资源占用的基础上,有效提高了数字水印处理的执行效率,同时兼顾了很好的便携性。 展开更多
关键词 NiosⅡ双核处理器 MUTEX 栅障同步 qsys 数字水印
在线阅读 下载PDF
基于SoC FPGA的CNC齿轮测量中心控制器设计 被引量:6
5
作者 马盼盼 王建华 +1 位作者 杜虎兵 梁雯 《工具技术》 2020年第1期103-106,共4页
设计了一种基于Altera SoC的CNC齿轮测量中心控制器。该控制器通过以太网与计算机通信,内部的HPS与FPGA通过AXI总线通信。利用Qsys工具设计HPS与FPGA通信的命令解析组件,实现HPS与A/D控制模块、光栅计数模块、电机驱动模块通讯。设计HP... 设计了一种基于Altera SoC的CNC齿轮测量中心控制器。该控制器通过以太网与计算机通信,内部的HPS与FPGA通过AXI总线通信。利用Qsys工具设计HPS与FPGA通信的命令解析组件,实现HPS与A/D控制模块、光栅计数模块、电机驱动模块通讯。设计HPS测试程序并进行测试,结果表明:基于SoC的控制器采样速度约为CAMAC控制器的10倍。 展开更多
关键词 HPS FPGA qsys 命令解析组件 AXI总线 DDA
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部