期刊文献+
共找到17篇文章
< 1 >
每页显示 20 50 100
一种前后台结合的Pipelined ADC校准技术
1
作者 薛颜 徐文荣 +2 位作者 于宗光 李琨 李加燊 《半导体技术》 CAS 北大核心 2025年第1期46-54,共9页
针对Pipelined模数转换器(ADC)中采样电容失配和运放增益误差带来的非线性问题,提出了一种前后台结合的Pipelined ADC校准技术。前台校准技术通过对ADC量化结果的余量分析,补偿相应流水级的量化结果,后台校准技术基于伪随机(PN)注入的方... 针对Pipelined模数转换器(ADC)中采样电容失配和运放增益误差带来的非线性问题,提出了一种前后台结合的Pipelined ADC校准技术。前台校准技术通过对ADC量化结果的余量分析,补偿相应流水级的量化结果,后台校准技术基于伪随机(PN)注入的方式,利用PN的统计特性校准增益误差。本校准技术在系统级建模和RTL级电路设计的基础上,实现了现场可编程门阵列(FPGA)验证并成功流片。测试结果显示,在1 GS/s采样速率下,校准精度为14 bit的Pipelined ADC的有效位数从9.30 bit提高到9.99 bit,信噪比提高约4 dB,无杂散动态范围提高9.5 dB,积分非线性(INL)降低约10 LSB。 展开更多
关键词 pipelined模数转换器(adc) 电容失配 增益误差 前台校准 后台校准
在线阅读 下载PDF
用于14位210 MS/s电荷域ADC的采样保持前端电路 被引量:2
2
作者 陈珍海 魏敬和 +4 位作者 钱宏文 于宗光 苏小波 薛颜 张鸿 《电子与信息学报》 EI CSCD 北大核心 2019年第3期732-738,共7页
该文提出一种用于电荷域流水线模数转换器(ADC)的高精度输入共模电平不敏感采样保持前端电路。该采样保持电路可对电荷域流水线ADC中由输入共模电平误差引起的共模电荷误差进行补偿。所提出的高精度输入共模电平不敏感采样保持电路被运... 该文提出一种用于电荷域流水线模数转换器(ADC)的高精度输入共模电平不敏感采样保持前端电路。该采样保持电路可对电荷域流水线ADC中由输入共模电平误差引起的共模电荷误差进行补偿。所提出的高精度输入共模电平不敏感采样保持电路被运用于一款14位210 MS/s电荷域ADC中,并在1P6M 0.18μm CMOS工艺下实现。测试结果显示,该14位ADC电路在210 MS/s条件下对于30.1 MHz单音正弦输入信号得到的无杂散动态范围为85.4 dBc,信噪比为71.5 dBFS,而ADC内核功耗仅为205 mW,面积为3.2 mm^2。 展开更多
关键词 流水线模数转换器 电荷域 采样保持 低功耗 共模电荷
在线阅读 下载PDF
用于流水线ADC的无采样保持运放前端电路 被引量:3
3
作者 陈迪平 张仁梓 +2 位作者 曹伦武 陈卓俊 曾健平 《湖南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2020年第10期86-91,共6页
为了降低流水线模数转换器功耗与提升输入信号范围,设计了一种无采样保持运放前端电路.移除采样保持运放降低了功耗,并改进开关时序进一步降低电路功耗;同时改进传统开关电容比较器输入,使得模数转换器可达到0~3.3 V满电源电压的量化范... 为了降低流水线模数转换器功耗与提升输入信号范围,设计了一种无采样保持运放前端电路.移除采样保持运放降低了功耗,并改进开关时序进一步降低电路功耗;同时改进传统开关电容比较器输入,使得模数转换器可达到0~3.3 V满电源电压的量化范围.将设计的无采样保持运放前端电路应用在一款低功耗12位50 MS/s流水线模数转换器进行验证,采用0.18μm 1P6M工艺进行流片,芯片面积为1.95 mm2.测试结果表明:3.3 V电压下,采样率为50 MS/s、输入信号频率为5.03 MHz时,信噪失真比(SNDR)为64.67 dB,无杂散动态范围(SFDR)为72.9 dB,功耗为65 mW. 展开更多
关键词 流水线模数转换器 无采样保持运放 孔径误差 开关电容比较器
在线阅读 下载PDF
用于12 bit 250 MS/s流水线ADC的运算放大器设计
4
作者 钱宏文 程松 +2 位作者 李现坤 陈珍海 于宗光 《半导体技术》 CAS CSCD 北大核心 2015年第5期353-357,共5页
设计了一种应用于12 bit 250 MS/s采样频率的流水线模数转换器(ADC)的运算放大器电路。该电路采用全差分两级结构以达到足够的增益和信号摆幅;采用一种改进的频率米勒补偿方法实现次极点的"外推",减小了第二级支路所需的电流... 设计了一种应用于12 bit 250 MS/s采样频率的流水线模数转换器(ADC)的运算放大器电路。该电路采用全差分两级结构以达到足够的增益和信号摆幅;采用一种改进的频率米勒补偿方法实现次极点的"外推",减小了第二级支路所需的电流,并达到了更大的单位增益带宽。该电路运用于一种12 bit 250 MS/s流水线ADC的各级余量增益放大器(MDAC),并采用0.18μm 1P5M 1.8 V CMOS工艺实现。测试结果表明,该ADC电路在全速采样条件下对于20 MHz的输入信号得到的信噪比(SNR)为69.92 d B,无杂散动态范围(SFDR)为81.17 d B,整个ADC电路的功耗为320 m W。 展开更多
关键词 流水线模数转换器(adc) 运算放大器 米勒补偿 余量增益放大器(MDAC) 开关电容
在线阅读 下载PDF
用于14位210MS/s电荷域ADC的4.5位子级电路
5
作者 薛颜 于宗光 +2 位作者 陈珍海 魏敬和 钱宏文 《电子与信息学报》 EI CSCD 北大核心 2020年第9期2312-2318,共7页
该文提出了一种用于高速高精度电荷域流水线模数转换器(ADC)的电荷域4.5位前端子级电路。该4.5位子级电路使用增强型电荷传输(BCT)电路替代传统开关电容技术流水线ADC中的高增益带宽积运放来实现电荷信号传输和余量处理,从而实现超低功... 该文提出了一种用于高速高精度电荷域流水线模数转换器(ADC)的电荷域4.5位前端子级电路。该4.5位子级电路使用增强型电荷传输(BCT)电路替代传统开关电容技术流水线ADC中的高增益带宽积运放来实现电荷信号传输和余量处理,从而实现超低功耗。所提4.5位子级电路被运用于一款14位210 MS/s电荷域ADC中作为前端第1级子级电路,并在1P6M 0.18 mm CMOS工艺下实现。测试结果显示,该14位ADC电路在210 MS/s条件下对于30.1 MHz单音正弦输入信号得到的无杂散动态范围为85.4 dBc,信噪比为71.5 dBFS,ADC内核面积为3.2 mm^2,功耗仅为205 mW。 展开更多
关键词 流水线模数转换器 电荷域 子级电路 低功耗
在线阅读 下载PDF
一种高精度低功耗流水线ADC开关电容电路
6
作者 李博 李哲英 《北京交通大学学报》 CAS CSCD 北大核心 2008年第2期84-87,共4页
提出一种新的电容失配校正方案及功耗驱动的OTA设计思路,通过对虚地电容的修正,将电容失配因子在取样保持系统中去除,达到提高电容匹配程度,降低OTA增益误差的要求,使开关电容部分的瞬态功耗下降.本文采用TSMC 0.18μm工艺设计了一个8位... 提出一种新的电容失配校正方案及功耗驱动的OTA设计思路,通过对虚地电容的修正,将电容失配因子在取样保持系统中去除,达到提高电容匹配程度,降低OTA增益误差的要求,使开关电容部分的瞬态功耗下降.本文采用TSMC 0.18μm工艺设计了一个8位,取样速率为200MHz的流水线结构模数转换器作为验证电路,仿真结果说明此优化结构符合高精度和低功耗要求,可应用到流水线等高速模数转换电路中作为信号前端处理模块使用. 展开更多
关键词 模数接口电路 模数转换器 开关电容电路 流水线 低功耗
在线阅读 下载PDF
一种抗辐射的低功耗14 bit 20MS/s流水线型ADC 被引量:2
7
作者 周晓丹 刘涛 +3 位作者 付东兵 李强 刘杰 郭刚 《半导体技术》 CAS 北大核心 2022年第7期570-576,共7页
基于0.35μm CMOS工艺设计实现了一款抗辐射模数转换器(ADC)。通过分析每级流水线分辨率对整体性能和功耗的影响,确定了2 bit/级的流水线结构;同时,针对宇航应用环境,分析了主要的辐射机理,并对ADC进行了抗辐射加固设计。测试结果显示,... 基于0.35μm CMOS工艺设计实现了一款抗辐射模数转换器(ADC)。通过分析每级流水线分辨率对整体性能和功耗的影响,确定了2 bit/级的流水线结构;同时,针对宇航应用环境,分析了主要的辐射机理,并对ADC进行了抗辐射加固设计。测试结果显示,在2.5 V电源电压、20 MS/s转换速率以及奈奎斯特输入频率条件下,该ADC信噪比(SNR)达到69.9 dB,无杂散动态范围(SFDR)达到84.9 dBc,功耗为60.2 mW,面积为1.988 mm^(2)。在抗辐射性能方面,该ADC的抗稳态总剂量(TID)能力达到100 krad(Si),单粒子闩锁(SEL)阈值达到75 MeV·cm^(2)/mg,非常适用于轨道辐射环境中。 展开更多
关键词 模数转换器(adc) 流水线 低功耗 总剂量(TID) 单粒子闩锁(SEL)
在线阅读 下载PDF
Op Amp共享与移除取样保持电路之低功率管线式ADC芯片设计 被引量:1
8
作者 黄进芳 林伟健 刘荣宜 《山东科技大学学报(自然科学版)》 CAS 2011年第2期70-79,共10页
以TSMC0.18μmCMOS制程实现10位元(10-bit)、每秒取样2×107次、操作电压1.8 V的管线式(pipe-line)模拟数字转换器(ADC)芯片。本设计主要是使用1.5-bit/stage架构,并且配合运算放大器(op amp)共享(sharing)技术,拔除传统第一级取样... 以TSMC0.18μmCMOS制程实现10位元(10-bit)、每秒取样2×107次、操作电压1.8 V的管线式(pipe-line)模拟数字转换器(ADC)芯片。本设计主要是使用1.5-bit/stage架构,并且配合运算放大器(op amp)共享(sharing)技术,拔除传统第一级取样保持放大器(SHA,sample and hold amplifier)以节省功耗。此芯片的量测结果为输入信号频率2 MHz时,输出的SNDR与ENOB各为46.2 dB与7.32-bit,包含焊线垫片(pad)的芯片面积为1.54(1.391×1.107)mm2,芯片功耗为29.2 mW。 展开更多
关键词 模拟数字转换器 管线式 运算放大器共享
在线阅读 下载PDF
ADC-GERT network parameter estimation model for mission effectiveness of joint operation system 被引量:6
9
作者 FANG Zhigeng WU Shuang +1 位作者 ZHANG Xiaoli SUN Yunke 《Journal of Systems Engineering and Electronics》 SCIE EI CSCD 2021年第6期1394-1406,共13页
Effectiveness evaluation of the joint operation system is an important basis for the demonstration and development of weapon equipment.With the consideration that existing models of system effectiveness evaluation sel... Effectiveness evaluation of the joint operation system is an important basis for the demonstration and development of weapon equipment.With the consideration that existing models of system effectiveness evaluation seldom describe the structural relationship among equipment clearly as well as reflect the dynamic,the analog-to-digital converter-graphical evaluation and review technique(ADC-GERT)network parameter estimation model is proposed based on the ADC model and the joint operation system structure.Firstly,analysis of the joint operation system structure and operation process is conducted to build the GERT network,where equipment subsystems are nodes and activities are directed arches.Then the mission effectiveness of equipment subsystems is calculated by the ADC model.The probability transfer parameters are modified by the mission effectiveness of equipment subsystems based on the Bayesian theorem,with the ADC-GERT network parameter estimation model constructed.Finally,a case study is used to validate the efficiency and dynamic of the ADC-GERT network parameter estimation model. 展开更多
关键词 joint operation system system mission effectiveness analog-to-digital converter(adc)model graphical evaluation and review technique(GERT) parameter estimation
在线阅读 下载PDF
一种11bit流水线高速模数转换器 被引量:1
10
作者 黄政 蔡孟冶 姜岩峰 《半导体技术》 CAS 北大核心 2024年第6期561-568,共8页
为解决流水线模数转换器(ADC)在连续工作时功耗高、电容器匹配度有限以及运算放大器大摆幅输出信号下线性度下降的问题,基于0.5μm BCD工艺,设计了一款11 bit流水线高速ADC。提出了无采样保持放大器、幅度减半和多位量化相结合的设计方... 为解决流水线模数转换器(ADC)在连续工作时功耗高、电容器匹配度有限以及运算放大器大摆幅输出信号下线性度下降的问题,基于0.5μm BCD工艺,设计了一款11 bit流水线高速ADC。提出了无采样保持放大器、幅度减半和多位量化相结合的设计方法,使ADC在大摆幅信号下有足够的线性度来处理信号,同时使电容数模转换器(DAC)的匹配精度满足ADC分辨率的要求,极大地降低了对电容阵列几何参数的匹配精度要求,具有较低的功耗。采用Cadence Virtuoso设计版图,测试结果表明,芯片的微分非线性(DNL)在-0.5~+0.5 LSB范围内,有效位数(ENOB)为10.61 bit,功耗为97 mW,获得了较好的性能。 展开更多
关键词 流水线模数转换器(adc) 幅度减半 无采样保持 线性度 多位量化 电容失配 有效位数(ENOB)
在线阅读 下载PDF
流水线模数转换器中的宽带电流型运算放大器 被引量:1
11
作者 贾华宇 刘丽 张建国 《光学精密工程》 EI CAS CSCD 北大核心 2014年第10期2855-2860,共6页
针对高清视频信号处理对动态范围大,运算速度快的模数转换器(ADC)的要求,提出了一种流水线宽带电流型运算放大器。该运算放大器的主放大器采用套筒式增益提高结构,辅助运算放大器用电流型放大器替代。采用电流共模反馈电路调节主运算放... 针对高清视频信号处理对动态范围大,运算速度快的模数转换器(ADC)的要求,提出了一种流水线宽带电流型运算放大器。该运算放大器的主放大器采用套筒式增益提高结构,辅助运算放大器用电流型放大器替代。采用电流共模反馈电路调节主运算放大器的支路电流以稳定输出共模电平;采用TSMC 0.18μm CMOS工艺设计电路。实验结果显示:辅助运算放大器采用源极输入,减小了信号主通路上的寄生电容,提高了整个运算放大器的电路速度。运算放大器的增益为83.19dB,相位裕度为61.6°,单位增益带宽为1.6GHz,功耗为9.3mW;在满幅度阶跃输入的情况下,输出建立时间小于1.83ns。将该运算放大器用于高清视频信号的流水线ADC中,实现了170MS/s,10bit精度的模数转换。同传统的电压型运算放大器相比,该运算放大器响应速度更快,功耗更低,可满足处理视频信号的要求。 展开更多
关键词 模数转换器 运算放大器 流水线模数转换器 电流模 共模反馈 增益提高
在线阅读 下载PDF
流水线模拟数字转换器的权重误差校准 被引量:1
12
作者 贾华宇 刘丽 张建国 《光学精密工程》 EI CAS CSCD 北大核心 2014年第11期3114-3121,共8页
为校准流水线模拟数字转换器(ADC)中电容失配和由运算放大器的有限开环增益引起的级间增益误差,提出了一种新的基于权重的后台校准技术。该技术将流水线ADC中存在的上述误差统一归结为各级权重的偏差,建立了一个基于权重的ADC误差模型,... 为校准流水线模拟数字转换器(ADC)中电容失配和由运算放大器的有限开环增益引起的级间增益误差,提出了一种新的基于权重的后台校准技术。该技术将流水线ADC中存在的上述误差统一归结为各级权重的偏差,建立了一个基于权重的ADC误差模型,并利用后级的数字输出来校准前级的误差。该技术在ADC末尾增加了额外的两个子级,这两个子级仅在校准过程中使用,从而使得ADC正常的模数转换过程不被中断,校准进程在后台执行。由于在校准期间和正常工作期间所有可能出现的信号路径的前7级均被校准,故进一步减小了误差,提高了精度。应用该技术实现了一个14bit,80 MS/s的流水线ADC,该芯片采用Chartered 0.18μm,1p6mCMOS工艺设计,总功耗为260mW,芯片面积为7.161mm2。实验结果显示:本文提出的校准技术可以提高ADC的精度,改善ADC的动态和静态性能。 展开更多
关键词 流水线模拟数字转换器 级间增益误差 数字校准 后台校准 状态机
在线阅读 下载PDF
改善辐照加固设计流水线型模数转换器性能的抖动电路技术
13
作者 余金山 梁盛铭 +5 位作者 马卓 王育新 张瑞涛 刘涛 李婷 俞宙 《上海交通大学学报》 EI CAS CSCD 北大核心 2013年第1期129-132,137,共5页
提出了一种能够改善高精度辐照加固设计流水线型模数转换器(ADC)动态性能指标的减式抖动电路技术.其中,基于深度伪随机数生成器所产生的伪随机数来驱动高精度数模转换器而生成所需的抖动信号,将抖动信号与ADC的输入信号相加输送给ADC进... 提出了一种能够改善高精度辐照加固设计流水线型模数转换器(ADC)动态性能指标的减式抖动电路技术.其中,基于深度伪随机数生成器所产生的伪随机数来驱动高精度数模转换器而生成所需的抖动信号,将抖动信号与ADC的输入信号相加输送给ADC进行量化,并将抖动信号从ADC量化输出中减去,以降低ADC的信噪比.结果表明,所提出的抖动电路技术能够改善ADC的静态和动态性能,特别是在ADC量化小的输入信号时. 展开更多
关键词 抖动 流水线 抗辐照加固设计 模数转换器
在线阅读 下载PDF
采用预充开关运放的低功耗12位40MS/s流水线模数转换器
14
作者 魏琦 韩丹丹 杨华中 《高技术通讯》 EI CAS CSCD 北大核心 2010年第3期292-297,共6页
设计了一个采用新型预充快速开启开关运放的低功耗12位40MS/s流水线模数转换器(ADC)。该转换器通过采用新型预充开关运放技术、采样保持电路消去结构、动态比较器和优化采样电容,大大降低了电路的功耗。电路设计采用1.8V 1P6M 0.18μmC... 设计了一个采用新型预充快速开启开关运放的低功耗12位40MS/s流水线模数转换器(ADC)。该转换器通过采用新型预充开关运放技术、采样保持电路消去结构、动态比较器和优化采样电容,大大降低了电路的功耗。电路设计采用1.8V 1P6M 0.18μmCMOS工艺,仿真结果表明,在40MS/s采样速率下,输入信号为19MHz时,无杂散动态范围(SFDR)为90.15dB,信噪失真比(SNDR)为72.98dB,功耗为27.9mW。 展开更多
关键词 流水线 模数转换器(adc) 开关运算放大器
在线阅读 下载PDF
采样-保持电路中的一种增益误差自校正方法 被引量:4
15
作者 何朝辉 陈后鹏 戎蒙恬 《上海交通大学学报》 EI CAS CSCD 北大核心 2004年第5期733-737,共5页
提出一种用于流水线模数转换器(ADC)中的模拟增益误差自校正电路.该电路由一个可编程电容阵列、一个比较器和一小块数字电路组成,通过对第一级采样-保持电路的增益进行校正,使它的增益误差达到12bit转换精度的要求.仿真结果表明,整个流... 提出一种用于流水线模数转换器(ADC)中的模拟增益误差自校正电路.该电路由一个可编程电容阵列、一个比较器和一小块数字电路组成,通过对第一级采样-保持电路的增益进行校正,使它的增益误差达到12bit转换精度的要求.仿真结果表明,整个流水线ADC的有效量化位数从原来的9.95bit提高到11bit. 展开更多
关键词 采样-保持电路 流水线模数转换器 可编程电容阵列
在线阅读 下载PDF
一种数字域自校正流水线模数转换器改进结构 被引量:1
16
作者 李淼 陈后鹏 戎蒙恬 《上海交通大学学报》 EI CAS CSCD 北大核心 2004年第5期738-742,746,共6页
研究了对流水线模数转换器级间增益误差进行补偿的数字域自校正算法,提出了一种适用于数字域自校正的改进的流水线结构.该结构通过对参考电压的调整,避免了以往自校正结构中产生丢失码字、降低输入范围的现象.结果表明,校正后系统的线... 研究了对流水线模数转换器级间增益误差进行补偿的数字域自校正算法,提出了一种适用于数字域自校正的改进的流水线结构.该结构通过对参考电压的调整,避免了以往自校正结构中产生丢失码字、降低输入范围的现象.结果表明,校正后系统的线性度有了大幅度的提升. 展开更多
关键词 流水线模数转换器 数字域自校正 线性度
在线阅读 下载PDF
12 bit 200 MS/s时间交织流水线A/D转换器的设计
17
作者 杨阳 张科峰 +1 位作者 任志雄 刘览琦 《半导体技术》 CAS CSCD 北大核心 2015年第9期647-652,662,共7页
介绍了一款应用于无线收发系统的12 bit 200 MS/s的A/D转换器(ADC)。流水线型模数转换器是从中频采样到高频采样并且具有高精度的典型结构,多个流水线型模数转换器利用时间交织技术合并成一个模数转换器的构想则是复杂结构和能量利用率... 介绍了一款应用于无线收发系统的12 bit 200 MS/s的A/D转换器(ADC)。流水线型模数转换器是从中频采样到高频采样并且具有高精度的典型结构,多个流水线型模数转换器利用时间交织技术合并成一个模数转换器的构想则是复杂结构和能量利用率之间的折中选择。采用了时间交织、流水线和运算放大器共享等技术,既提高了速度和精度,也节省了功耗。同时为了减小时序失配对时间交织流水线ADC性能的影响,提出了一种对时序扭曲不敏感的采样保持电路。采用SMIC0.13μm CMOS工艺进行了电路设计,核心电路面积为1.6 mm×1.3 mm。测试结果表明,在采样速率为200 MS/s、模拟输入信号频率为1 MHz时,无杂散动态范围(SFDR)可以达到67.8 d B,信噪失真比(SNDR)为55.7 d B,ADC的品质因子(Fo M)为1.07 p J/conv.,而功耗为107 m W。 展开更多
关键词 A/D转换器(adc) 时间交织 流水线 运算放大器共享 时序扭曲
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部