期刊文献+
共找到20篇文章
< 1 >
每页显示 20 50 100
多码率串并Viterbi译码器优化设计
1
作者 王闰昕 刘荣科 赵岭 《中国空间科学技术》 EI CSCD 北大核心 2011年第3期56-61,70,共7页
为了降低Viterbi译码器的硬件复杂度,对其结构特点进行了研究。通过分析卷积码的特点,对支路度量单元进行了优化,使每次所计算的支路度量值从16个减少到4个。使用灵活快速的回溯算法实现了回溯参数可配置;用同一个硬件结构实现了对CCSD... 为了降低Viterbi译码器的硬件复杂度,对其结构特点进行了研究。通过分析卷积码的特点,对支路度量单元进行了优化,使每次所计算的支路度量值从16个减少到4个。使用灵活快速的回溯算法实现了回溯参数可配置;用同一个硬件结构实现了对CCSDS标准中的多码率删余卷积码的译码。优化结构与传统串并结构相比,译码速度相同,硬件资源可节省60%;与传统串行结构相比,硬件资源基本相同,译码速度达到了串行结构的8倍。 展开更多
关键词 卷积码 串并结构 多码率 维特比译码器 优化设计
在线阅读 下载PDF
LDPC码串行译码策略的收敛速度分析 被引量:7
2
作者 杨洋 陈超 +1 位作者 白宝明 王新梅 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2010年第5期795-800,共6页
基于校验节点分组的LDPC码串行译码策略具有很高的收敛速度,但当分组数过多,并行度过低时译码时延很大.针对此问题,利用外信息转移(EXIT)图技术找到收敛速度和译码时延的平衡点.首先推导不同分组数下串行译码策略的EXIT函数,然后通过比... 基于校验节点分组的LDPC码串行译码策略具有很高的收敛速度,但当分组数过多,并行度过低时译码时延很大.针对此问题,利用外信息转移(EXIT)图技术找到收敛速度和译码时延的平衡点.首先推导不同分组数下串行译码策略的EXIT函数,然后通过比较函数对应的EXIT曲线估计出在不牺牲收敛速度的前提下该策略能达到的最大并行度.仿真结果验证了EXIT图分析的正确性. 展开更多
关键词 LDPC码 迭代译码 串行译码策略 收敛速度 外信息转移图
在线阅读 下载PDF
Turbo乘积码的两种迭代译码器的比较 被引量:7
3
作者 朱光喜 何业军 +1 位作者 王锋 刘文明 《电讯技术》 北大核心 2004年第6期30-34,共5页
提出了Turbo乘积码的并行迭代译码原理,对比分析了一种新的并行迭代译码器和传统的串行译码器,给出了以扩展汉明码(32,26,4)、(64,57,4)为子码的二维Turbo乘积码(32,26,4)2、(64,57,4)2在通过两种不同的译码器时的仿真结果。仿真结果表... 提出了Turbo乘积码的并行迭代译码原理,对比分析了一种新的并行迭代译码器和传统的串行译码器,给出了以扩展汉明码(32,26,4)、(64,57,4)为子码的二维Turbo乘积码(32,26,4)2、(64,57,4)2在通过两种不同的译码器时的仿真结果。仿真结果表明,采取并行迭代译码器,在保持同样的译码性能的同时降低了译码延时。 展开更多
关键词 并行/串行迭代译码 非本征信息 对数似然比 TURBO乘积码
在线阅读 下载PDF
新颖的低延迟并行Turbo译码方案 被引量:4
4
作者 任德锋 葛建华 +1 位作者 宫丰奎 王勇 《通信学报》 EI CSCD 北大核心 2011年第6期38-44,共7页
为了减小MAP类算法因迭代和递推计算引起的译码延迟,提出了一种新的降低延迟的并行译码方案。新方案的关键是设计新型的无冲突(CF,collision-free)交织器,在对CF准则分析之后,利用滑动窗的思想,提出了基于窗的CF交织器设计准则和一种实... 为了减小MAP类算法因迭代和递推计算引起的译码延迟,提出了一种新的降低延迟的并行译码方案。新方案的关键是设计新型的无冲突(CF,collision-free)交织器,在对CF准则分析之后,利用滑动窗的思想,提出了基于窗的CF交织器设计准则和一种实现方法,新CF交织器可以立即使两级SISO处理器之间传递的外信息作为彼此的先验信息用于下一次分量译码以减小译码延迟。最后仿真验证了新并行译码方案的误比特性能。 展开更多
关键词 迭代译码 MAX-LOG-MAP算法 无冲突交织器 并行译码
在线阅读 下载PDF
LDPC码量化和积译码的高效实现 被引量:13
5
作者 童胜 王鹏 +1 位作者 王单 王新梅 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2004年第5期709-713,735,共6页
提出了一种改进的高效量化和积算法(sum productalgorithm,简称SPA).该算法只涉及加减法、比较和查表运算,并且每轮迭代译码的运算次数少于前/后向算法,从而大大降低了计算复杂度和硬件实现难度.同时,文中还基于这种改进的量化SPA,对采... 提出了一种改进的高效量化和积算法(sum productalgorithm,简称SPA).该算法只涉及加减法、比较和查表运算,并且每轮迭代译码的运算次数少于前/后向算法,从而大大降低了计算复杂度和硬件实现难度.同时,文中还基于这种改进的量化SPA,对采用不同量化方案时LDPC码在AWGN信道下的译码性能进行了仿真.仿真结果表明采用低阶均匀量化时译码性能已经非常接近连续译码. 展开更多
关键词 和积译码算法 迭代译码 前/后向算法 并行实现 低密度校验码
在线阅读 下载PDF
基于变量节点串行消息传递的LDPC码译码研究 被引量:3
6
作者 雷菁 文磊 唐朝京 《国防科技大学学报》 EI CAS CSCD 北大核心 2006年第5期52-57,62,共7页
针对标准LDPC码译码中洪水消息传递机制的不足,提出以串行机制进行消息传递,按照变量节点的顺序进行消息处理和传递,对每个变量节点同时接收校验消息和发送变量消息。该方法使更新的消息能够很快进入当前迭代计算,改善了LDPC迭代译码的... 针对标准LDPC码译码中洪水消息传递机制的不足,提出以串行机制进行消息传递,按照变量节点的顺序进行消息处理和传递,对每个变量节点同时接收校验消息和发送变量消息。该方法使更新的消息能够很快进入当前迭代计算,改善了LDPC迭代译码的收敛性能。通过对几种常用译码算法的仿真比较,验证了在复杂度不增加的情况下,该方法性能优于其它几种最大后验概率准则的译码方法,且算法收敛快,是一种能较好兼顾性能与实现复杂度的译码方法。 展开更多
关键词 LDPC译码 串行消息传递 迭代译码 变量节点 校验节点
在线阅读 下载PDF
基于多符号分组的CPM软输出非相干检测算法 被引量:3
7
作者 杨友福 刘建伟 +1 位作者 张其善 修春娣 《通信学报》 EI CSCD 北大核心 2012年第8期113-118,共6页
提出了一种CPM非相干检测算法,以连续多个符号为观测窗计算码字先验概率,以此完成CPM软解调计算操作,算法性能随着观测符号长度增加而提高。给出了非相干接收机结构,利用Walsh基函数扩展方法减少匹配接收计算量。仿真研究了不同CPM调制... 提出了一种CPM非相干检测算法,以连续多个符号为观测窗计算码字先验概率,以此完成CPM软解调计算操作,算法性能随着观测符号长度增加而提高。给出了非相干接收机结构,利用Walsh基函数扩展方法减少匹配接收计算量。仿真研究了不同CPM调制参数下卷积编码CPM系统非相干检测性能,结果表明,提出的非相干检测算法具有很好的顽健性,对于2CPM、4CPM串行级联编码调制,当观测长度为4个符号时,系统性能较单符号非相干检测算法有近6dB增益。 展开更多
关键词 CPM 串行级联编码调制 非相干检测 迭代译码
在线阅读 下载PDF
遥测PCM码流解码系统的设计 被引量:6
8
作者 闫晓燕 武锦辉 《现代电子技术》 2008年第15期135-136,139,共3页
介绍了一种遥测PCM码流解码系统的设计,系统能把接收到的±2.5 V PCM码流和422PCM码流还原出原始数据信息,按照帧结构分路存储。422码流解码的关键是串并的转换,±2.5 VPCM码流解码的关键是码同步和帧同步的实现。给出了PCM解... 介绍了一种遥测PCM码流解码系统的设计,系统能把接收到的±2.5 V PCM码流和422PCM码流还原出原始数据信息,按照帧结构分路存储。422码流解码的关键是串并的转换,±2.5 VPCM码流解码的关键是码同步和帧同步的实现。给出了PCM解码系统硬件电路的设计,并分别介绍了422方式和±2.5 V方式的PCM码流的解调办法。该电路设计已用于某遥测系统的地面测试台,具有工作稳定,抗干扰能力强的特点。 展开更多
关键词 PCM解码 帧同步 码同步 串并转换
在线阅读 下载PDF
连续相位调制技术的分析与应用 被引量:2
9
作者 张爱丽 李志勇 窦育强 《河南师范大学学报(自然科学版)》 CAS CSCD 北大核心 2008年第1期36-39,共4页
探讨了连续相位调制技术,提出了基于CPM技术的应用实例,任何连续相位调制器均可分解为无记忆调制器和连续相位编码器,该技术具有较高的功率和频谱利用率.采用多元码和CPM调制技术相结合实现的串行级联系统,既降低了CPM系统成本,又提高... 探讨了连续相位调制技术,提出了基于CPM技术的应用实例,任何连续相位调制器均可分解为无记忆调制器和连续相位编码器,该技术具有较高的功率和频谱利用率.采用多元码和CPM调制技术相结合实现的串行级联系统,既降低了CPM系统成本,又提高了系统性能,具有较大的实用价值. 展开更多
关键词 连续相位调制器 符号累积量 迭代译码器 串行级联系统
在线阅读 下载PDF
三值光学计算机MSD转换为标准二进制数的硬件实现 被引量:3
10
作者 江家宝 陈迅雷 欧阳山 《南京理工大学学报》 EI CAS CSCD 北大核心 2016年第3期278-284,共7页
为了提高三值光学计算机的存储与转换效率,该文提出1种把N位改进的有符号数(MSD)转换成N位标准二进制数的串并混合转换方法。基于此转换方法利用偏振片、液晶、分光器、反射镜、译码器和光电管等光电器件设计了硬件转换器逻辑结构。使... 为了提高三值光学计算机的存储与转换效率,该文提出1种把N位改进的有符号数(MSD)转换成N位标准二进制数的串并混合转换方法。基于此转换方法利用偏振片、液晶、分光器、反射镜、译码器和光电管等光电器件设计了硬件转换器逻辑结构。使用转换器SD11可以直接以标准二进制形式输出结果,从而使存储效率提高50%,同时实现MSD数据转换硬件化。 展开更多
关键词 三值光学计算机 改进的有符号数 串并混合方法 偏振片 液晶 分光器 反射镜 译码器 光电管
在线阅读 下载PDF
用于水声相干通信系统的联合迭代均衡和译码算法 被引量:3
11
作者 赵亮 葛建华 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2011年第4期61-65,共5页
采用串行级联网格编码调制(SCTCM)技术,高效利用带宽受限的水声信道带宽.同时,为了克服水声信道时变多途衰落,消除码间干扰,运用Turbo迭代原理构建多通道自适应均衡器和SCTCM译码器联合迭代算法.在联合迭代均衡和译码(JIED)算法中,均衡... 采用串行级联网格编码调制(SCTCM)技术,高效利用带宽受限的水声信道带宽.同时,为了克服水声信道时变多途衰落,消除码间干扰,运用Turbo迭代原理构建多通道自适应均衡器和SCTCM译码器联合迭代算法.在联合迭代均衡和译码(JIED)算法中,均衡器和译码器通过迭代的方式,交换数据符号的软信息来改善均衡器的性能,从而实现高速、可靠的数据传输.计算机仿真结果表明,使用上述体制的水声通信系统,在高效利用水声信道带宽的同时,利用译码器提供的译码增益,提高了均衡器的数据处理能力,通信系统接收数据的误码率降低了两个数量级. 展开更多
关键词 水声通信 串行级联网格编码调制 自适应判决反馈均衡 联合迭代均衡和译码
在线阅读 下载PDF
差分跳频系统编码器与频率转移函数的匹配设计 被引量:1
12
作者 刘智泉 潘克刚 王庭昌 《南京大学学报(自然科学版)》 CAS CSCD 北大核心 2009年第4期508-516,共9页
将编码的差分跳频系统等效为串行级联码,充分利用频率转移函数所产生的网格关联信息,采用软输入软输出算法,进行类Turbo串行迭代译码,能有效改善系统的误比特性能.因此,如何实现差分跳频系统串行级联结构的外编码器和频率转移函数(G函数... 将编码的差分跳频系统等效为串行级联码,充分利用频率转移函数所产生的网格关联信息,采用软输入软输出算法,进行类Turbo串行迭代译码,能有效改善系统的误比特性能.因此,如何实现差分跳频系统串行级联结构的外编码器和频率转移函数(G函数)的匹配设计是值得深入研究的问题.基于互信息的外信息转移图(EXIT)能有效预测迭代译码的收敛特性,并根据EXIT选择适当的内、外码进行级联.采用基于互信息的EXIT图分析差分跳频串行级联结构中外编码器和G函数的外信息转移过程,提出了一种采用EXIT图选择G函数及外编码器的方法.通过对该方法的理论分析和性能仿真,结果表明,在一定的输入先验信息量条件下,信噪比越高,G函数输出互信息量越大;在给定信噪比条件下,不同G函数对应的输出互信息量随输入先验信息量增长速度不同,能有效实现对性能较好的G函数的选择;对于给定G函数,在不同外编码方式下,通过EXIT图能得到迭代译码收敛的门限值;能反应出不同编码方式下的收敛特性的好坏,从而实现外编码器和G函数的匹配设计. 展开更多
关键词 差分跳频 频率转移函数 外信息转移图 迭代译码 串行级联码
在线阅读 下载PDF
Turbo码的并行迭代译码 被引量:1
13
作者 张焕明 叶梧 冯穗力 《科学技术与工程》 2005年第7期444-446,共3页
根据Turbo码译码原理,提出了其并行的迭代译码方法。在译码过程中,通过控制外信息的传递来控制译码过程,提高误码率,改善译码性能。
关键词 TURBO码 迭代译码 并行译码 误码率
在线阅读 下载PDF
比特交织串行级联MSK系统性能分析 被引量:1
14
作者 张志军 王卫锋 段新涛 《郑州轻工业学院学报(自然科学版)》 CAS 2013年第4期82-85,94,共5页
研究了在接收端采用联合迭代解调和译码的比特交织的串行级联MSK系统.与采用简单相移键控载波调制的串行级联码相比,比特交织串行级联MSK系统可以获得更高的带宽效率.理论分析和性能仿真结果表明:比特交织器的类型对系统性能的影响非常... 研究了在接收端采用联合迭代解调和译码的比特交织的串行级联MSK系统.与采用简单相移键控载波调制的串行级联码相比,比特交织串行级联MSK系统可以获得更高的带宽效率.理论分析和性能仿真结果表明:比特交织器的类型对系统性能的影响非常大,伪随机比特交织是理想的选择方案,串行级联MSK系统的性能随着交织长度增加而提高;串行级联MSK系统的误比特性能随着迭代次数增加而提高;当迭代次数达到一定次数之后,继续增加迭代次数对系统性能的改善有限,通常迭代次数<12次;约束长度为3的卷积码是外码比较好的选择. 展开更多
关键词 迭代译码 MSK 串行级联编码
在线阅读 下载PDF
基于稀疏序列LDPC的多层码的迭代译码
15
作者 黄平 何善宝 赵春明 《东南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2006年第2期194-197,共4页
提出一种稀疏二进制序列构造的LDPC码作为分量码,译码采用串行迭代的多层码方案.每次串行迭代译码逐层进行,低层向高层传递译码软信息.采用该方案分别对8PSK和16QAM调制的多层码进行串行迭代译码和并行迭代译码的性能仿真.仿真结果表明... 提出一种稀疏二进制序列构造的LDPC码作为分量码,译码采用串行迭代的多层码方案.每次串行迭代译码逐层进行,低层向高层传递译码软信息.采用该方案分别对8PSK和16QAM调制的多层码进行串行迭代译码和并行迭代译码的性能仿真.仿真结果表明:该方案的编码复杂度较低,相比于并行迭代译码,串行迭代译码简化了译码结构,且2种迭代译码算法复杂度相同;在AWGN信道和平坦瑞利衰落信道中,串行迭代译码的误比特性能优于并行迭代译码. 展开更多
关键词 MLC 稀疏序列LDPC码 MSD 串行迭代译码 并行迭代译码
在线阅读 下载PDF
改进的低密度校验码的定点译码实现 被引量:1
16
作者 郗丽萍 赵小祥 王匡 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2008年第3期471-476,516,共7页
为了解决低密度校验码(LDPC)的并行译码实现方法在定点设计中出现的迭代发散问题,提出了一种改进的并行译码实现方法,同时分析了改进后加速迭代收敛的原因,并且给出在硬件实现中的流水线结构.通过消除定点设计时,由有限精度效应导致的... 为了解决低密度校验码(LDPC)的并行译码实现方法在定点设计中出现的迭代发散问题,提出了一种改进的并行译码实现方法,同时分析了改进后加速迭代收敛的原因,并且给出在硬件实现中的流水线结构.通过消除定点设计时,由有限精度效应导致的迭代过程中运算值不满足函数输入条件、无法正确处理的异常状态,使得迭代迅速收敛,得出正确的译码结果;且硬件实现资源与原有的并行译码实现方法相比,没有增加过多的控制逻辑和运算复杂度.仿真结果表明,采用该实现方法的LDPC定点译码设计在AWGN信道下得到了良好的性能,特别在高码率下,与前-后向实现方法相比性能差异可以忽略,且硬件复杂度更低. 展开更多
关键词 低密度校验码 和积译码算法 迭代译码 前-后向 并行 DVB-S2
在线阅读 下载PDF
基于FPGA的进位存储大数乘法器的改进与实现 被引量:1
17
作者 张晓楠 高献伟 董秀则 《计算机工程与应用》 CSCD 北大核心 2017年第21期58-61,共4页
提出了一种基于FPGA的进位存储的大数乘法器的改进算法,该算法采用串并混合结构可以在一个时钟内完成多次迭代计算,减少了完成一次运算的时钟数,因此有效地提高了大数乘法器的速度。最后硬件结构设计在Altera Stratix Ⅱ EP2S90F1508C3... 提出了一种基于FPGA的进位存储的大数乘法器的改进算法,该算法采用串并混合结构可以在一个时钟内完成多次迭代计算,减少了完成一次运算的时钟数,因此有效地提高了大数乘法器的速度。最后硬件结构设计在Altera Stratix Ⅱ EP2S90F1508C3上实现,给出了192位、256位以及384位的乘法器性能分析,其中,192位可达到0.18μs,256位达到0.27μs,384位达到0.59μs,速度上都提高了3.5倍左右。 展开更多
关键词 大数乘法 串并混合结构 多次迭代 现场可编程门阵列
在线阅读 下载PDF
基于CUDA平台的规则LDPC码的译码实现研究
18
作者 俞永盛 陆佩忠 《计算机应用与软件》 CSCD 2010年第4期230-232,266,共4页
低密度奇偶校验(LDPC)码性能优越,允许全并行高速译码,已经在个人数字设备、移动无线通信等领域显示出了很大的应用价值,极可能取代Turbo码成为第四代移动通信的首选编码方案。NVIDIA公司的CUDA是一种新的用于GPU通用计算的软硬件架构... 低密度奇偶校验(LDPC)码性能优越,允许全并行高速译码,已经在个人数字设备、移动无线通信等领域显示出了很大的应用价值,极可能取代Turbo码成为第四代移动通信的首选编码方案。NVIDIA公司的CUDA是一种新的用于GPU通用计算的软硬件架构。基于CUDA平台程序员可以写出C风格的代码来启动大量的GPU线程并行工作。基于CUDA平台提出和研究一种AWGN信道下的规则LDPC码的译码实现方案。仿真实验对LDPC码译码的CPU实现和CUDA实现的性能作了详细比较。研究表明CUDA能够带来明显的性能提升。 展开更多
关键词 CUDA平台 计算密集型任务 并行计算 LDPC码 迭代译码
在线阅读 下载PDF
串行级联连续相位调制性能仿真分析 被引量:1
19
作者 刘铭权 叶展 《电子测量技术》 北大核心 2021年第21期139-144,共6页
连续相位调制(CPM)是一类包络恒定的调制方式,具有较高的频谱利用率和功率利用率。其恒包络特性可以在调制中很好的适应非线性放大器。这使得连续相位调制可以在诸如卫星通信、深空通信等通信领域中得到很好的应用。为提高系统性能,使... 连续相位调制(CPM)是一类包络恒定的调制方式,具有较高的频谱利用率和功率利用率。其恒包络特性可以在调制中很好的适应非线性放大器。这使得连续相位调制可以在诸如卫星通信、深空通信等通信领域中得到很好的应用。为提高系统性能,使用串行级联码与连续相位调制技术结合的系统模型。由于传统译码算法复杂度高的问题,使用改进的Max-Log-APP算法进行译码。在加性高斯白噪声信道下,针对译码迭代次数和CPM参数众多互相关联的问题,设计了一种参数优化方法。结果表明,在低信噪比的情况下,优化参数后的系统误比特率能有1 dB左右的性能提升。 展开更多
关键词 连续相位调制 串行级联卷积码 Max-Log-APP算法 迭代译码
在线阅读 下载PDF
串并联式七段数码管译码电路比较分析
20
作者 王强 《现代电子技术》 2004年第4期9-15,共7页
对最新专利成果串联式七段数码管译码电路与目前大量使用的并联式七段数码管译码电路从译码原理、译码效率、失效及译码电路等方面进行比较分析 ,并得出结论即两种译码电路特点不同、适用范围不同、各有优缺点 ,他们之间是相互补充的关... 对最新专利成果串联式七段数码管译码电路与目前大量使用的并联式七段数码管译码电路从译码原理、译码效率、失效及译码电路等方面进行比较分析 ,并得出结论即两种译码电路特点不同、适用范围不同、各有优缺点 ,他们之间是相互补充的关系 。 展开更多
关键词 串联 并联 七段数码管 译码电路
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部