期刊文献+
共找到21篇文章
< 1 2 >
每页显示 20 50 100
PMOSFET低剂量率辐射损伤增强效应研究 被引量:4
1
作者 高博 刘刚 +4 位作者 王立新 韩郑生 余学峰 任迪远 孙静 《原子能科学技术》 EI CAS CSCD 北大核心 2013年第5期848-853,共6页
为研究PMOSFET的低剂量率辐射损伤增强效应,本文对4007电路中PMOSFET在不同剂量率、不同偏置条件下的辐射响应特性及高剂量率辐照后不同温度下的退火效应进行了讨论。实验结果表明:相比高剂量率,低剂量率辐照时PMOSFET阈值电压漂移更明... 为研究PMOSFET的低剂量率辐射损伤增强效应,本文对4007电路中PMOSFET在不同剂量率、不同偏置条件下的辐射响应特性及高剂量率辐照后不同温度下的退火效应进行了讨论。实验结果表明:相比高剂量率,低剂量率辐照时PMOSFET阈值电压漂移更明显,此种PMOSFET具有低剂量率辐射损伤增强效应;高剂量率辐照后进行室温退火时,由于界面陷阱电荷的影响,PMOSFET阈值电压继续负向漂移,退火温度越高,阈值电压回漂越明显;辐照时,零偏置条件下器件阈值电压的漂移较负偏置时的大,认为是最劣偏置。 展开更多
关键词 pmosfet 退火效应 低剂量率辐射损伤增强效应
在线阅读 下载PDF
超深亚微米P^+栅PMOSFET中NBTI效应及其机理研究 被引量:4
2
作者 郝跃 韩晓亮 刘红侠 《电子学报》 EI CAS CSCD 北大核心 2003年第z1期2063-2065,共3页
本文深入研究了P+ 栅PMOSFET中的NBTI效应 ,首先通过实验分析了NBTI应力后器件特性及典型参数的退化 ,基于这些实验结果提出了一种可能的NBTI效应发生机制 :即由水分子参与的Si SiO2 界面处的电化学反应 .
关键词 NBTI效应 pmosfet 界面态 正氧化层固定电荷
在线阅读 下载PDF
BF2^+注入硅栅PMOSFETγ辐照效应 被引量:2
3
作者 张廷庆 刘家璐 +1 位作者 张正选 赵元富 《电子学报》 EI CAS CSCD 北大核心 1995年第2期88-91,共4页
本文系统地研究了BF2^+注入硅栅PMOSFET阈值电压漂移与γ辐照总剂量之间的关系,深入地探讨了BF2^+注入抗γ辐照加固的机理。结果表明,BF2^+注入是一种抗γ辐照加固的新方法。
关键词 二氟化硼 离子注入 Γ辐照 硅栅pmosfet
在线阅读 下载PDF
NBTI和HCI混合效应对PMOSFET特性退化的影响 被引量:3
4
作者 韩晓亮 郝跃 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2003年第4期429-432,共4页
随着器件尺寸向超深亚微米的不断发展,负偏置温度不稳定性和热载流子注入对器件可靠性的影响越来越严重.研究了负偏置温度不稳定性和热载流子注入共同作用下的PMOSFET的退化问题.首先研究了高温沟道热载流子应力模式下负偏置温度不稳定... 随着器件尺寸向超深亚微米的不断发展,负偏置温度不稳定性和热载流子注入对器件可靠性的影响越来越严重.研究了负偏置温度不稳定性和热载流子注入共同作用下的PMOSFET的退化问题.首先研究了高温沟道热载流子应力模式下负偏置温度不稳定性与热载流子注入两种效应对器件阈值电压和跨导漂移的影响,这两种效应的共同作用表现为一种负偏置温度不稳定性效应增强的热载流子注入效应;然后给出了这种混合效应的解释.最后提出了一种分解负偏置温度不稳定性和热载流子注入这两种效应的方法. 展开更多
关键词 负偏置温度不稳定性 热载流子注入 pmosfet 退化 NBTI HCI 可靠性
在线阅读 下载PDF
pMOSFET多管级联结构辐照响应特性研究 被引量:2
5
作者 范隆 郭旗 +2 位作者 任迪远 余学峰 严荣良 《核电子学与探测技术》 EI CAS CSCD 北大核心 2000年第6期420-423,436,共5页
p MOSFET剂量计多管级联结构电离辐射响应特性比单管能明显提高辐射响应灵敏度。多管共衬底级联与不共衬底级联灵敏度提高倍数较大。比较了多管共衬底级联结构在两种辐照偏置条件下的辐照响应差异 ,实验结果表明 ,辐照时 ,保持恒流注入... p MOSFET剂量计多管级联结构电离辐射响应特性比单管能明显提高辐射响应灵敏度。多管共衬底级联与不共衬底级联灵敏度提高倍数较大。比较了多管共衬底级联结构在两种辐照偏置条件下的辐照响应差异 ,实验结果表明 ,辐照时 ,保持恒流注入条件 ,其响应灵敏度、线性度和稳定性均高于零偏置的结果。同时 ,研究了多管级联结构完全退火后的二次辐照响应 ,结果表明 ,响应灵敏度与线性度均高于第 展开更多
关键词 pmosfet 级联结构 辐照响应 灵敏度 辐射剂量计
在线阅读 下载PDF
衬底掺杂浓度对深亚微米槽栅PMOSFET特性影响 被引量:1
6
作者 任红霞 郝跃 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2001年第2期158-162,共5页
基于流体动力学能量输运模型 ,利用二维器件仿真软件MEDICI,对衬底掺杂浓度不同的深亚微米槽栅PMOSFET特性进行了研究 ,并与相应平面器件的特性进行了对比 .研究发现 ,随着衬底掺杂浓度的提高 ,与平面器件相同 ,槽栅器件的阈值电压提高 ... 基于流体动力学能量输运模型 ,利用二维器件仿真软件MEDICI,对衬底掺杂浓度不同的深亚微米槽栅PMOSFET特性进行了研究 ,并与相应平面器件的特性进行了对比 .研究发现 ,随着衬底掺杂浓度的提高 ,与平面器件相同 ,槽栅器件的阈值电压提高 ,漏极驱动能力降低 ,抗热载流子能力急剧退化 ;但与平面器件相比 ,槽栅器件的阈值电压受衬底杂质浓度影响较小 ; 展开更多
关键词 场效应晶体管 深亚微米槽栅 pmosfet 衬底杂质浓度 热载流子特性
在线阅读 下载PDF
槽栅PMOSFET沟道杂质浓度对其特性影响 被引量:1
7
作者 任红霞 郝跃 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2001年第1期8-12,56,共6页
利用二维器件仿真软件MEDICI,基于动力学能量输运模型对沟道掺杂浓度不同的深亚微米槽栅PMOSFET的特性进行了研究 ,并与相应平面器件的特性进行了对比 .研究发现 ,随着沟道掺杂浓度的提高 ,与平面器件相同 ,槽栅器件的阈值电压提高 ,漏... 利用二维器件仿真软件MEDICI,基于动力学能量输运模型对沟道掺杂浓度不同的深亚微米槽栅PMOSFET的特性进行了研究 ,并与相应平面器件的特性进行了对比 .研究发现 ,随着沟道掺杂浓度的提高 ,与平面器件相同 ,槽栅器件的阈值电压提高 ,漏极驱动能力降低 ,抗热载流子效应增强 ;但与平面器件相比 ,槽栅器件的阈值电压受沟道杂质浓度影响较小 ,漏极驱动能力随沟道杂质浓度提高的退化则较平面器件严重 ,抗热载流子能力的增强较平面器件大得多 .因此在基本不影响其他特性的条件下 。 展开更多
关键词 槽栅pmosfet 沟道杂质浓度 阈值电压 热载流子效应
在线阅读 下载PDF
240nm Si_(0.8)Ge_(0.2)虚衬底的应变Si沟道PMOSFET
8
作者 李竞春 韩春 +2 位作者 周谦 张静 徐婉静 《电子科技大学学报》 EI CAS CSCD 北大核心 2007年第1期126-128,共3页
针对应变SiPMOSFET的弛豫SiGe虚拟衬底厚度大的问题(>1μm),采用了低温Si技术试制出240nm厚虚衬底的应变Si沟道PMOSFET。器件显示出良好的直流特性,其跨导和空穴迁移率比传统Si器件分别提高了30%和50%。器件性能可与采用1μm以上SiG... 针对应变SiPMOSFET的弛豫SiGe虚拟衬底厚度大的问题(>1μm),采用了低温Si技术试制出240nm厚虚衬底的应变Si沟道PMOSFET。器件显示出良好的直流特性,其跨导和空穴迁移率比传统Si器件分别提高了30%和50%。器件性能可与采用1μm以上SiGe虚衬底的PMOSFET器件相比拟。 展开更多
关键词 SIGE 应变SI 低温Si pmosfet
在线阅读 下载PDF
表面Ge沟道pMOSFET阈值电压模型
9
作者 戴显英 李志 +5 位作者 张鹤鸣 郝跃 王琳 查冬 王晓晨 付毅初 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2012年第4期94-97,113,共5页
基于MOS器件的短沟道效应和漏致势垒降低效应理论,通过求解泊松方程,建立了表面Ge沟道pMOSFET的阈值电压模型.基于该模型对表面Ge沟道MOSFET器件的沟道长度、栅氧化层厚度、衬底掺杂浓度、SiGe虚拟衬底中的Ge含量等结构参数以及漏源电... 基于MOS器件的短沟道效应和漏致势垒降低效应理论,通过求解泊松方程,建立了表面Ge沟道pMOSFET的阈值电压模型.基于该模型对表面Ge沟道MOSFET器件的沟道长度、栅氧化层厚度、衬底掺杂浓度、SiGe虚拟衬底中的Ge含量等结构参数以及漏源电压对阈值电压的影响进行了模型模拟分析.模拟结果表明,当沟道长度小于200nm时,短沟道效应和漏致势垒降低效应对阈值电压影响较大,而当沟道长度超过500nm时,短沟道效应和漏致势垒降低效应对阈值电压的影响可以忽略.模型计算结果与实验结果吻合较好. 展开更多
关键词 阈值电压模型 Ge沟道pmosfet 漏致势垒降低效应 短沟道效应
在线阅读 下载PDF
深亚微米槽栅PMOSFET短沟道效应的模拟研究
10
作者 任红霞 马晓华 郝跃 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2002年第2期149-152,共4页
基于流体动力学能量输运模型 ,首先研究了槽栅器件对短沟道效应的抑制作用 ,接着研究了不同衬底和沟道杂质浓度的深亚微米槽栅PMOSFET对短沟道效应抑制的影响 ,同时与相应平面器件的特性进行了对比 .研究结果表明 ,槽栅器件在深亚微米... 基于流体动力学能量输运模型 ,首先研究了槽栅器件对短沟道效应的抑制作用 ,接着研究了不同衬底和沟道杂质浓度的深亚微米槽栅PMOSFET对短沟道效应抑制的影响 ,同时与相应平面器件的特性进行了对比 .研究结果表明 ,槽栅器件在深亚微米和超深亚微米区域能够很好地抑制短沟道效应 ,且随着衬底和沟道掺杂浓度的升高 ,阈值电压升高 ,对短沟道效应的抑制作用增强 ,但槽栅器件阈值电压变化较平面器件小 .最后从内部物理机制上对研究结果进行了分析和解释 . 展开更多
关键词 深亚微米 槽栅pmosfet 短沟道效应 场效应晶体管
在线阅读 下载PDF
深亚微米槽栅PMOSFET几何结构参数对抗热载流子特性的影响
11
作者 任红霞 郝跃 《电子与信息学报》 EI CSCD 北大核心 2002年第6期838-844,共7页
基于流体动力学能量输运模型,利用二维仿真软件Medici对深亚微米槽栅PMOS器件的几何结构参数,如:沟道长度、凹槽拐角、凹槽深度和漏源结深导致的负结深对器件抗热载流子特性的影响进行了研究。并从器件内部物理机理上对研究结果进行了... 基于流体动力学能量输运模型,利用二维仿真软件Medici对深亚微米槽栅PMOS器件的几何结构参数,如:沟道长度、凹槽拐角、凹槽深度和漏源结深导致的负结深对器件抗热载流子特性的影响进行了研究。并从器件内部物理机理上对研究结果进行了解释。研究发现,在深亚微米和超深亚微米区域,槽栅器件能够很好地抑制热载流子效应,且随着凹槽拐角、负结深的增大,器件的抗热载流子能力增强。这主要是因为这些结构参数影响了电场在槽栅MOS器件的分布和拐角效应,从而影响了载流子的运动并使器件的热载流子效应发生变化。 展开更多
关键词 深亚微米 槽栅pmosfet 热载流子效应 几何结构参数
在线阅读 下载PDF
受主型界面态在深亚微米槽栅PMOSFET中引起退化的研究
12
作者 任红霞 郝跃 《电子与信息学报》 EI CSCD 北大核心 2002年第1期108-114,共7页
界面态引起的器件特性的退化是深亚微米器件失效的一个重要因素。本文基于流体动力学能量输运模型,对沟道杂质浓度不同的槽栅和平面PMOSFET中受主型界面态引起的器件特性的退比进行了分析。研究结果表明同样浓度的界面态密度在槽栅器件... 界面态引起的器件特性的退化是深亚微米器件失效的一个重要因素。本文基于流体动力学能量输运模型,对沟道杂质浓度不同的槽栅和平面PMOSFET中受主型界面态引起的器件特性的退比进行了分析。研究结果表明同样浓度的界面态密度在槽栅器件中引起的器件特性的漂移远大于平面器件,且P型受主型界面态密度对器件特性的影响也远大于N型界面态。沟道杂质浓度不同,界面态引起的器件特性的退化不同。 展开更多
关键词 受主型界面态 深亚微米槽栅 pmosfet 退化
在线阅读 下载PDF
基于DCIV法对pMOSFET热载流子损伤的研究 被引量:1
13
作者 冯志刚 何波涌 《半导体技术》 CAS CSCD 北大核心 2009年第3期240-243,共4页
利用新型的直流电流电压(DCIV)法研究了热载流子应力下的亚微米pMOSFET的氧化层陷阱电荷和表面态产生行为,并对热载流子应力下pMOSFET的阈值电压和线性区漏端电流的退化机制做出了物理解释。实验发现在栅极电压较高的热载流子应力条件下... 利用新型的直流电流电压(DCIV)法研究了热载流子应力下的亚微米pMOSFET的氧化层陷阱电荷和表面态产生行为,并对热载流子应力下pMOSFET的阈值电压和线性区漏端电流的退化机制做出了物理解释。实验发现在栅极电压较高的热载流子应力条件下,热载流子引发表面态密度随时间变化的两个阶段:第一阶段,电负性的氧化层陷阱电荷起主导作用,使线性区漏端电流随时间增加;第二阶段,表面态逐渐起主导作用,导致线性电流随时间逐渐减小。 展开更多
关键词 pmosfet 热载流子退化 表面态 氧化层电荷
在线阅读 下载PDF
一种用于高压PMOSFET驱动器的电压跟随电路 被引量:2
14
作者 师翔 崔玉旺 +3 位作者 赵永瑞 谭小燕 张浩 贾东东 《半导体技术》 CAS 北大核心 2021年第3期198-202,222,共6页
通常PMOSFET栅源电压为-20~20 V,而用于GaN功率放大器的高压PMOSFET驱动器,其工作电压为28~50 V,因此需要一种新型电路结构来保证PMOSFET栅源电压工作在额定范围。设计了一种新型电压跟随电路,采用新型多环路负反馈结构,核心电路主要为... 通常PMOSFET栅源电压为-20~20 V,而用于GaN功率放大器的高压PMOSFET驱动器,其工作电压为28~50 V,因此需要一种新型电路结构来保证PMOSFET栅源电压工作在额定范围。设计了一种新型电压跟随电路,采用新型多环路负反馈结构,核心电路主要为电压基准单元、减法器单元、误差放大器单元和采样单元,可产生稳定的跟随电压。该电路具有宽电源电压范围、高输出稳定性以及低温度漂移等特性。基于0.5μm BCD工艺对电路进行流片,测试结果表明,采用该电路的驱动器芯片,其电源电压为15~50 V,输出电压变化量约为0.6 V,在-55~125℃温度范围内,电压漂移量约为0.12 V,满足大多数PMOSFET栅源电压的应用要求。 展开更多
关键词 pmosfet驱动器 栅源电压 电压跟随电路 多环路负反馈 低温度漂移
在线阅读 下载PDF
PMOSFET的NBTI效应 被引量:1
15
作者 李若瑜 李斌 +1 位作者 陈平 韩静 《半导体技术》 CAS CSCD 北大核心 2005年第5期62-66,27,共6页
随着工艺的发展,器件尺寸的不断缩小,PMOSFET受负温度不稳定性(NBTI)效应影响而失效的现象愈来愈严重,NBTI效应的影响成为器件可靠性的一个焦点问题。本文综述了NBTI效应的产生机理、影响因素、减缓方法及其相关的一些前沿问题。
关键词 PMOS场效应晶体管 负温度不稳定性 栅氧化层可靠性 器件失效
在线阅读 下载PDF
选择性外延隔离P^+多晶硅栅PMOSFET
16
作者 凌浩 熊大菁 《半导体技术》 CAS CSCD 北大核心 1992年第2期25-28,12,共5页
在离子注入埋层的硅片上,以SiO_2层为掩膜和隔离,生长了选择性外延(SEG)单晶硅层,并在此外延层上制作了P^+掺杂的多晶硅栅PMOSFET。浅源漏结的P^+多晶硅栅PMOSFET是使用一次离子注入同时完成栅与源漏的掺杂注入,并由低温退火与快速热退... 在离子注入埋层的硅片上,以SiO_2层为掩膜和隔离,生长了选择性外延(SEG)单晶硅层,并在此外延层上制作了P^+掺杂的多晶硅栅PMOSFET。浅源漏结的P^+多晶硅栅PMOSFET是使用一次离子注入同时完成栅与源漏的掺杂注入,并由低温退火与快速热退火完成杂质的再分布推进。测试结果表明PMOSFET的短沟道效应明显减小。 展开更多
关键词 pmosfet 单晶硅层 隔离 硅栅 掺杂
在线阅读 下载PDF
Physically based analytical model for plateau in gate C-V characteristics of strained silicon pMOSFET 被引量:2
17
作者 王斌 张鹤鸣 +3 位作者 胡辉勇 张玉明 周春宇 李妤晨 《Journal of Central South University》 SCIE EI CAS 2013年第9期2366-2371,共6页
A physically based analytical model was developed to predict the performance of the plateau observed in the gate C-V characteristics of strained-Si/SiGe pMOSFET.Experimental results were used to validate this model.Th... A physically based analytical model was developed to predict the performance of the plateau observed in the gate C-V characteristics of strained-Si/SiGe pMOSFET.Experimental results were used to validate this model.The extracted parameters from our model were tOX=20 nm,ND=1×1016cm 3,tSSi=13.2 nm,consistent with the experimental values.The results show that the simulation results agree with experimental data well.It is found that the plateau can be strongly affected by doping concentration,strained-Si layer thickness and mass fraction of Ge in the SiGe layer.The model has been implemented in the software for strained silicon MOSFET parameter extraction,and has great value in the design of the strained-Si/SiGe devices. 展开更多
关键词 strained-Si/SiGe pmosfet gate C-V characteristics PLATEAU doping concentration strained-Si layer thickness mass fraction of Ge
在线阅读 下载PDF
Effect of substrate doping on threshold voltages of buried channel pMOSFET based on strained-SiGe technology
18
作者 王斌 张鹤鸣 +3 位作者 胡辉勇 张玉明 周春宇 李妤晨 《Journal of Central South University》 SCIE EI CAS 2014年第6期2292-2297,共6页
The effect of substrate doping on the threshold voltages of buried channel pMOSFET based on strained-SiGe technology was studied.By physically deriving the models of the threshold voltages,it is found that the layer w... The effect of substrate doping on the threshold voltages of buried channel pMOSFET based on strained-SiGe technology was studied.By physically deriving the models of the threshold voltages,it is found that the layer which inversely occurs first is substrate doping dependent,giving explanation for the variation of plateau observed in the C-V characteristics of this device,as the doping concentration increases.The threshold voltages obtained from the proposed model are-1.2805 V for buried channel and-2.9358 V for surface channel at a lightly doping case,and-3.41 V for surface channel at a heavily doping case,which agrees well with the experimental results.Also,the variations of the threshold voltages with several device parameters are discussed,which provides valuable reference to the designers of strained-SiGe devices. 展开更多
关键词 buried pmosfet strained SiGe plateau threshold voltage substrate doping Ge fraction
在线阅读 下载PDF
硼扩散引起薄SiO_2栅介质的性能退化 被引量:3
19
作者 高文钰 刘忠立 +3 位作者 梁秀琴 于芳 聂纪平 李国花 《电子学报》 EI CAS CSCD 北大核心 1999年第8期144-144,共1页
采用表沟p+多晶硅栅/PMOSFET代替埋沟n+多晶硅栅/PMOSFET具有易于调节阈值电压、降低短沟效应和提高器件开关特性的优点,因而在深亚微米CMOS工艺中被采纳.但是多晶硅掺杂后的高温工艺过程会使硼杂质扩散到薄... 采用表沟p+多晶硅栅/PMOSFET代替埋沟n+多晶硅栅/PMOSFET具有易于调节阈值电压、降低短沟效应和提高器件开关特性的优点,因而在深亚微米CMOS工艺中被采纳.但是多晶硅掺杂后的高温工艺过程会使硼杂质扩散到薄栅介质和沟道区内,引起阈值电压不稳... 展开更多
关键词 pmosfet 二氧化硅 栅介质 硼扩散 性能退化
在线阅读 下载PDF
BF_2^+注入硅栅p沟MOS场效应晶体管辐射感生界面陷阱测量
20
作者 张正选 罗晋生 +2 位作者 袁仁峰 张廷庆 姜景和 《原子能科学技术》 EI CAS CSCD 北大核心 2000年第4期350-354,共5页
利用亚阈测量技术对BF+2 注入硅栅PMOSFET辐射感生界面陷阱进行了测量。对BF+2 注入PMOSFET具有抑制辐射感生界面陷阱的机理进行了分析和讨论。
关键词 硅栅pmosfet 辐射感生界面陷阱 MOS器件
在线阅读 下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部